專利名稱:一種陣列基板及液晶顯示裝置的制作方法
技術領域:
本發(fā)明涉及液晶顯示技術領域,特別是涉及一種陣列基板及液晶顯示裝置。
背景技術:
FPR (Film-type Patterned Retarder,偏光式)是現(xiàn)有3D液晶顯示的成像方式之一。如圖I所示,F(xiàn)PR3D顯示系統(tǒng)包括下玻璃基板11、上玻璃基板12、偏振(PatternedRetarder)薄膜13。下玻璃基板11和上玻璃基板用以形成液晶顯示面板,液晶顯示面板包括用于顯示圖像的圖像單元14,圖像單元14包括對應于一個像素單元并用于顯示左眼圖像的左圖像單元141,以及對應于一個像素并用于顯示右眼圖像的右圖像單元142。偏振薄膜13貼附在液晶顯示面板上,通過與偏振眼鏡16的配合以將3D畫面分離為左眼圖像21和右眼圖像22。并分別傳送至觀看者的左眼和右眼以實現(xiàn)立體顯示。但是在3D顯示模式 下,當觀看者處于較大視角時,會出現(xiàn)左右眼影像互相串擾(Crosstalk)的現(xiàn)象,例如,原本送到左眼的左眼圖像23同時被右眼觀察到了,產(chǎn)生了雙眼信號串擾。通常的解決方案是增加左圖像單元141和右圖像單元142之間的黑色矩陣(Black Matrix, BM) 15的寬度,以減小雙眼信號串擾的可能性,并且,黑色矩陣15的寬度需達到一定的寬度才能在一定程度上減少雙眼信號串擾。而在MVA (Multi-domain vertical alignment,多域分割垂直配向)型面板的液晶顯示模式中,大視角的顯示顏色與正視所顯示的顏色存在較大差異,為了解決此色偏問題,一般采用Charge-shared (電荷共享)技術以達到低色偏的效果。如圖2所示,在一種Charge-shared像素設計中,將一個像素Pixel (N) 30分為主像素(N)和次像素(N),一個Pixel (N) 30對應兩條不同時間且依序開啟的掃描線(N)和掃描線(Μ)。掃描線(N)為高電位時使得薄膜晶體管31和薄膜晶體管32同時導通,數(shù)據(jù)線(X)分別通過薄膜晶體管31和32將電壓信號同時送至主像素(N)和次像素(N)的像素電極中,使得主像素(N)和次像素(N)電位相同。關閉掃描線(N)后,掃描線(M)輸入高電位以導通薄膜晶體管33,薄膜晶體管33的輸入端連接次像素(N)的像素電極,輸出端連接儲存電容34的一端,而儲存電容34的另一端通常與另一基板的公共電極(Com)連接。驅動液晶顯示面板顯示時會有極性上的切換,在薄膜晶體管33開啟前儲存電容34所存儲的電荷的極性會與目前次像素(N)的電荷極性相反,因此薄膜晶體管33開啟后會導致次像素(N)的電荷被儲存電容34中和,減小了次像素(N)的電場,使得主像素(N)和次像素(N)的電場產(chǎn)生差異,從而能達到大視角色偏補償?shù)哪康?。但?采用此種Charge-shared技術的像素設計,像素Pixel (N) 30的兩條掃描線(N)和掃描線(M)位于主像素(N)和次像素(N)之間,與掃描線(N)相連的薄膜晶體管31和32、以及與掃描線(M)相連的薄膜晶體管33和儲存電容34均位于主像素(N)和次像素(N)之間。如圖3所示,這會使得像素Pixel (N)30對應不透光區(qū)域的主要暗區(qū)35位于像素Pixel (N)30的主像素(N)和次像素(N)之間,主要暗35的寬度較大,而像素Pixel (N)30和像素Pixel (N+D40之間的對應不透光區(qū)域的暗區(qū)36寬度相對較小,從而在將FPR3D顯示技術應用于MVA面板時,對應于FPR3D顯示模式下(如圖I所示)的左圖像單元141和右圖像單元142之間的黑色矩陣15的寬度也相對較小,不利于減少雙眼信號串擾。因此上述的Charge-shared像素設計并不適合用于FPR3D顯示模式。在另一種Charge-shared像素設計中,參閱圖4,同樣地,一個像素Pixel (N) 50分為主像素(N)和次像素(N),所對應的兩條依序打開的掃描線(N)和掃描線(M)位于像素Pixel (N)50的同一側。其中,掃描線(N)分別通過薄膜晶體管51和52與主像素(N)和次像素(N)的像素電極連接,掃描線(M)通過薄膜晶體管53與次像素(N)的像素電極相連,薄膜晶體管53的輸出端連接存儲電容54。此種Charge-shared的像素設計,像素Pixel (N)50所對應的掃描線以及薄膜晶體管等元件均位于像素Pixel(N)50的同一側,如圖5所示,使得兩個不同像素Pixel (N)50和Pixel (N+l)60之間的區(qū)域寬度變大,即對應不透光區(qū)域的主要暗區(qū)57的寬度較大,從而在將FPR3D顯示技術應用于MVA面板時,對應于FPR3D顯示模式下(如圖I所示)的左圖像單元141和右圖像單元142之間的黑色矩陣15的寬度也相對較大,能夠減少雙眼信號串擾。因此,此種Charge-shared像素設計相較于圖2所示·的Charge-shared像素設計更適合用于FPR3D顯示模式。但是,在圖4所示的Charge-shared像素設計中,與次像素(N)的像素電極連接的連線55需要經(jīng)過主像素(N)所在的區(qū)域,導致主像素(N)和次像素(N)的像素電極之間存在較大的寄生電容56。寄生電容56會降低主像素(N)和次像素(N)的電位,且在四道光罩制程(4PEP)的情況下,寄生電容56會因光照而產(chǎn)生變化,影響了液晶顯示面板的可靠性。同時,連線55經(jīng)過主像素(N)所在的區(qū)域也會導致穿透率和開口率降低。
發(fā)明內(nèi)容
本發(fā)明主要解決的技術問題是提供一種陣列基板及液晶顯示裝置,能夠減少3D顯示模式下雙眼信號串擾的現(xiàn)象,有效提高液晶顯示面板制程的良率,同時能夠減小大視角下的顏色差異,提高穿透率和開口率。為解決上述技術問題,本發(fā)明采用的一個技術方案是提供一種陣列基板,包括至少多條第一掃描線、第二掃描線、數(shù)據(jù)線以及多個行列排列的像素單元,每個像素單元均包括開關元件和像素電極,每個像素單元對應至少一條第一掃描線、第二掃描線以及數(shù)據(jù)線;每個像素單元的開關元件包括控制端、輸入端以及輸出端,數(shù)量為至少三個,至少分別是第一開關元件、第二開關元件以及第三開關元件;像素電極包括主像素電極和次像素電極,第一掃描線和第二掃描線分別與第一開關元件和第二開關元件連接以分別控制第一開關元件和第二開關元件的導通與斷開,數(shù)據(jù)線分別經(jīng)過主像素電極所在的區(qū)域和次像素電極所在的區(qū)域而連接主像素電極和次像素電極以輸入電壓信號;陣列基板還包括對應不透光區(qū)域的暗區(qū),暗區(qū)的至少一部分設置于像素單元之間,第一掃描線、第二掃描線以及開關元件布局于像素單元之間;其中,對于任意三個沿數(shù)據(jù)線方向排列的相鄰像素單元,位于中間的像素單元對應的第一掃描線和第一開關元件與前面的像素單元對應的第二掃描線、第二開關元件以及第三開關元件相鄰,以對主像素電極輸入掃描信號,中間的像素單元對應的第二掃描線、第二開關元件以及第三開關元件與后面的像素單元對應的第一掃描線和第一開關元件相鄰,以對次像素電極輸入掃描信號;第一開關元件的輸出端電連接主像素電極,第二開關元件的輸出端電連接次像素電極,第三開關元件的輸出端用于電連接儲存電容,第一開關元件和第二開關元件的輸入端分別電連接數(shù)據(jù)線,第三開關的輸入端電連接次像素電極,第一開關元件的控制端電連接第一掃描線,第二開關元件的控制端電連接第二掃描線,第三開關元件的控制端電連接后面的像素單元對應的第一掃描線;其中,在進入3D顯示模式時,中間的像素單元對應的第一掃描線和第二掃描線輸入掃描信號以分別控制第一開關元件和第二開關元件導通,數(shù)據(jù)線分別通過第一開關元件和第二開關元件同時輸入電壓信號至中間的像素單元的主像素電極和次像素電極,隨后停止輸入掃描信號至第一掃描線和第二掃描線;停止輸入掃描信號至第一掃描線和第二掃描線后,與第三開關元件的控制端電連接的后面的像素單元對應的第一掃描線輸入掃描信號以控制第三開關元件導通,中間的像素單元的次像素電極的電壓信號通過第三開關元件耦合至與第三開關元件的輸出端電連接的儲存電容,調整儲存電容的大小以控制中間的像素單元的主像素電極和次像素電極之間存在預設電壓差。其中,第一開關元件、第二開關元件以及第三開關元件分別為第一薄膜晶體管、第二薄膜晶體管以及第三薄膜晶體管;第一薄膜晶體管包括第一柵極、第一源極以及第一漏極,第一源極作為輸入端與數(shù)據(jù)線電連接,第一漏極作為輸出端與主像素電極電連接,第一柵極作為控制端與第一掃描線電連接以控制第一薄膜晶體管的導通與斷開;第二薄膜晶體管包括第二柵極、第二源極以及第二漏極,第二源極作為輸入端與數(shù)據(jù)線電連接,第二漏極作為輸出端與次像素電極電連接,第二柵極作為控制端與第二掃描線電連接以控制第二薄膜晶體管的導通與斷開;第三薄膜晶體管包括第三柵極、第三源極以及第三漏極,第三源極與次像素電極電連接,第三漏極作為輸出端用于與儲存電容電連接,第三柵極與相鄰一像 素單元對應的第一掃描線電連接以控制第三薄膜晶體管的導通與斷開。為解決上述技術問題,本發(fā)明采用的另一個技術方案是提供一種液晶顯示裝置,包括偏振薄膜以及液晶顯示面板,液晶顯示面板包括陣列基板和彩色濾光基板;彩色濾光基板包括黑色矩陣,偏振薄膜設置于彩色濾光基板的外側;陣列基板包括至少多條第一掃描線、第二掃描線、數(shù)據(jù)線以及多個行列排列的像素單元,每個像素單元均包括開關元件和像素電極,每個像素單元對應至少一條第一掃描線、第二掃描線以及數(shù)據(jù)線;每個像素單元的開關元件包括控制端、輸入端和輸出端,數(shù)量為至少三個,至少分別是第一開關元件、第二開關元件以及第三開關元件;像素電極包括主像素電極和次像素電極,第一掃描線和第二掃描線分別與第一開關元件和第二開關元件連接以分別控制第一開關元件和第二開關元件的導通與斷開,數(shù)據(jù)線分別經(jīng)過主像素電極所在的區(qū)域和次像素電極所在的區(qū)域而連接主像素電極和次像素電極以輸入電壓信號;陣列基板還包括多個暗區(qū),暗區(qū)位于黑色矩陣的垂直投影覆蓋區(qū)域內(nèi),并且暗區(qū)的至少一部分設置于像素單元之間,第一掃描線、第二掃描線以及開關元件布局于像素單元之間;其中,對于任意三個沿數(shù)據(jù)線方向排列的相鄰像素單元,位于中間的像素單元對應的第一掃描線和第一開關元件與前面的像素單元對應的第二掃描線、第二開關元件以及第三開關元件相鄰,以對主像素電極輸入掃描信號,中間的像素單元對應的第二掃描線、第二開關元件以及第三開關元件與后面的像素單元對應的第一掃描線和第一開關兀件相鄰,以對次像素電極輸入掃描信號;第一開關兀件的輸出端電連接主像素電極,第二開關元件的輸出端電連接次像素電極,第三開關元件的輸出端用于電連接儲存電容,第一開關元件和第二開關元件的輸入端分別電連接數(shù)據(jù)線,第三開關的輸入端電連接次像素電極,第一開關元件的控制端電連接第一掃描線,第二開關元件的控制端電連接第二掃描線,第三開關元件的控制端電連接后面的像素單元對應的第一掃描線;其中,在進入3D顯示模式時,中間的像素單元對應的第一掃描線和第二掃描線輸入掃描信號以分別控制第一開關元件和第二開關元件導通,數(shù)據(jù)線通過第一開關元件和第二開關元件同時輸入電壓信號至中間的像素單元的主像素電極和次像素電極,隨后停止輸入掃描信號至第一掃描線和第二掃描線;停止輸入掃描信號至第一掃描線和第二掃描線后,與第三開關元件的控制端電連接的后面的像素單元對應的第一掃描線輸入掃描信號以控制第三開關元件導通,中間的像素單元的次像素電極的電壓信號通過第三開關元件耦合至與第三開關元件的輸出端電連接的儲存電容,調整儲存電容的大小以控制中間的像素單元的主像素電極和次像素電極之間存在預設電壓差。其中,第一開關元件、第二開關元件以及第三開關元件分別為第一薄膜晶體管、第二薄膜晶體管以及第三薄膜晶體管;第一薄膜晶體管包括第一柵極、第一源極以及第一漏 極,第一源極作為輸入端與數(shù)據(jù)線電連接,第一漏極作為輸出端與主像素電極電連接,第一柵極作為控制端與第一掃描線電連接以控制第一薄膜晶體管的導通與斷開;第二薄膜晶體管包括第二柵極、第二源極以及第二漏極,第二源極作為輸入端與數(shù)據(jù)線電連接,第二漏極作為輸出端與次像素電極電連接,第二柵極作為控制端與第二掃描線電連接以控制第二薄膜晶體管的導通與斷開;第三薄膜晶體管包括第三柵極、第三源極以及第三漏極,第三源極與次像素電極電連接,第三漏極作為輸出端用于與儲存電容電連接,第三柵極與相鄰一像素單元對應的第一掃描線電連接以控制第三薄膜晶體管的導通與斷開。其中,液晶顯不面板是MVA(Multi_domain vertical alignment,多域分割垂直配向)型液晶顯示面板。本發(fā)明的有益效果是本發(fā)明的陣列基板,其每個像素單元對應至少一條第一掃描線、第二掃描線以及數(shù)據(jù)線,每個像素單元包括開關元件和像素電極,像素電極包括主像素電極和次像素電極,數(shù)據(jù)線分別經(jīng)過主像素電極所在的區(qū)域和次像素電極所在的區(qū)域而連接主像素電極和次像素電極以輸入電壓信號,使得與次像素電極連接的連接線無需經(jīng)過主像素電極所在的區(qū)域而與次像素電極連接,由此能夠減小主像素電極所在的區(qū)域和次像素電極所在的區(qū)域之間的寄生電容,以提高后續(xù)制程中液晶顯示面板的可靠性,同時能在一定程度上提高穿透率;并且,將第一掃描線、第二掃描線以及開關元件布局于上下相鄰的像素單元之間,且像素單元之間的區(qū)域為對應不透光區(qū)域的暗區(qū),能夠增大像素單元之間的不透光暗區(qū)的寬度,從而能減少3D顯示模式下雙眼信號串擾的現(xiàn)象;此外,使次像素電極通過第三開關元件與儲存電容連接,在第三開關元件導通時,次像素電極的電荷會與儲存電容的電荷發(fā)生中和,使得次像素電極的電場減小,造成電壓降低,通過調整儲存電容的大小可使得主像素電極和次像素電極之間存在預設電壓差,從而能夠減小大視角下的顏色差異,達到低色偏的效果。
圖I是現(xiàn)有技術中一種FPR3D顯示系統(tǒng)的結構示意圖,同時示出兩種視角條件下的光路差異;圖2是現(xiàn)有技術中一種MVA型液晶顯示面板的像素的結構示意圖;圖3是圖2中液晶顯示面板的像素的平面示意圖4是現(xiàn)有技術中另一種MVA型液晶顯示面板的像素的結構示意圖;圖5是圖4中液晶顯示面板的像素的平面示意圖;圖6是本發(fā)明陣列基板一實施方式的結構示意圖;圖7是圖6中陣列基板的像素單元的一實施方式的結構示意圖;圖8是圖7中像素單元的平面示意圖。
具體實施例方式下面將結合附圖和實施方式對本發(fā)明進行詳細說明。 參閱圖6,本發(fā)明陣列基板的一實施方式包括多條第一掃描線101、第二掃描線
102、數(shù)據(jù)線103以及多個行列排列的像素單元104。每個像素單元104均包括開關元件1041和像素電極1042。每個像素單元104對應一條第一掃描線101、第二掃描線102以及數(shù)據(jù)線103。具體地,參閱圖7,圖7為圖6中陣列基板的像素單元的一實施方式的結構示意圖,并且圖7示出了圖6中任意三個沿數(shù)據(jù)線203方向排列的相鄰像素單元的結構,其中所示的三個沿數(shù)據(jù)線203方向排列的相鄰像素單元中,中間的像素單元、后面的像素單元以及前面的像素單元分別是第一像素單元204、第二像素單元205以及第三像素單元206,第三像素單元206只示出部分結構。以第一像素單元204為例,第一像素單元204的開關元件的數(shù)量為三個,分別是第一開關元件2041、第二開關元件2042以及第三開關元件2043。第一像素單元204的像素電極2010包括主像素電極2044和次像素電極2045。對應地,主像素電極2044所在的區(qū)域為主像素區(qū)域2046,次像素電極2045所在的區(qū)域為次像素區(qū)域2047。第一掃描線201與第一開關元件2041連接以輸入掃描信號,從而控制第一開關元件2041的導通與斷開;第二掃描線202與第二開關元件2042連接以輸入掃描信號,從而控制第二開關元件2042的導通與斷開。數(shù)據(jù)線203通過第一開關元件2041與主像素電極2044連接,并且連接線(即第一開關元件2041的第一輸出端20413與主像素電極2044之間的連接線)直接經(jīng)過主像素區(qū)域2046與主像素電極2044連接以對主像素電極2044輸入數(shù)據(jù)信號。數(shù)據(jù)線203通過第二開關元件2042與次像素電極2045連接,并且連接線(即第二開關元件2042的第二輸出端20423與次像素電極2045之間的連接線)直接經(jīng)過次像素區(qū)域2047而無需經(jīng)過主像素區(qū)域2046即可與次像素電極2045連接以對次像素電極2045輸入數(shù)據(jù)信號。通過上述方式,與主像素電極2044連接的連接線不需要經(jīng)過次像素區(qū)域2047與主像素電極2044連接,而與次像素電極2045連接的連接線也不需要經(jīng)過主像素區(qū)域2046與次像素電極2045連接,由此減小了主像素區(qū)域2046和次像素區(qū)域2047之間的寄生電容。本實施方式中,請參閱圖7和圖8,陣列基板還包括對應不透光區(qū)域的暗區(qū)300(圖8中的陰影部分),第一像素單元204對應的第一掃描線201、第二掃描線202、第一開關元件2041、第二開關元件2042以及第三開關元件2043相應設置在第一像素單元204與前后相鄰的像素單元206、205之間。具體地,對應不透光區(qū)域的暗區(qū)300的一部分設置在像素單元之間,如第一像素單元204和第二像素單元205之間的暗區(qū)區(qū)域301,即三個相鄰像素單元之間的區(qū)域為對應不透光區(qū)域的暗區(qū)300的一部分。第一像素單元204對應的第一掃描線201和第一開關元件2041均位于第一像素單元204的上一側,其與第三像素單元206(圖只示出部分結構)對應的第二掃描線207、第二開關元件2061以及第三開關元件2062相鄰,以對主像素電極2044輸入掃描信號;而第一像素單元204對應的第二掃描線202、第二開關元件2042以及第三開關元件2043位于第一像素單元204的下一側,其與第二像素單兀205對應的第一掃描線208和第一開關兀件209相鄰,以對次像素電極2045輸入掃描信號。進一步地,將本實施方式的陣列基板組裝以形成液晶顯示面板,在驅動液晶顯示面板顯示時,控制主像素電極2044和次像素電極2045存在預設電壓差以使液晶顯示面板在大視角下具有低色偏的效果。具體地,第一像素單元204的第一開關元件2041的第一控制端20411電連接第一掃描線201,第一輸入端20412電連接數(shù)據(jù)線203,第一輸出端20413電連接主像素電極2044。第二開關元件2042的第二控制端20421電連接第二掃描線202,第二輸入端20422電連接數(shù)據(jù)線203,第二輸出端20423電連接次像素電極2045。第三開關元件2043的第三控制端20431電連接第二像素單元205所對應的第一掃描線208,第三輸 入端20432電連接次像素電極2045,第三輸出端20433用于電連接儲存電容2011。其中,儲存電容2011由與陣列基板同一側的金屬層和另一基板(通常為彩色濾光基板)的公共電極(Com)所構成,第三開關元件2043的第三輸出端20433電連接形成儲存電容2011的金屬層,使得儲存電容2011通過第三開關元件2043與次像素電極2045連接。在進入3D顯示模式時,第一像素單元204對應的第一掃描線201和第二掃描線202輸入掃描信號至第一控制端20411和第二控制端20421,以分別控制第一開關元件2041和第二開關元件2042導通,然后數(shù)據(jù)線203輸入數(shù)據(jù)信號至第一輸入端20411和第二輸入端20421,以使得數(shù)據(jù)信號分別通過第一輸出端20413和第二輸出端20423傳送至第一像素單元204的主像素電極2044和次像素電極2045。數(shù)據(jù)線203將數(shù)據(jù)信號同時輸入至主像素電極2044和次像素電極2045中后,主像素電極2044和次像素電極2045電位相同。關閉第一掃描線201和第二掃描線202以停止對第一像素單兀204輸入掃描信號,開始驅動后面的像素單元即第二像素單元205顯示,首先需對第二像素單元205對應的第一掃描線208輸入掃描信號以控制第二像素單兀205的第一開關兀件209的導通。此時,由于第一像素單元204對應的第三開關元件2043的第三控制端20431電連接第二像素單元205對應的第一掃描線208,在第一掃描線208輸入掃描信號時,此時第三開關兀件2043被導通。在驅動液晶顯示面板顯示時,液晶顯示面板會有極性上的切換,顯示電壓在正極性和負極性之間不停的更換,以避免液晶分子的轉向一直固定在一個方向而造成的特性破壞。當像素電極2010的電壓高于公共電極電壓時,顯示電壓為正極性,反之則為負極性。因此,在第一像素單元204對應的第三開關元件2043未導通之前,儲存電容2011所儲存的電荷的極性與第一像素單元204的次像素電極2045的電荷極性相反,所以在第三開關元件2043導通時,次像素電極2045的電荷會通過第三開關元件2043與儲存電容2011的電荷發(fā)生中和,使得次像素電極2045的電場減小,由此造成主像素電極2044和次像素電極2045之間存在電壓差。根據(jù)視角需求,調整儲存電容2011的大小使得主像素電極2044和次像素電極2045之間存在預設電壓差,以控制液晶分子的偏轉,從而能夠減小大視角下的色彩差異,達到低色偏的效果。其中,本實施方式的第一開關元件2041、第二開關元件2042以及第三開關元件2043分別為第一薄膜晶體管、第二薄膜晶體管以及第三薄膜晶體管,每個薄膜晶體管均包括作為控制端的柵極、作為輸入端的源極以及作為輸出端的漏極。相應地,第一薄膜晶體管的第一柵極與第一掃描線201電連接以控制第一薄膜晶體管的導通與斷開,第一源極與數(shù)據(jù)線203電連接,第一漏極與主像素電極2044電連接,以使得數(shù)據(jù)線203通過第一薄膜晶體管將數(shù)據(jù)信號輸入至主像素電極2044 ;第二薄膜晶體管的第二柵極與第二掃描線202電連接以控制第二薄膜晶體管的導通與斷開,第二源極與數(shù)據(jù)線203電連接,第二漏極與次像素電極2045電連接,以使得數(shù)據(jù)線203通過第二薄膜晶體管將數(shù)據(jù)信號輸入至次像素電極2045 ;第三薄膜晶體管的第三柵極與第二像素單元205對應的第一掃描線208電連接以控制第三薄膜晶體管的導通與斷開,第三源極與次像素電極2045電連接,第三漏極用于與儲存電容2011電連接,以控制主像素電極2044和次像素電極2045之間存在預設電壓差。本實施方式中,第一像素單元204中的像素電極2010包括主像素電極2044和次像素電極2045,使第一開關元件2041的第一輸出端20413與主像素電極2044之間的連接線直接經(jīng)過主像素電極2044所在的主像素區(qū)域2046與主像素電極2044連接,而第二開關
元件2042的第二輸出端20423和第三開關元件2043的第三輸入端20432與次像素電極2045之間的連接線直接經(jīng)過次像素電極2045所在的次像素區(qū)域2047而無需經(jīng)過主像素區(qū)域2046與次像素電極2045連接,能夠減小主像素區(qū)域2046和次像素區(qū)域2047之間的寄生電容,提高后續(xù)四道光罩制程中液晶顯示面板的可靠性,同時也能在一定程度上提高穿透率和開口率。并且,沿數(shù)據(jù)線203方向相鄰的像素單元之間的區(qū)域為對應不透光區(qū)域的暗區(qū)區(qū)域301,第一像素單元204對應的第一掃描線201和第一開關元件2041設置在第一像素單元204和第三像素單元206之間,第二掃描線202、第二開關元件2042以及第三開關元件2043設置在第一像素單元204和第二像素單元205之間,使得這些掃描線和開關元件均布局于上下相鄰的像素單元之間,增大了像素單元之間的暗區(qū)區(qū)域301的寬度,由此能夠在3D顯示模式下減少大視角下雙眼信號串擾的現(xiàn)象,也能提高穿透率。此外,次像素電極2045通過第三開關元件2043與儲存電容2011連接,通過調整儲存電容2011的大小能夠控制主像素電極2044和次像素電極2045之間存在預設電壓差,以此控制液晶分子的偏轉,從而能夠減小大視角下的顏色差異,達到低色偏的效果。本發(fā)明還提供液晶顯示裝置的一實施方式,其包括偏振薄膜以及液晶顯示面板。偏振薄膜用于將液晶顯示面板顯示的3D畫面分離為左眼信號和右眼信號以同時發(fā)送至觀看者眼中,使觀看者能看到較少閃爍的3D畫面。液晶顯示面板包括陣列基板和彩色濾光基板。彩色濾光基板包括黑色矩陣,偏振薄膜設置于彩色濾光基板的外側。陣列基板為上述實施方式所述的陣列基板。具體地,參閱圖6,陣列基板包括多條第一掃描線101、第二掃描線102、數(shù)據(jù)線103以及多個行列排列的像素單元104。每個像素單元104包括開關元件1041和像素單元1042,并且每個像素單元104對應至少一條第一掃描線101、第二掃描線102以及數(shù)據(jù)線
103。其中,像素單元104的具體結構,可參考圖7所示的實施方式進行,此處不進行一一贅述。值得注意的是,圖7和圖8所示的第一像素單元204和第二像素單元205之間的暗區(qū)區(qū)域301為彩色濾光基板的黑色矩陣的垂直投影覆蓋區(qū)域,將第一掃描線201、第二掃描線202以及三個開關元件2041-2043設置在黑色矩陣的垂直投影覆蓋區(qū)域內(nèi),也能提聞液晶顯不面板的穿透率和開口率。其中,本實施方式的液晶顯示面板為MVA型液晶顯示面板。以上所述僅為本發(fā)明的實施方式,并非因此限制本發(fā)明的專利范圍,凡是利用本發(fā)明說明書及附圖內(nèi)容所作的等效結構 或等效流程變換,或直接或間接運用在其他相關的技術領域,均同理包括在本發(fā)明的專利保護范圍內(nèi)。
權利要求
1.一種陣列基板,其特征在于 所述陣列基板包括至少多條第一掃描線、第二掃描線、數(shù)據(jù)線以及多個行列排列的像素單元,每個所述像素單元均包括開關元件和像素電極,每個所述像素單元對應至少一條第一掃描線、第二掃描線以及數(shù)據(jù)線; 每個所述像素單元的開關元件包括控制端、輸入端以及輸出端,數(shù)量為至少三個,至少分別是第一開關元件、第二開關元件以及第三開關元件; 所述像素電極包括主像素電極和次像素電極,所述第一掃描線和第二掃描線分別與第一開關元件和第二開關元件連接以分別控制第一開關元件和第二開關元件的導通與斷開,所述數(shù)據(jù)線分別經(jīng)過主像素電極所在的區(qū)域和次像素電極所在的區(qū)域而連接主像素電極和次像素電極以輸入電壓信號; 所述陣列基板還包括對應不透光區(qū)域的暗區(qū),所述暗區(qū)的至少一部分設置于像素單元之間,所述第一掃描線、第二掃描線以及開關元件布局于像素單元之間; 其中,對于任意三個沿數(shù)據(jù)線方向排列的相鄰像素單元,位于中間的所述像素單元對應的第一掃描線和第一開關元件與前面的像素單元對應的第二掃描線、第二開關元件以及第三開關元件相鄰,以對主像素電極輸入掃描信號,所述中間的像素單元對應的第二掃描線、第二開關元件以及第三開關元件與后面的像素單元對應的第一掃描線和第一開關元件相鄰,以對次像素電極輸入掃描信號; 所述第一開關元件的輸出端電連接主像素電極,所述第二開關元件的輸出端電連接次像素電極,所述第三開關元件的輸出端用于電連接儲存電容,所述第一開關元件和第二開關元件的輸入端分別電連接數(shù)據(jù)線,所述第三開關的輸入端電連接次像素電極,所述第一開關元件的控制端電連接第一掃描線,所述第二開關元件的控制端電連接第二掃描線,所述第三開關元件的控制端電連接后面的像素單元對應的第一掃描線; 其中,在進入3D顯示模式時,所述中間的像素單元對應的第一掃描線和第二掃描線輸入掃描信號以分別控制第一開關元件和第二開關元件導通,所述數(shù)據(jù)線分別通過第一開關元件和第二開關元件同時輸入電壓信號至所述中間的像素單元的主像素電極和次像素電極,隨后停止輸入掃描信號至所述第一掃描線和第二掃描線;停止輸入掃描信號至所述第一掃描線和第二掃描線后,與所述第三開關元件的控制端電連接的后面的像素單元對應的第一掃描線輸入掃描信號以控制第三開關元件導通,所述中間的像素單元的次像素電極的電壓信號通過第三開關元件耦合至與第三開關元件的輸出端電連接的儲存電容,調整儲存電容的大小以控制所述中間的像素單元的主像素電極和次像素電極之間存在預設電壓差。
2.根據(jù)權利要求I所述的陣列基板,其特征在于, 所述第一開關元件、第二開關元件以及第三開關元件分別為第一薄膜晶體管、第二薄膜晶體管以及第三薄膜晶體管; 所述第一薄膜晶體管包括第一柵極、第一源極以及第一漏極,所述第一源極作為輸入端與數(shù)據(jù)線電連接,所述第一漏極作為輸出端與主像素電極電連接,所述第一柵極作為控制端與第一掃描線電連接以控制第一薄膜晶體管的導通與斷開; 所述第二薄膜晶體管包括第二柵極、第二源極以及第二漏極,所述第二源極作為輸入端與數(shù)據(jù)線電連接,所述第二漏極作為輸出端與次像素電極電連接,所述第二柵極作為控制端與第二掃描線電連接以控制第二薄膜晶體管的導通與斷開;所述第三薄膜晶體管包括第三柵極、第三源極以及第三漏極,所述第三源極與次像素電極電連接,所述第三漏極作為輸出端用于與儲存電容電連接,所述第三柵極與相鄰一像素單元對應的第一掃描線電連接以控制第三薄膜晶體管的導通與斷開。
3.一種液晶顯示裝置,其特征在于,包括偏振薄膜以及液晶顯示面板,所述液晶顯示面板包括陣列基板和彩色濾光基板; 所述彩色濾光基板包括黑色矩陣,所述偏振薄膜設置于彩色濾光基板的外側; 所述陣列基板包括至少多條第一掃描線、第二掃描線、數(shù)據(jù)線以及多個行列排列的像素單元,每個所述像素單元均包括開關元件和像素電極,每個所述像素單元對應至少一條第一掃描線、第二掃描線以及數(shù)據(jù)線; 每個所述像素單元的開關元件包括控制端、輸入端和輸出端,數(shù)量為至少三個,至少分別是第一開關元件、第二開關元件以及第三開關元件; 所述像素電極包括主像素電極和次像素電極,所述第一掃描線和第二掃描線分別與第一開關元件和第二開關元件連接以分別控制第一開關元件和第二開關元件的導通與斷開,所述數(shù)據(jù)線分別經(jīng)過主像素電極所在的區(qū)域和次像素電極所在的區(qū)域而連接主像素電極和次像素電極以輸入電壓信號; 所述陣列基板還包括多個暗區(qū),所述暗區(qū)位于黑色矩陣的垂直投影覆蓋區(qū)域內(nèi),并且所述暗區(qū)的至少一部分設置于像素單元之間,所述第一掃描線、第二掃描線以及開關元件布局于像素單元之間; 其中,對于任意三個沿數(shù)據(jù)線方向排列的相鄰像素單元,位于中間的像素單元對應的第一掃描線和第一開關元件與前面的像素單元對應的第二掃描線、第二開關元件以及第三開關元件相鄰,以對主像素電極輸入掃描信號,所述中間的像素單元對應的第二掃描線、第二開關元件以及第三開關元件與后面的像素單元對應的第一掃描線和第一開關元件相鄰,以對次像素電極輸入掃描信號; 所述第一開關元件的輸出端電連接主像素電極,所述第二開關元件的輸出端電連接次像素電極,所述第三開關元件的輸出端用于電連接儲存電容,所述第一開關元件和第二開關元件的輸入端分別電連接數(shù)據(jù)線,所述第三開關的輸入端電連接次像素電極,所述第一開關元件的控制端電連接第一掃描線,所述第二開關元件的控制端電連接第二掃描線,所述第三開關元件的控制端電連接后面的像素單元對應的第一掃描線; 其中,在進入3D顯示模式時,所述中間的像素單元對應的第一掃描線和第二掃描線輸入掃描信號以分別控制第一開關元件和第二開關元件導通,所述數(shù)據(jù)線通過第一開關元件和第二開關元件同時輸入電壓信號至所述中間的像素單元的主像素電極和次像素電極,隨后停止輸入掃描信號至所述第一掃描線和第二掃描線;停止輸入掃描信號至所述第一掃描線和第二掃描線后,與所述第三開關元件的控制端電連接的后面的像素單元對應的第一掃描線輸入掃描信號以控制第三開關元件導通,所述中間的像素單元的次像素電極的電壓信號通過第三開關元件耦合至與第三開關元件的輸出端電連接的儲存電容,調整儲存電容的大小以控制所述中間的像素單元的主像素電極和次像素電極之間存在預設電壓差。
4.根據(jù)權利要求5所述的液晶顯示裝置,其特征在于, 所述第一開關元件、第二開關元件以及第三開關元件分別為第一薄膜晶體管、第二薄膜晶體管以及第三薄膜晶體管;所述第一薄膜晶體管包括第一柵極、第一源極以及第一漏極,所述第一源極作為輸入端與數(shù)據(jù)線電連接,所述第一漏極作為輸出端與主像素電極電連接,所述第一柵極作為控制端與第一掃描線電連接以控制第一薄膜晶體管的導通與斷開; 所述第二薄膜晶體管包括第二柵極、第二源極以及第二漏極,所述第二源極作為輸入端與數(shù)據(jù)線電連接,所述第二漏極作為輸出端與次像素電極電連接,所述第二柵極作為控制端與第二掃描線電連接以控制第二薄膜晶體管的導通與斷開; 所述第三薄膜晶體管包括第三柵極、第三源極以及第三漏極,所述第三源極與次像素電極電連接,所述第三漏極作為輸出端用于與儲存電容電連接,所述第三柵極與相鄰一像素單元對應的第一掃描線電連接以控制第三薄膜晶體管的導通與斷開。
5.根據(jù)權利要求3所述的液晶顯示裝置,其特征在于, 所述液晶顯示面板是MVA (Multi-domain vertical alignment,多域分割垂直配向)型液晶顯示面板。
全文摘要
本發(fā)明公開了一種陣列基板,包括至少多條第一掃描線、第二掃描線、數(shù)據(jù)線以及多個行列排列的像素單元,每個像素單元開關元件和像素電極,像素電極包括主像素電極和次像素電極,控制主像素電極和次像素電極之間存在預設電壓差,并使數(shù)據(jù)線直接通過次像素電極所在的區(qū)域對次像素電極輸入數(shù)據(jù)信號,將第一掃描線、第二掃描線以及開關元件設置在上下相鄰的像素單元之間,且像素單元之間的區(qū)域為對應不透光區(qū)域的暗區(qū)。本發(fā)明還提供一種液晶顯示裝置。通過上述方式,本發(fā)明能夠減小3D顯示模式下的信號串擾,同時減小大視角下的顏色差異,提高液晶顯示面板的可靠率。
文檔編號G02F1/1368GK102879966SQ20121039805
公開日2013年1月16日 申請日期2012年10月18日 優(yōu)先權日2012年10月18日
發(fā)明者陳政鴻 申請人:深圳市華星光電技術有限公司