一種移位寄存器、其驅(qū)動方法及柵極驅(qū)動電路的制作方法
【技術(shù)領(lǐng)域】
[0001]本發(fā)明涉及顯示技術(shù)領(lǐng)域,尤指一種移位寄存器、其驅(qū)動方法及柵極驅(qū)動電路。
【背景技術(shù)】
[0002]在科技發(fā)展日新月異的現(xiàn)今時(shí)代中,液晶顯示器已經(jīng)廣泛地應(yīng)用在電子顯示產(chǎn)品上,如電視機(jī)、計(jì)算機(jī)、手機(jī)及個人數(shù)字助理裝置等。液晶顯示器包括數(shù)據(jù)驅(qū)動裝置(SourceDriver)、柵極驅(qū)動裝置(Gate Driver)及液晶顯示面板等。其中,液晶顯示面板中具有像素陣列,而柵極驅(qū)動裝置用以依序開啟像素陣列中對應(yīng)的像素行,以將數(shù)據(jù)驅(qū)動器輸出的像素?cái)?shù)據(jù)傳輸至像素,進(jìn)而顯示待顯圖像。
[0003]目前,柵極驅(qū)動裝置一般通過陣列工藝形成在液晶顯示器的陣列基板上,即陣列基板行驅(qū)動(Gate Driver on Array, GOA)工藝,這種集成工藝不僅節(jié)省了成本,而且可以做到液晶面板(Panel)兩邊對稱的美觀設(shè)計(jì),同時(shí),也省去了柵極集成電路(1C,Integrated Circuit)的綁定(Bonding)區(qū)域以及扇出(Fan-out)區(qū)域的布線空間,從而可以實(shí)現(xiàn)窄邊框的設(shè)計(jì);并且,這種集成工藝還可以省去柵極掃描線方向的Bonding工藝,從而提尚了廣能和良率。
[0004]現(xiàn)有的柵極驅(qū)動裝置通常由多個級聯(lián)的移位寄存器構(gòu)成,實(shí)現(xiàn)對顯示面板上的柵線進(jìn)行逐行掃描。但是現(xiàn)有的移位寄存器一般僅能實(shí)現(xiàn)單向掃描,雖然目前也有能實(shí)現(xiàn)雙向掃描的移位寄存器,但是需要有專門的控制掃描方向的控制信號,這就需要增加走線來提供控制信號,因此不利于顯示面板的窄邊框設(shè)計(jì)。
【發(fā)明內(nèi)容】
[0005]本發(fā)明實(shí)施例提供一種移位寄存器、其驅(qū)動方法及柵極驅(qū)動電路,不需要專門的控制掃描方向的控制信號,僅需要通過輸入信號與時(shí)鐘信號的匹配就可以實(shí)現(xiàn)雙向掃描功能,從而有利于窄邊框的設(shè)計(jì)。
[0006]本發(fā)明實(shí)施例提供的一種移位寄存器,包括:第一輸入單元、第二輸入單元、驅(qū)動控制單元、第一輸出單元和第二輸出單元;其中,
[0007]所述第一輸入單元的第一端與第一輸入信號端相連,第二端與第一時(shí)鐘信號端相連,第三端與第一節(jié)點(diǎn)相連;所述第一輸入單元用于在所述第一時(shí)鐘信號端的控制下將所述第一輸入信號端的信號提供給所述第一節(jié)點(diǎn);
[0008]所述第二輸入單元的第一端與第二輸入信號端相連,第二端與第三時(shí)鐘信號端相連,第三端與第一節(jié)點(diǎn)相連;所述第二輸入單元用于在所述第三時(shí)鐘信號端的控制下將所述第二輸入信號端的信號提供給所述第一節(jié)點(diǎn);
[0009]所述驅(qū)動控制單元的第一端與所述第一節(jié)點(diǎn)相連,第二端與第二節(jié)點(diǎn)相連,第三端與參考信號端相連,第四端與第二時(shí)鐘信號端相連;所述驅(qū)動控制單元用于在所述第一節(jié)點(diǎn)的控制下將所述參考信號端的信號提供給所述第二節(jié)點(diǎn),在所述第二節(jié)點(diǎn)的控制下將所述參考信號端的信號提供給所述第一節(jié)點(diǎn),以及在所述第二節(jié)點(diǎn)處于浮接狀態(tài)時(shí)保持所述第二時(shí)鐘信號端與所述第二節(jié)點(diǎn)之間的電壓差穩(wěn)定;
[0010]所述第一輸出單元的第一端與所述第一節(jié)點(diǎn)相連,第二端與所述第二時(shí)鐘信號端相連,第三端與所述移位寄存器的掃描信號輸出端相連;所述第一輸出單元用于在所述第一節(jié)點(diǎn)處于浮接狀態(tài)時(shí)保持所述第一節(jié)點(diǎn)與所述掃描信號輸出端之間的電壓差穩(wěn)定,以及在所述第一節(jié)點(diǎn)的控制下將所述第二時(shí)鐘信號端的信號提供給所述掃描信號輸出端;
[0011]所述第二輸出單元的第一端與所述第二節(jié)點(diǎn)相連,第二端與所述第一時(shí)鐘信號端相連,第三端與所述第三時(shí)鐘信號端相連,第四端與所述參考信號端相連,第五端與所述掃描信號輸出端相連;所述第二輸出單元用于在所述第二節(jié)點(diǎn)、所述第一時(shí)鐘信號端或所述第三時(shí)鐘信號端的控制下將所述參考信號端的信號提供給所述掃描信號輸出端。
[0012]在具體實(shí)施時(shí),在本發(fā)明實(shí)施例提供的上述移位寄存器中,第二輸出單元具體包括:第一子單元、第二子單元和第三子單元;其中,
[0013]第一子單元的控制端與所述第二節(jié)點(diǎn)相連,輸入端與所述參考信號端相連,輸出端與所述掃描信號輸出端相連;所述第一子單元用于在所述第二節(jié)點(diǎn)的控制下將所述參考信號端的信號提供給所述掃描信號輸出端;
[0014]第二子單元的控制端與所述第一時(shí)鐘信號端相連,輸入端與所述參考信號端相連,輸出端與所述掃描信號輸出端相連;所述第二子單元用于在所述第一時(shí)鐘信號端的控制下將所述參考信號端的信號提供給所述掃描信號輸出端;
[0015]第三子單元的控制端與所述第三時(shí)鐘信號端相連,輸入端與所述參考信號端相連,輸出端與所述掃描信號輸出端相連;所述第三子單元用于在所述第三時(shí)鐘信號端的控制下將所述參考信號端的信號提供給所述掃描信號輸出端。
[0016]在一種可能的實(shí)施方式中,在本發(fā)明實(shí)施例提供的上述移位寄存器中,所述第一子單元包括第一開關(guān)晶體管,其中所述第一開關(guān)晶體管的柵極與所述第二節(jié)點(diǎn)相連,源極與所述參考信號端相連,漏極與所述掃描信號輸出端相連;和/或
[0017]所述第二子單元包括第二開關(guān)晶體管,其中所述第二開關(guān)晶體管的柵極與所述第一時(shí)鐘信號端相連,源極與所述參考信號端相連,漏極與所述掃描信號輸出端相連;和/或
[0018]所述第三子單元包括第三開關(guān)晶體管,其中所述第三開關(guān)晶體管的柵極與所述第三時(shí)鐘信號端相連,源極與所述參考信號端相連,漏極與所述掃描信號輸出端相連。
[0019]在一種可能的實(shí)施方式中,在本發(fā)明實(shí)施例提供的上述移位寄存器中,所述第一輸出單元包括:第四開關(guān)晶體管;其中,
[0020]所述第四開關(guān)晶體管的柵極與所述第一節(jié)點(diǎn)相連,源極與所述第二時(shí)鐘信號端相連,漏極與所述掃描信號輸出端相連。
[0021]在一種可能的實(shí)施方式中,在本發(fā)明實(shí)施例提供的上述移位寄存器中,所述第一輸出單元還包括連接于所述第四開關(guān)晶體管的柵極與漏極之間的第一電容。
[0022]在一種可能的實(shí)施方式中,在本發(fā)明實(shí)施例提供的上述移位寄存器中,所述第一開關(guān)晶體管、第二開關(guān)晶體管和第三開關(guān)晶體管的尺寸小于所述第四開關(guān)晶體管的尺寸。
[0023]在一種可能的實(shí)施方式中,在本發(fā)明實(shí)施例提供的上述移位寄存器中,所述第一輸入單元包括:第五開關(guān)晶體管;其中,
[0024]所述第五開關(guān)晶體管的柵極與所述第一時(shí)鐘信號端相連,源極與所述第一輸入信號端相連,漏極與所述第一節(jié)點(diǎn)相連。
[0025]在一種可能的實(shí)施方式中,在本發(fā)明實(shí)施例提供的上述移位寄存器中,所述第二輸入單元包括:第六開關(guān)晶體管;其中,
[0026]所述第六開關(guān)晶體管的柵極與所述第三時(shí)鐘信號端相連,源極與所述第二輸入信號端相連,漏極與所述第一節(jié)點(diǎn)相連。
[0027]在一種可能的實(shí)施方式中,在本發(fā)明實(shí)施例提供的上述移位寄存器中,所述驅(qū)動控制單元包括:第七開關(guān)晶體管和第八開關(guān)晶體管;其中,
[0028]所述第七開關(guān)晶體管的柵極與所述第一節(jié)點(diǎn)相連,源極與所述參考信號端相連,漏極與所述第二節(jié)點(diǎn)相連;
[0029]所述第八開關(guān)晶體管的柵極與所述第二節(jié)點(diǎn)相連,源極與所述參考信號端相連,漏極與所述第一節(jié)點(diǎn)相連。
[0030]在一種可能的實(shí)施方式中,在本發(fā)明實(shí)施例提供的上述移位寄存器中,所述驅(qū)動控制單元還包括連接于所述所述第二節(jié)點(diǎn)與所述第二時(shí)鐘信號端之間的第二電容。
[0031]相應(yīng)地,本發(fā)明實(shí)施例還提供了一種柵極驅(qū)動電路,包括級聯(lián)的多個本發(fā)明實(shí)施例提供的上述移位寄存器;其中,
[0032]除最后一級移位寄存器之外,其余各級移位寄存器的掃描信號輸出端均和與其連接的下一級移位寄存器的第一輸入信號端相連;
[0033]除第一級移位寄存器之外,其余各級移位寄存器的掃描信號輸出端均和與其連接的上一級移位寄存器的第二輸入信號端相連;
[0034]第一級移位寄存器的第一輸入信號端和最后一級移位寄存器的第二輸入信號端均與幀起始信號端相連。
[0035]較佳地,在本發(fā)明實(shí)施例提供的上述柵極驅(qū)動電路中,第3m+l級移位寄存器的第一時(shí)鐘信號端、第3m+2級移位寄存器的第二時(shí)鐘信號端、第3m+3級移位寄存器的第三時(shí)鐘信號端均與第一時(shí)鐘端相連用于接收第一時(shí)鐘信號;第3m+l級移位寄存器的第二時(shí)鐘信號端、第3m+2級移位寄存器的第三時(shí)鐘信號端、第3m+3級移位寄存器的第一時(shí)鐘信號端均與第二時(shí)鐘端相連用于接收第二時(shí)鐘信號;第3m+l級移位寄存器的第三時(shí)鐘信號端、第3m+2級移位寄存器的第一時(shí)鐘信號端、第3m+3級移位寄存器的第二時(shí)鐘信號端均與第三時(shí)鐘端相連用于接收第三時(shí)鐘信號;其中m為0?(N/3-1)的整數(shù),N為所述柵極驅(qū)動電路中移位寄存器的總數(shù)量;
[0036]所述第一時(shí)鐘信號、第二時(shí)鐘信號和第三時(shí)鐘信號的時(shí)鐘周期寬度相同且有效占空比均為1/3,且當(dāng)正向掃描時(shí)所述第一時(shí)鐘信號、所述第二時(shí)鐘信號和所述第三時(shí)鐘信號依次延遲1/3個時(shí)鐘周期寬度;當(dāng)反相掃描時(shí),所述第三時(shí)鐘信號、所述第二時(shí)鐘信號和所述第一時(shí)鐘信號依次延遲1/3個時(shí)鐘周期寬度。
[0037]相應(yīng)地,本發(fā)明實(shí)施例還提供了一種上述任一種移位寄存器的驅(qū)動方法,包括:輸入階段、輸出階段、復(fù)位階段和保持階段;其中,
[0038]輸入階段,所述第一輸入單元在所述第一時(shí)鐘信號端的控制下將所述第一輸入信號端的信號提供給所述第一節(jié)點(diǎn);所述驅(qū)動控制單元在所述第一節(jié)點(diǎn)的控制下將所述參考信號端的信號提供給所述第二節(jié)點(diǎn),所述第一輸出單元在所述第一節(jié)點(diǎn)的控制下將所述第二時(shí)鐘信號端的信號提供給所述掃描信號輸出端;
[0039]輸出階段,所述驅(qū)動控制單元在所述第一節(jié)點(diǎn)的控制下將所述參考信號端的信號提供給所述第二節(jié)點(diǎn);所述第一節(jié)點(diǎn)處于浮接狀態(tài),所述第一輸出單元保持所述第一節(jié)點(diǎn)與所述掃描信號輸出端之間的電壓差穩(wěn)定,并在所述第一節(jié)點(diǎn)的控制下將所述第二時(shí)鐘信號端的信號提供給所述掃描信號輸出端;
[0040]復(fù)位階段,所述第二輸入單元在所述第三時(shí)鐘信號端的控制下將所述第二輸入信號端的信號提供給所述第一節(jié)點(diǎn);所述驅(qū)動控制單元在所述第一節(jié)點(diǎn)的控制下將所述參考信號端的信號提供給所述第二節(jié)點(diǎn);所述第一輸出單元在所述第一節(jié)點(diǎn)的控制下將所述第二時(shí)鐘信號端的信號提供給所述掃描信號輸出端;
[0041]保持階段,所述第二輸出單元在所述第一時(shí)鐘信號端的控制下將所述參考信號端的信號提供給所述掃描信號輸出端;或所述第二節(jié)點(diǎn)處于浮接狀態(tài),所述驅(qū)