構(gòu)示意圖之三;
[0051]圖4a為本發(fā)明實(shí)施例提供的所有晶體管均為N型晶體管的移位寄存器單元的具體結(jié)構(gòu)示意圖之一;
[0052]圖4b為本發(fā)明實(shí)施例提供的所有晶體管均為P型晶體管的移位寄存器單元的具體結(jié)構(gòu)示意圖之一;
[0053]圖5a為本發(fā)明實(shí)施例提供的所有晶體管均為N型晶體管的移位寄存器單元的具體結(jié)構(gòu)示意圖之二;
[0054]圖5b為本發(fā)明實(shí)施例提供的所有晶體管均為P型晶體管的移位寄存器單元的具體結(jié)構(gòu)示意圖之二;
[0055]圖6a為圖5a所示的移位寄存器單元的正向掃描時(shí)的電路時(shí)序圖;
[0056]圖6b為圖5a所示的移位寄存器單元的反向掃描時(shí)的電路時(shí)序圖;
[0057]圖6c為圖5b所示的移位寄存器單元的正向掃描時(shí)的電路時(shí)序圖;
[0058]圖6d為圖5b所示的移位寄存器單元的反向掃描時(shí)的電路時(shí)序圖;
[0059]圖7a為本發(fā)明實(shí)施例提供的所有晶體管均為N型晶體管的移位寄存器單元的具體結(jié)構(gòu)示意圖之三;
[0060]圖7b為本發(fā)明實(shí)施例提供的所有晶體管均為P型晶體管的移位寄存器單元的具體結(jié)構(gòu)示意圖之三;
[0061]圖8為本發(fā)明實(shí)施例提供的柵極驅(qū)動(dòng)電路的結(jié)構(gòu)示意圖;
[0062]圖9為本發(fā)明實(shí)施例提供的移位寄存器單元的驅(qū)動(dòng)方法的流程示意圖。
【具體實(shí)施方式】
[0063]下面結(jié)合附圖,對(duì)本發(fā)明實(shí)施例提供的移位寄存器單元、其驅(qū)動(dòng)方法、柵極驅(qū)動(dòng)電路及顯示裝置的【具體實(shí)施方式】進(jìn)行詳細(xì)地說明。
[0064]本發(fā)明實(shí)施例提供的一種移位寄存器單元,如圖1所示,包括:輸入單元1、復(fù)位單元2、第一輸出單元3、第二輸出單元4以及控制單元5 ;其中,
[0065]輸入單元I的第一輸入端Ia用于接收輸入信號(hào)Input,第二輸入端Ib與第一參考電壓Vrefl相連,輸出端Ic與第一節(jié)點(diǎn)A相連;輸入單元I用于在輸入信號(hào)Input的控制下將第一參考電壓Vrefl提供給第一節(jié)點(diǎn)A ;
[0066]復(fù)位單元2的第一輸入端2a用于接收復(fù)位信號(hào)Reset,第二輸入端2b與第二參考電壓Vref2相連,輸出端2c與第一節(jié)點(diǎn)A相連;復(fù)位單元2用于在復(fù)位信號(hào)Reset的控制下,將第二參考電壓Vref2提供給第一節(jié)點(diǎn)A ;
[0067]第一輸出單元3的第一輸入端3a用于接收時(shí)鐘信號(hào)CLK,第二輸入端3b與第一節(jié)點(diǎn)A相連,輸出端3c與移位寄存器單元的柵極信號(hào)輸出端Output相連;第一輸出單元3用于在第一節(jié)點(diǎn)A的電位為第一電位時(shí),將時(shí)鐘信號(hào)CLK提供給移位寄存器單元的柵極信號(hào)輸出端Output ;
[0068]第二輸出單元4的第一輸入端4a與第一直流源VGl相連,第二輸入端4b與第二節(jié)點(diǎn)B相連,第一輸出端4c與第一節(jié)點(diǎn)A相連,第二輸出端4d與移位寄存器單元的柵極信號(hào)輸出端Output相連;第二輸出單元4用于在第二節(jié)點(diǎn)B的電位為第一電位時(shí),將第一直流源VGl的電壓分別提供給第一節(jié)點(diǎn)A和移位寄存器單元的柵極信號(hào)輸出端Output ;
[0069]控制單元5的輸入端5a與第一節(jié)點(diǎn)A相連,輸出端5b與第二節(jié)點(diǎn)B相連;控制單元5用于在第二節(jié)點(diǎn)B的電位為第一電位時(shí),使第一節(jié)點(diǎn)A的電壓為第二電位,在第一節(jié)點(diǎn)A的電位為第一電位時(shí),使第二節(jié)點(diǎn)B的電位為第二電位;
[0070]當(dāng)?shù)谝浑娢粸楦唠娢唬诙娢粸榈碗娢粫r(shí),第一參考電壓為高電位電壓,第二參考電壓和第一直流源的電壓為低電位電壓;或者,當(dāng)?shù)谝浑娢粸榈碗娢?,第二電位為高電位時(shí),第一參考電壓為低電位電壓,第二參考電壓和第一直流源的電壓為高電位電壓。
[0071]本發(fā)明實(shí)施例提供的上述移位寄存器單元,包括:輸入單元、復(fù)位單元、第一輸出單元、第二輸出單元以及控制單元。輸入單元用于在輸入信號(hào)的控制下將第一參考電壓提供給第一節(jié)點(diǎn);復(fù)位單元用于在復(fù)位信號(hào)的控制下,將第二參考電壓提供給所述第一節(jié)點(diǎn);第一輸出單元用于在第一節(jié)點(diǎn)的電位為第一電位時(shí),將時(shí)鐘信號(hào)提供給移位寄存器單元的柵極信號(hào)輸出端;第二輸出單元用于在第二節(jié)點(diǎn)的電位為第一電位時(shí),將第一直流源的電壓分別提供給第一節(jié)點(diǎn)和移位寄存器單元的柵極信號(hào)輸出端;控制單元用于在第二節(jié)點(diǎn)的電位為第一電位時(shí),使第一節(jié)點(diǎn)的電位為第二電位,在第一節(jié)點(diǎn)的電位為第一電位時(shí),使第二節(jié)點(diǎn)的電位為第二電位。該移位寄存器單元利用控制單元控制第一節(jié)點(diǎn)和第二節(jié)點(diǎn)的電位,在第一節(jié)點(diǎn)的電位為第一電位時(shí),第一輸出單元將時(shí)鐘信號(hào)提供給移位寄存器單元的柵極信號(hào)輸出端,在第二節(jié)點(diǎn)的電位為第一電位時(shí),第二輸出單元將第一直流源的電壓分別提供給第一節(jié)點(diǎn)和移位寄存器單元的柵極信號(hào)輸出端,從而對(duì)第一節(jié)點(diǎn)和柵極信號(hào)輸出端進(jìn)行放燥,進(jìn)而保證移位寄存器單元的柵極信號(hào)輸出端始終有信號(hào)輸出,從而可以消除噪聲,保證柵極信號(hào)輸出端輸出的信號(hào)的穩(wěn)定性。
[0072]需要說明的是,本發(fā)明實(shí)施例提供的上述移位寄存器單元為雙向掃描寄存器,當(dāng)?shù)谝浑娢粸楦唠娢?,第二電位為低電位時(shí):在正向掃描時(shí),第一參考電壓為高電位電壓,第二參考電壓為低電位電壓;在反向掃描時(shí),輸入信號(hào)作為復(fù)位信號(hào),復(fù)位信號(hào)作為輸入信號(hào),第一參考電壓為低電位電壓,第二參考電壓為高電位電壓。當(dāng)?shù)谝浑娢粸榈碗娢唬诙娢粸楦唠娢粫r(shí):在正向掃描時(shí),第一參考電壓為低電位電壓,第二參考電壓為高電位電壓;在反向掃描時(shí),輸入信號(hào)作為復(fù)位信號(hào),復(fù)位信號(hào)作為輸入信號(hào),第一參考電壓為高電位電壓,第二參考電壓為低電位電壓。
[0073]下面結(jié)合具體實(shí)施例,對(duì)本發(fā)明進(jìn)行詳細(xì)說明。需要說明的是,本實(shí)施例中是為了更好的解釋本發(fā)明,但不限制本發(fā)明。
[0074]較佳地,在本發(fā)明實(shí)施例提供的上述移位寄存器單元中,如圖2所示,還可以包括:第三輸出單元6 ;其中,
[0075]第三輸出單元6的第一輸入端6a與第二直流源VG2相連,第二輸入端6b與第一輸出單元3的輸出端3c相連,輸出端6c與移位寄存器單元的柵極信號(hào)輸出端Output相連;
[0076]第三輸出單元6用于在第一輸出單元3的輸出端3c的電壓為第一電位時(shí),將第二直流源VG2的電壓提供給移位寄存器單元的柵極信號(hào)輸出端Output ;
[0077]當(dāng)?shù)谝浑娢粸楦唠娢?,第二電位為低電位時(shí),第二直流源VG2的電壓為高電位電壓;當(dāng)?shù)谝浑娢粸榈碗娢?,第二電位為高電位時(shí),第二直流源VG2的電壓為低電位電壓。
[0078]這樣,當(dāng)?shù)谝惠敵鰡卧妮敵龆说碾妷簽榈谝浑娢粫r(shí),利用第三輸出單元將第二直流源的電壓提供給移位寄存器單元的柵極信號(hào)輸出端,從而減小柵極信號(hào)輸出端輸出的信號(hào)的失真,有效改善高分辨率產(chǎn)品充電不足的問題。
[0079]較佳地,在本發(fā)明實(shí)施例提供的移位寄存器單元中,如圖4a和圖4b所示,第三輸出單元6具體可以包括:第一開關(guān)晶體管Tl ;其中,
[0080]第一開關(guān)晶體管Tl,其柵極為第三輸出單元的第二輸入端,源極為第三輸出單元的第一輸入端,漏極為第三輸出單元的輸出端。
[0081 ] 具體地,在具體實(shí)施時(shí),如圖4a所示,第一開關(guān)晶體管Tl可以為N型晶體管,或者如圖4b所示,第一開關(guān)晶體管Tl也可以為P型晶體管,在此不作限定。
[0082]以上僅是舉例說明移位寄存器單元中第三輸出單元的具體結(jié)構(gòu),在具體實(shí)施時(shí),第三輸出單元的具體結(jié)構(gòu)不限于本發(fā)明實(shí)施例提供的上述結(jié)構(gòu),還可以是本領(lǐng)域技術(shù)人員可知的其他結(jié)構(gòu),在此不做限定。
[0083]較佳地,在本發(fā)明實(shí)施例提供的上述移位寄存器單元中,如圖2所示,還可以包括:放電單元7 ;其中,
[0084]放電單元7的第一輸入端7a與第三直流源VG3相連,第二輸入端7b與放電控制信號(hào)Charge相連,輸出端7c與柵極信號(hào)輸出端Output相連;
[0085]放電單元7用于在放電控制信號(hào)Charge的控制下,將第三直流源VG3的電壓提供給柵極信號(hào)輸出端Output。
[0086]在具體實(shí)施時(shí),當(dāng)?shù)谝浑娢粸楦唠娢唬诙娢粸榈碗娢粫r(shí),第三直流源的電壓為高電位電壓;當(dāng)?shù)谝浑娢粸榈碗娢唬诙娢粸楦唠娢粫r(shí),第三直流源的電壓為低電位電壓。這樣利用放電單元在放電控制信號(hào)的控制下,將第三直流源的電壓提供給柵極信號(hào)輸出端的功能,實(shí)現(xiàn)與各行柵線連接的像素單元的檢查功能。并且,也可以在顯示裝置關(guān)機(jī)前,放電單元將第三直流源的電壓提供給柵極信號(hào)輸出端,使所有的柵線打開進(jìn)行放電,從而有效改善顯示裝置的關(guān)機(jī)殘影等不良問題。
[0087]較佳地,在具體實(shí)施時(shí),在本發(fā)明實(shí)施例提供的上述移位寄存器單元中,如圖3所示,第二直流源VG2為第三直流源VG3,即第二直流源VG2與第三直流源VG3接同一電源端。
[0088]較佳地,在具體實(shí)施時(shí),在發(fā)明實(shí)施例提供的移位寄存器單元中,如圖4a和圖4b所示,放電單元7具體可以包括:第二開關(guān)晶體管T2 ;其中,
[0089]第二開關(guān)晶體管T2,其柵極為放電單元7的第二輸入端7b,源極為放電單元7的第一輸入端7a,漏極為放電單元7的輸出端7c。
[0090]具體地,在具體實(shí)施時(shí),如圖4a所示,第二開關(guān)晶體管T2可以為N型晶體管,或者如圖4b所示,第二開關(guān)晶體管T2也可以為P型晶體管,在此不作限定。
[0091]以上僅是舉例說明移位寄存器單元中放電單元的具體結(jié)構(gòu),在具體實(shí)施時(shí),放電單元的具體結(jié)構(gòu)不限于本發(fā)明實(shí)施例提供的上述結(jié)構(gòu),還可以是本領(lǐng)域技術(shù)人員可知的其他結(jié)構(gòu),在此不做限定。
[0092]較佳地,在具體實(shí)施時(shí),在發(fā)明實(shí)施例提供的移位寄存器單元中,如圖4a和圖4b所示,輸入單元I具體可以包括:第三開關(guān)晶體管T3 ;其中,
[0093]第三開關(guān)晶體管T3,其柵極為輸入單元I的第一輸入端la,源極為輸入單元I的第二輸入端lb,漏極為輸入單元I的輸出端lc。
[0094]具體地,在具體實(shí)施時(shí),如圖4a所示,第三開關(guān)晶體管T3可以為N型晶體管,或者如圖4b所示,第三開關(guān)晶體管T3也可以為P型晶體管,在此不作限定。
[0095]以上僅是舉例說明移位寄存器單元中輸入單元的具體結(jié)構(gòu),在具體實(shí)施時(shí),輸入單元的具體結(jié)構(gòu)不限于本發(fā)明實(shí)施例提供的上述結(jié)構(gòu),還可以是本領(lǐng)域技術(shù)人員可知的其他結(jié)構(gòu),在此不做限定。
[0096]較佳地,在具體實(shí)施時(shí),在發(fā)明實(shí)施例提供的移位寄存器單元中,如圖4a和圖4b所示,復(fù)位單元2具體可以包括:第四開關(guān)晶體管T4 ;其中,
[0097]第四開關(guān)晶體管T4,其柵極為復(fù)位單元2的第一輸入端2a,源極為復(fù)位單元2的第二輸入端2b,漏極為復(fù)位單元2的輸出端2c。
[0098]具體地,在具體實(shí)施時(shí),如圖4a所示,第四開關(guān)晶體管T4可以為N型晶體管,或者如圖4b所示,第四開關(guān)晶體管T4也可以為P型晶體管,在此不作限定。
[0099]以上僅是舉例說明移位寄存器單元中復(fù)位單元的具體結(jié)構(gòu),在具體實(shí)施時(shí),復(fù)位單元的具體結(jié)構(gòu)不限于本發(fā)明實(shí)施例提供的上述結(jié)構(gòu),還可以是本領(lǐng)域技術(shù)人員可知的其他結(jié)構(gòu),在此不做限定。
[0100]較佳地,在具體實(shí)施時(shí),在發(fā)明實(shí)施例提供的移位寄存器單元中,如圖4a和圖4b所示,第一輸出單元3具體可以包括:第五開關(guān)晶體管T5和電容C ;其中,
[0101]第五開關(guān)晶體管T5,其柵極為第一輸出單元3的第二