使得該數(shù)據(jù)電壓經(jīng)由該第一開關(guān)輸出到該第一晶體管的控制端,且該數(shù)據(jù)電壓的電壓值為一第一電壓值;
[0037]在該補(bǔ)償階段時,該第一控制信號使該第一開關(guān)與第二開關(guān)導(dǎo)通,該第三控制信號使該第三開關(guān)不導(dǎo)通,該第二控制信號為高電平,且該第一晶體管根據(jù)該第一電壓值將該第一晶體管的第二端充電至該第一電壓值與該第一晶體管的臨界電壓的差值;
[0038]在該規(guī)劃階段時,該第一控制信號使該第一開關(guān)與第二開關(guān)導(dǎo)通,該第三控制信號使該第三開關(guān)不導(dǎo)通,該第二控制信號為高電平,該數(shù)據(jù)電壓輸出到該第一晶體管的控制端的大小為一第二電壓值;及
[0039]在該發(fā)光階段時,該第一控制信號使該第一開關(guān)與第二開關(guān)不導(dǎo)通,該第三控制信號使該第三開關(guān)導(dǎo)通,該第二控制信號為高電平,該第一晶體管產(chǎn)生該相關(guān)于該第一電壓值及第二電壓值的差值的驅(qū)動電流。
[0040]較佳地,該驅(qū)動電路的第一晶體管的第一端接收一第二控制信號,該控制模塊包括:
[0041]—第二電容器,具有電連接該第一電容器的第二端的一第一端,及電連接該第一晶體管的第二端的一第二端;
[0042]—第二開關(guān),具有電連接該第一電容器的第二端的一第一端、接收一第一電源電壓的一第二端、及接收該第一控制信號的一控制端,且根據(jù)該第一控制信號的控制,于導(dǎo)通與不導(dǎo)通間切換;及
[0043]一第三開關(guān),具有電連接該第一晶體管的第二端的一第一端、電連接該發(fā)光元件的第一端的一第二端、及接收該第一控制信號的一控制端,且根據(jù)該第一控制信號的控制,于導(dǎo)通與不導(dǎo)通間切換。
[0044]更佳地,畫素單元根據(jù)該第一控制信號及第二控制信號,在一重置階段、一補(bǔ)償階段、一規(guī)劃階段、及一發(fā)光階段操作:
[0045]在該重置階段時,該第一控制信號使該第一開關(guān)與第二開關(guān)導(dǎo)通,并使該第三開關(guān)不導(dǎo)通,該第二控制信號為低電平,使得該數(shù)據(jù)電壓經(jīng)由該第一開關(guān)輸出到該第一晶體管的控制端,且該數(shù)據(jù)電壓的電壓值為一第一電壓值;
[0046]在該補(bǔ)償階段時,該第一控制信號使該第一開關(guān)與第二開關(guān)導(dǎo)通,并使該第三開關(guān)不導(dǎo)通,該第二控制信號為高電平,且該第一晶體管根據(jù)該第一電壓值將該第一晶體管的第二端充電至該第一電壓值與該第一晶體管的臨界電壓的差值;
[0047]在該規(guī)劃階段時,該第一控制信號使該第一開關(guān)與第二開關(guān)導(dǎo)通,并使該第三開關(guān)不導(dǎo)通,該第二控制信號為高電平,該數(shù)據(jù)電壓輸出到該第一晶體管的控制端的大小為一第二電壓值;及
[0048]在該發(fā)光階段時,該第一控制信號使該第一開關(guān)與第二開關(guān)不導(dǎo)通,并使該第三開關(guān)導(dǎo)通,該第二控制信號為高電平,該第一晶體管產(chǎn)生該相關(guān)于該第一電壓值及第二電壓值的差值的驅(qū)動電流。
[0049]本發(fā)明驅(qū)動電路,該驅(qū)動電路包含:
[0050]—第一晶體管,包括一第一端、一第二端、及一控制端;
[0051]一第一開關(guān),包括接收一數(shù)據(jù)電壓的一第一端、電連接該第一晶體管的控制端的一第二端、及接收一第一控制信號的一控制端,且根據(jù)該第一控制信號的控制,決定是否輸出該數(shù)據(jù)電壓至該第一晶體管的控制端;
[0052]—第一電容器,包括電連接該第一晶體管的控制端的一第一端,及一第二端;及
[0053]一控制模塊,電連接于該第一晶體管的第二端,及該第一電容器的第二端間,且接收該第一控制信號,該控制模塊根據(jù)該第一控制信號的控制,決定是否使該第一晶體管的控制端的電壓變化追隨其第二端的電壓變化,使該第一晶體管根據(jù)其控制端與第二端的跨壓產(chǎn)生一相關(guān)于該數(shù)據(jù)電壓的驅(qū)動電流。
[0054]本發(fā)明通過控制模塊至少根據(jù)第一控制信號,產(chǎn)生相關(guān)于數(shù)據(jù)電壓的驅(qū)動電流,而不受第一晶體管的臨界電壓及第一電源電壓與第二電源電壓的影響。
【附圖說明】
[0055]圖1是一電路示意圖,說明本發(fā)明畫素單元的一第一較佳實(shí)施例;
[0056]圖2是一時序圖,輔助圖1說明該第一較佳實(shí)施例;
[0057]圖3是一電路示意圖,說明該第一較佳實(shí)施例在一重置階段的態(tài)樣;
[0058]圖4是一電路示意圖,說明該第一較佳實(shí)施例在一補(bǔ)償階段的態(tài)樣;
[0059]圖5是一電路示意圖,說明該第一較佳實(shí)施例在一規(guī)劃階段的態(tài)樣;
[0060]圖6是一電路不意圖,說明該第一較佳實(shí)施例在一發(fā)光階段的態(tài)樣;
[0061]圖7是一電路示意圖,說明本發(fā)明畫素單元的一第二較佳實(shí)施例;
[0062]圖8是一時序圖,輔助圖7說明該第二較佳實(shí)施例;
[0063]圖9是一電路示意圖,說明本發(fā)明畫素單元的一第三較佳實(shí)施例;
[0064]圖10是一時序圖,輔助圖9說明該第三較佳實(shí)施例;
[0065]圖11是一電路示意圖,說明本發(fā)明畫素單元的一第四較佳實(shí)施例;
[0066]圖12是一時序圖,輔助圖11說明該第四較佳實(shí)施例;
[0067]圖13是一電路示意圖,說明本發(fā)明畫素單元的一第五較佳實(shí)施例;及
[0068]圖14是一時序圖,輔助圖13說明該第五較佳實(shí)施例。
【具體實(shí)施方式】
[0069]參閱圖1,本發(fā)明畫素單元的一第一較佳實(shí)施例,包含一發(fā)光元件91及一驅(qū)動電路71,發(fā)光兀件91具有一第一端及一第二端,驅(qū)動電路71包括一第一晶體管Tl、一第一開關(guān)SW1、一第一電容器Cl、一控制模塊81、及一第四開關(guān)SM。
[0070]第一晶體管Tl包括一第一端、一第二端、及一控制端。第一開關(guān)SWl包括接收一數(shù)據(jù)電壓DATA的一第一端、電連接第一晶體管Tl的控制端的一第二端、及接收一第一控制信號SI的一控制端,且根據(jù)第一控制信號SI的控制,決定是否輸出數(shù)據(jù)電壓DATA至第一晶體管Tl的控制端。第一電容器Cl包括電連接第一晶體管Tl的控制端的一第一端,及一
A-Ap ~.上山弟一觸。
[0071]控制模塊81電連接于第一晶體管Tl的第二端、第一電容器Cl的第二端、及發(fā)光元件91的第一端間,且接收第一控制信號SI,控制模塊81至少根據(jù)第一控制信號SI的控制,決定是否使第一晶體管Tl的控制端的電壓變化追隨第一晶體管Tl的第二端的電壓變化,使第一晶體管Tl根據(jù)第一晶體管Tl的控制端與第二端的跨壓,產(chǎn)生相關(guān)于數(shù)據(jù)電壓DATA的一驅(qū)動電流。
[0072]控制模塊81包括一第二電容器C2、一第二開關(guān)SW2、及一第三開關(guān)SW3。第二電容器C2具有電連接第一電容器Cl的第二端的一第一端,及電連接第一晶體管Tl的第二端的一第二端。第二開關(guān)SW2具有電連接第一電容器Cl的第二端的一第一端、接收一第一電源電壓VSS的一第二端、及接收第一控制信號SI的一控制端,且根據(jù)第一控制信號SI的控制,于導(dǎo)通與不導(dǎo)通間切換。第三開關(guān)SW3具有電連接第一晶體管Tl的第二端的一第一端、電連接發(fā)光元件91的第一端的一第二端、及接收第二控制信號S2的一控制端,且根據(jù)第二控制信號S2的控制,于導(dǎo)通與不導(dǎo)通間切換。
[0073]第四開關(guān)SW4包括接收一第二電源電壓VDD的一第一端、電連接第一晶體管Tl的第一端的一第二端、及接收一第三控制信號S3的一控制端,且根據(jù)第三控制信號S3的控制,于導(dǎo)通與不導(dǎo)通間切換。
[0074]定義第一晶體管Tl的控制端為A點(diǎn),第一電容器Cl的第二端為B點(diǎn),第一晶體管的第二端為C點(diǎn)。
[0075]在本實(shí)施例中,發(fā)光兀件91為有機(jī)發(fā)光二極管,第一晶體管Tl、第一開關(guān)SW1、第二開關(guān)SW2、第三開關(guān)SW3、及第四開關(guān)SW4可以用任何N型晶體管(NMOS)來實(shí)現(xiàn)。
[0076]參閱圖2,是一時序圖,輔助圖1說明該第一較佳實(shí)施例。畫素單元根據(jù)第一控制信號S1、第二控制信號S2及第三控制信號S3,在一重置階段P1、一補(bǔ)償階段P2、一規(guī)劃階段P3、及一發(fā)光階段P4操作,且為方便說明在以下圖標(biāo)中以畫叉符號代表開關(guān)不導(dǎo)通。
[0077]圖3是一電路示意圖,說明該第一較佳實(shí)施例在一重置階段Pl的態(tài)樣。參閱圖2與圖3,在重置階段Pl時,第一控制信號SI為高電平,使第一開關(guān)SWl與第二開關(guān)SW2導(dǎo)通,第二控制信號S2為高電平,使第三開關(guān)SW3導(dǎo)通,第三控制信號S3為低電平,使第四開關(guān)SW4不導(dǎo)通。數(shù)據(jù)電壓DATA經(jīng)由第一開關(guān)SWl輸出到第一晶體管Tl的控制端,且電壓值為一第一電壓值Vo,使A點(diǎn)的電壓Va為Vo,B點(diǎn)的電壓Vb為VSS,C點(diǎn)的電壓Vc為接近VSS。
[0078]圖4是一電路示意圖,說明該第一較佳實(shí)施例在一補(bǔ)償階段P2的態(tài)樣。參閱圖2與圖4,在補(bǔ)償階段P2時,第一控制信號SI為高電平,使第一開關(guān)SWl與第二開關(guān)SW2導(dǎo)通,第二控制信號S2為低電平,使第三開關(guān)SW3不導(dǎo)通,第三控制信號S3為高電平,使第四開關(guān)SW4導(dǎo)通。數(shù)據(jù)電壓DATA經(jīng)由第一開關(guān)SWl輸出到第一晶體管Tl的控制端