1.一種移位寄存器單元,包括輸入模塊、第一控制模塊、第二控制模塊、第一保持模塊、第二保持模塊和輸出模塊,
其中,所述輸入模塊被配置為根據(jù)來(lái)自輸入端的輸入信號(hào)和來(lái)自第一時(shí)鐘信號(hào)端的第一時(shí)鐘信號(hào)來(lái)控制第一節(jié)點(diǎn)的電壓;
所述第一控制模塊被配置為根據(jù)來(lái)自第一電壓端的第一電壓、所述第一時(shí)鐘信號(hào)和所述第一節(jié)點(diǎn)的電壓來(lái)控制第二節(jié)點(diǎn)的電壓;
所述第二控制模塊被配置為根據(jù)所述第二節(jié)點(diǎn)的電壓和來(lái)自第二時(shí)鐘信號(hào)端的第二時(shí)鐘信號(hào)來(lái)控制第三節(jié)點(diǎn)的電壓;
所述第一保持模塊被配置為根據(jù)來(lái)自第二電壓端的第二電壓和所述第三節(jié)點(diǎn)的電壓來(lái)保持所述第一節(jié)點(diǎn)的電壓;
所述第二保持模塊被配置為保持所述第二節(jié)點(diǎn)和第三節(jié)點(diǎn)的電壓;
所述輸出模塊被配置為在所述第一節(jié)點(diǎn)和第三節(jié)點(diǎn)的電壓的控制下從輸出端輸出所述第一電壓或所述第二電壓。
2.根據(jù)權(quán)利要求1所述的移位寄存器單元,其中,輸入模塊包括第一晶體管,
其中,所述第一晶體管的控制極耦接所述第一時(shí)鐘信號(hào)端,所述第一晶體管的第一極耦接所述輸入端,所述第一晶體管的第二極耦接所述第一節(jié)點(diǎn)。
3.根據(jù)權(quán)利要求1所述的移位寄存器單元,其中,第一控制模塊包括第二晶體管和第三晶體管,
其中,所述第二晶體管的控制極耦接所述第一時(shí)鐘信號(hào)端,所述第二晶體管的第一極耦接第一電壓端,所述第二晶體管的第二極耦接所述第二節(jié)點(diǎn);
所述第三晶體管的控制極耦接所述第一節(jié)點(diǎn),所述第三晶體管的第一極耦接所述第一時(shí)鐘信號(hào)端,所述第三晶體管的第二極耦接所述第二節(jié)點(diǎn)。
4.根據(jù)權(quán)利要求1所述的移位寄存器單元,其中,第二控制模塊包括第四晶體管,
其中,所述第四晶體管的控制極耦接所述第二節(jié)點(diǎn),所述第四晶體管的第一極耦接所述第二時(shí)鐘信號(hào)端,所述第四晶體管的第二極耦接所述第三節(jié)點(diǎn)。
5.根據(jù)權(quán)利要求1所述的移位寄存器單元,其中,第一保持模塊包括第一電容器和第五晶體管,
其中,所述第一電容器的第一端耦接所述第二電壓端,所述第一電容器的第二端耦接所述第一節(jié)點(diǎn);
所述第五晶體管的控制極耦接所述第三節(jié)點(diǎn),所述第五晶體管的第一極耦接所述第二電壓端,所述第五晶體管的第二極耦接所述第一節(jié)點(diǎn)。
6.根據(jù)權(quán)利要求1所述的移位寄存器單元,其中,第二保持模塊包括第二電容器,
其中,所述第二電容器的第一端耦接所述第二節(jié)點(diǎn),所述第二電容器的第二端耦接所述第三節(jié)點(diǎn)。
7.根據(jù)權(quán)利要求6所述的移位寄存器單元,其中,第二保持模塊還包括第三電容器,
其中,所述第三電容器的第一端耦接所述第三節(jié)點(diǎn),所述第三電容器的第二端耦接所述第二電壓端。
8.根據(jù)權(quán)利要求1所述的移位寄存器單元,其中,輸出模塊包括第六晶體管和第七晶體管,
其中,所述第六晶體管的控制極耦接所述第一節(jié)點(diǎn),所述第六晶體管的第一極耦接所述第一電壓端,所述第六晶體管的第二極耦接所述輸出端;
所述第七晶體管的控制極耦接所述第三節(jié)點(diǎn),所述第七晶體管的第一極耦接所述第二電壓端,所述第七晶體管的第二極耦接所述輸出端。
9.根據(jù)權(quán)利要求1所述的移位寄存器單元,其中,移位寄存器單元中的所有晶體管都為P型晶體管,所述第一電壓端提供低電壓信號(hào),所述第二電壓端提供高電壓信號(hào)。
10.根據(jù)權(quán)利要求1所述的移位寄存器單元,其中,移位寄存器單元中的所有晶體管都為N型晶體管,所述第一電壓端提供高電壓信號(hào),所述第二電壓端提供低電壓信號(hào)。
11.根據(jù)權(quán)利要求1至10中任一項(xiàng)所述的移位寄存器單元,其中,所述第一時(shí)鐘信號(hào)和所述第二時(shí)鐘信號(hào)具有相同的時(shí)鐘周期和振幅且相位相反,并且所述第一時(shí)鐘信號(hào)與所述第二時(shí)鐘信號(hào)的占空比均為1/2。
12.一種驅(qū)動(dòng)如權(quán)利要求1-11中任一項(xiàng)所述的移位寄存器單元的驅(qū)動(dòng)方法,其中,所述移位寄存器單元的輸入信號(hào)具有第一電壓和第二電壓,其中所述輸入信號(hào)處于所述第二電壓的持續(xù)時(shí)間是第一時(shí)鐘信號(hào)的脈寬的N倍,其中N為奇數(shù),
所述驅(qū)動(dòng)方法包括:
在第一階段,向輸入端輸入第二電壓,向第一時(shí)鐘信號(hào)端輸入第一電壓,向第二時(shí)鐘信號(hào)端輸入第二電壓,以向第一節(jié)點(diǎn)提供第二電壓,向第二節(jié)點(diǎn)提供第一電壓,向第三節(jié)點(diǎn)提供第二時(shí)鐘信號(hào),從輸出端輸出第一電壓;
在第二至N階段,保持第二節(jié)點(diǎn)的電壓以使第三節(jié)點(diǎn)的電壓隨著第二時(shí)鐘信號(hào)端的電壓變化,從輸出端輸出第二電壓;
在第N+1階段,向輸入端輸入第一電壓,保持第一節(jié)點(diǎn)和第二節(jié)點(diǎn)的電壓,并向第三節(jié)點(diǎn)提供第二時(shí)鐘信號(hào),從輸出端輸出第二電壓;
在第N+2階段,向第一節(jié)點(diǎn)提供輸入信號(hào),保持第二節(jié)點(diǎn)的電壓,并向第三節(jié)點(diǎn)提供第二時(shí)鐘信號(hào),從輸出端輸出第一電壓;
在第N+3階段,保持第一節(jié)點(diǎn)和第三節(jié)點(diǎn)的電壓,并向第二節(jié)點(diǎn)提供第一時(shí)鐘信號(hào),從輸出端繼續(xù)輸出第一電壓。
13.根據(jù)權(quán)利要求12所述的驅(qū)動(dòng)方法,其中,N被設(shè)置為3,所述驅(qū)動(dòng)方法包括:
在第一階段,向輸入端輸入第二電壓,向第一時(shí)鐘信號(hào)端輸入第一電壓,向第二時(shí)鐘信號(hào)端輸入第二電壓,以向第一節(jié)點(diǎn)提供第二電壓,向第二節(jié)點(diǎn)提供第一電壓,向第三節(jié)點(diǎn)提供第二時(shí)鐘信號(hào),從輸出端輸出第一電壓;
在第二階段,保持第一節(jié)點(diǎn)和第二節(jié)點(diǎn)的電壓,并向第三節(jié)點(diǎn)提供第二時(shí)鐘信號(hào),從輸出端輸出第二電壓;
在第三階段,保持第一節(jié)點(diǎn)和第二節(jié)點(diǎn)的電壓,并向第三節(jié)點(diǎn)提供第二時(shí)鐘信號(hào),從輸出端繼續(xù)輸出第二電壓;
在第四階段,向輸入端輸入第一電壓,保持第一節(jié)點(diǎn)和第二節(jié)點(diǎn)的電壓,并向第三節(jié)點(diǎn)提供第二時(shí)鐘信號(hào),從輸出端繼續(xù)輸出第二電壓;
在第五階段,向第一節(jié)點(diǎn)提供輸入信號(hào),保持第二節(jié)點(diǎn)的電壓,并向第三節(jié)點(diǎn)提供第二時(shí)鐘信號(hào),從輸出端輸出第一電壓;
在第六階段,保持第一節(jié)點(diǎn)和第三節(jié)點(diǎn)的電壓,并向第二節(jié)點(diǎn)提供第一時(shí)鐘信號(hào),從輸出端繼續(xù)輸出第一電壓。
14.一種移位寄存器,包括多個(gè)級(jí)聯(lián)的如權(quán)利要求1至11中任一項(xiàng)所述的移位寄存器單元,
其中,任一級(jí)移位寄存器單元的輸入端耦接上一級(jí)移位寄存器單元的輸出端,且第一時(shí)鐘信號(hào)與上一級(jí)移位寄存器單元的第一時(shí)鐘信號(hào)互為反相信號(hào);
第一級(jí)移位寄存器單元的輸入端被輸入起始信號(hào)。
15.一種顯示裝置,包括如權(quán)利要求14所述的移位寄存器。