本發(fā)明涉及顯示技術領域,尤其涉及一種像素驅動電路及其驅動方法、陣列基板、顯示裝置。
背景技術:
平板顯示器,例如薄膜晶體管液晶顯示器、有機電致發(fā)光顯示器,具有重量輕、厚度薄以及低功耗等優(yōu)點,廣泛應用于電視、手機等電子產品中。
以液晶顯示器為例,如圖1所示,液晶顯示器通常包括陣列基板1、柵極驅動器2和數(shù)據(jù)驅動器3,其中,陣列基板1包括呈矩陣式排列的多個像素單元,每個像素單元包括紅子像素(圖中用R表示)、綠子像素(圖中用G表示)和藍子像素(圖中用B表示),每行子像素均對應地與一條柵極線(圖中用Gate表示)相連,每列子像素均對應地與一條數(shù)據(jù)線(圖中用Date表示)相連。柵極驅動器2將需要輸入的時鐘信號經(jīng)移位寄存器進行轉換,切換成開啟/關斷電壓,順次施加到陣列基板1的Gate線上,通過Gate線對各子像素進行逐行掃描。數(shù)據(jù)驅動器3將需要輸入的顯示信號及時鐘信號定時順序鎖存,轉換成模擬信號后輸入到陣列基板1的Date線上,通過Date線向各子像素提供所需的顯示信號。
對于數(shù)據(jù)驅動器3及Date線,通常每一根Date線的端部均通過一源信號驅動IC(Integrated Circuit,集成電路)與數(shù)據(jù)驅動器3相連,源信號驅動IC壓合在陣列基板1上,該源信號驅動IC用于將數(shù)據(jù)驅動器3所提供的顯示信號傳輸至Date線。
隨著對顯示器所顯示的畫面的清晰度要求越來越高,顯示器的分辨率也從FHD全高清提升至4K2K超高清,即陣列基板中所需的子像素個數(shù)也就越來越多,這就需要更多數(shù)量的數(shù)據(jù)線以及源信號驅動IC來實現(xiàn)畫面的顯示。由于源信號驅動IC的制作成本較高,因此源信號驅動IC數(shù)量的增加無疑會引起顯示器制作成本的增加。
技術實現(xiàn)要素:
本發(fā)明提供了一種像素驅動電路及其驅動方法、陣列基板、顯示裝置,可在保證高分辨率的前提下,減少數(shù)據(jù)線以及源信號驅動IC的數(shù)量,進而降低顯示裝置的制作成本。
為達到上述目的,本發(fā)明采用如下技術方案:
本發(fā)明的第一方面提供了一種像素驅動電路,所述像素驅動電路包括:N個子像素驅動模塊,每個所述子像素驅動模塊包括導通驅動單元、關斷驅動單元、充放電單元、數(shù)據(jù)信號寫入控制單元、充放電節(jié)點、控制信號輸入端以及數(shù)據(jù)信號輸出端;其中,所述導通驅動單元、所述關斷驅動單元、所述充放電單元和所述數(shù)據(jù)信號寫入控制單元均連接至所述充放電節(jié)點,所述導通驅動單元與所述控制信號輸入端相連,所述數(shù)據(jù)信號寫入控制單元與所述數(shù)據(jù)信號輸出端相連,所述關斷驅動單元與除其所屬子像素驅動模塊外的其余各子像素驅動模塊的控制信號輸入端相連;其中,N≥2;與各子像素驅動模塊中的關斷驅動單元相連的接地端;與各子像素驅動模塊中的數(shù)據(jù)信號寫入控制單元和充放電單元相連的數(shù)據(jù)信號輸入端;其中,所述導通驅動單元用于在所述控制信號輸入端所輸出的控制信號的作用下打開所述數(shù)據(jù)信號寫入控制單元,使所述數(shù)據(jù)信號輸入端所提供的數(shù)據(jù)信號傳輸至所述數(shù)據(jù)信號輸出端;所述關斷驅動單元用于在所述控制信號的作用下關閉所述數(shù)據(jù)信號寫入控制單元,禁止所述數(shù)據(jù)信號傳輸至所述數(shù)據(jù)信號輸出端。
在本發(fā)明的第一方面所提供的像素驅動電路中,由于每個子像素驅動模塊中的導通驅動單元與控制信號輸入端相連,關斷驅動單元與除其所屬子像素驅動模塊外的其余各子像素驅動模塊的控制信號輸入端相連。因而,當某一控制信號輸入端輸入控制信號時,僅能驅動所屬子像素驅動模塊向對應的子像素輸出數(shù)據(jù)信號,其余子像素驅動模塊禁止輸出數(shù)據(jù)信號?;谏鲜龉ぷ髟恚瑪?shù)據(jù)信號輸入端所提供的數(shù)據(jù)信號在不同時段內分別傳輸至不同子像素驅動模塊中的數(shù)據(jù)信號輸出端,因而就能實現(xiàn)向一個像素單元中每個子像素驅動模塊對應的子像素輸出數(shù)據(jù)信號。即一個像素單元中的全部的子像素僅需對應于一個數(shù)據(jù)信號輸入端,即對應一根數(shù)據(jù)線。相對于現(xiàn)有的像素驅動電路中每一個子像素都需要對應一根數(shù)據(jù)線來說,采用本發(fā)明所提供的像素驅動電路,減少了N-1/N數(shù)量的數(shù)據(jù)線,同時也就減少了N-1/N數(shù)量的源信號驅動IC,進而降低了顯示裝置的制作成本。
本發(fā)明的第二方面提供了一種像素驅動方法,所述像素驅動方法用于驅動本發(fā)明第一方面所述的像素驅動電路,所述像素驅動方法包括:一個驅動周期包括N個時段,在N個時段內分別利用所述像素驅動電路的N個子像素驅動模塊對應的驅動各像素單元的N個子像素;在每個時段內,所要驅動的子像素對應的子像素驅動模塊的控制信號輸入端向該子像素驅動模塊的導通驅動單元及其余子像素驅動模塊的關斷驅動單元輸入控制信號,該子像素驅動模塊的導通驅動單元打開,充放電模塊充電,數(shù)據(jù)信號寫入控制單元打開,數(shù)據(jù)信號輸出端向所要驅動的子像素輸出數(shù)據(jù)信號;與此同時,其余子像素驅動模塊的關斷驅動單元打開,充放電模塊放電,數(shù)據(jù)信號寫入控制單元關閉。
本發(fā)明的第二方面所提供的驅動方法的有益效果與本發(fā)明的第一方面所提供的像素驅動電路的有益效果相同,此處不再贅述。
本發(fā)明的第三方面提供了一種陣列基板,所述陣列基板包括本發(fā)明的第一方面所述的像素驅動電路。
本發(fā)明的第三方面所提供的陣列基板的有益效果與本發(fā)明的第一方面所提供的像素驅動電路的有益效果相同,此處不再贅述。
本發(fā)明的第四方面提供了一種顯示裝置,所述顯示裝置包括本發(fā)明的第三方面所述的陣列基板。
本發(fā)明的第四方面所提供的顯示裝置的有益效果與本發(fā)明的第一方面所提供的像素驅動電路的有益效果相同,此處不再贅述。
附圖說明
為了更清楚地說明本發(fā)明實施例或現(xiàn)有技術中的技術方案,下面將對實施例或現(xiàn)有技術描述中所需要使用的附圖作簡單地介紹,顯而易見地,下面描述中的附圖僅僅是本發(fā)明的一些實施例,對于本領域普通技術人員來講,在不付出創(chuàng)造性勞動的前提下,還可以根據(jù)這些附圖獲得其它的附圖。
圖1為現(xiàn)有技術中液晶顯示器的結構示意圖;
圖2為本發(fā)明實施例一所提供的像素驅動電路的結構示意圖一;
圖3為本發(fā)明實施例一所提供的像素驅動電路的結構示意圖二;
圖4為本發(fā)明實施例一所提供的像素驅動電路的結構示意圖三;
圖5為本發(fā)明實施例二所提供的像素驅動方法對應的時序圖。
附圖標記說明:
1-陣列基板; 2-柵極驅動器;
3-數(shù)據(jù)驅動器; 4-子像素驅動模塊;
41-導通驅動單元; 42-關斷驅動單元;
421-關斷驅動子單元; 43-充放電單元;
44-數(shù)據(jù)信號寫入控制單元; In_x-控制信號輸入端;
Out_y-數(shù)據(jù)信號輸出端; Gnd-接地端;
Data-數(shù)據(jù)信號輸入端。
具體實施方式
為使本發(fā)明的上述目的、特征和優(yōu)點能夠更加明顯易懂,下面將結合本發(fā)明實施例中的附圖,對本發(fā)明實施例中的技術方案進行清楚、完整地描述。顯然,所描述的實施例僅僅是本發(fā)明一部分實施例,而不是全部的實施例。基于本發(fā)明中的實施例,本領域普通技術人員在沒有作出創(chuàng)造性勞動的前提下所獲得的所有其它實施例,均屬于本發(fā)明保護的范圍。
需要說明的是,以下實施例結合的附圖中所示出的像素驅動模塊的具體數(shù)量僅僅為示意說明,并不構成對其實際數(shù)量的限定。
實施例一
如圖2所示,本實施例提供了一種像素驅動電路,像素驅動電路包括N個子像素驅動模塊4,N≥2。每個子像素驅動模塊4包括導通驅動單元41、關斷驅動單元42、充放電單元43、數(shù)據(jù)信號寫入控制單元44、充放電節(jié)點、控制信號輸入端(圖中用In_x表示,x=1~N)以及數(shù)據(jù)信號輸出端(圖中用Out_y表示,y=1~N)。
其中,導通驅動單元41、關斷驅動單元42、充放電單元43和數(shù)據(jù)信號寫入控制單元44均連接至充放電節(jié)點。導通驅動單元41與In_x端相連,數(shù)據(jù)信號寫入控制單元44與Out_y端相連,關斷驅動單元42與除其所屬子像素驅動模塊4外的其余各子像素驅動模塊4的In_x端相連。前述連接關系具體而言就是:像素驅動電路包括N個子像素驅動模塊4,分別為第1~第N子像素驅動模塊,對于其中的第i子像素驅動模塊,其導通驅動單元與In_i端相連,其數(shù)據(jù)信號寫入控制單元與Out_i端相連,其關斷驅動單元42與第1~第i-1子像素驅動模塊的In_1~In_i端及第i+1~第N子像素驅動模塊的In_i+1~In_N端相連。
像素驅動電路還包括與各子像素驅動模塊4中的關斷驅動單元42相連的接地端(圖中用Gnd表示),以及與各子像素驅動模塊4中的數(shù)據(jù)信號寫入控制單元44和充放電單元43相連的數(shù)據(jù)信號輸入端(圖中用Data表示)。
導通驅動單元41用于在In_x端所輸出的控制信號的作用下打開數(shù)據(jù)信號寫入控制單元44,使Data端所提供的數(shù)據(jù)信號傳輸至Out_y端。關斷驅動單元42用于在In_x端所輸出的控制信號的作用下關閉數(shù)據(jù)信號寫入控制單元44,禁止數(shù)據(jù)信號傳輸至Out_y端。
參考圖2,當?shù)趇個子像素驅動模塊中的In_i端輸出控制信號時,第i個子像素驅動模塊中導通驅動單元41工作,數(shù)據(jù)信號寫入控制單元44打開,Data端所提供的數(shù)據(jù)信號傳輸至Out_i端,在此過程中,第i個子像素驅動模塊中關斷驅動單元42不工作。與此同時,在除第i個子像素驅動模塊以外的其余各子像素驅動模塊中,關斷驅動單元42在In_i端輸出的控制信號的作用下工作,關閉數(shù)據(jù)信號寫入控制單元44,禁止數(shù)據(jù)信號傳輸至其余各子像素驅動模塊所對應的Out_y端,在此過程中,除第i個子像素驅動模塊以外的其余各子像素驅動模塊中的導通驅動單元41不工作。其中,i=1~N。
在實施例一所提供的像素驅動電路中,由于每個子像素驅動模塊4中的導通驅動單元41與In_x端相連,關斷驅動單元42與除其所屬子像素驅動模塊4外的其余各子像素驅動模塊4的In_x端相連。因而,當某一In_x端輸入控制信號時,僅能驅動所屬子像素驅動模塊4向對應的子像素輸出數(shù)據(jù)信號,其余子像素驅動模塊4禁止輸出數(shù)據(jù)信號。基于上述工作原理,Data端所提供的數(shù)據(jù)信號在不同時段內分別傳輸至不同子像素驅動模塊4中的Out_y端,因而就能實現(xiàn)向一個像素單元中每個子像素驅動模塊4對應的子像素輸出數(shù)據(jù)信號。一個像素單元中的全部的子像素僅需對應于一個Data端,即對應一根數(shù)據(jù)線。相對于現(xiàn)有的像素驅動電路中每一個子像素都需要對應一根數(shù)據(jù)線來說,采用本發(fā)明所提供的像素驅動電路,減少了N-1/N數(shù)量的數(shù)據(jù)線,同時也就減少了N-1/N數(shù)量的源信號驅動IC,進而降低了顯示裝置的制作成本。
如圖3所示,數(shù)據(jù)信號寫入控制單元44具體包括第一薄膜晶體管T1,第一薄膜晶體管T1的柵極與充放電節(jié)點相連,第一薄膜晶體管T1的源極與Data端相連,第一薄膜晶體管T1的漏極與Out_y端相連。
導通驅動單元41具體包括第二薄膜晶體管T2,第二薄膜晶體管T2的柵極和源極與In_x端相連,第二薄膜晶體管T2的柵極和源極還與除其所屬子像素驅動模塊4外的其余各子像素驅動模塊4的In_x端相連,第二薄膜晶體管T2的漏極與充放電節(jié)點相連。
關斷驅動單元42具體包括N-1個關斷驅動子單元421和第三薄膜晶體管T3。其中,各關斷驅動子單元421一一對應地與除其所屬子像素驅動模塊4外的其余N-1個子像素驅動模塊4的In_x端相連。第三薄膜晶體管T3的柵極與N-1個關斷驅動子單元421相連,第三薄膜晶體管T3的源極與Gnd端相連,第三薄膜晶體管T3的漏極與充放電節(jié)點相連。
參考圖2,當?shù)趇個子像素驅動模塊中的In_i端輸出控制信號時,第i個子像素驅動模塊中第二薄膜晶體管T2導通,進而控制第一薄膜晶體管T1導通,Data端所提供的數(shù)據(jù)信號傳輸至Out_i端,在此過程中,第i個子像素驅動模塊中由N-1個關斷驅動子單元421和第三薄膜晶體管T3所構成的關斷驅動單元42不工作。與此同時,在除第i個子像素驅動模塊以外的其余各子像素驅動模塊中,由N-1個關斷驅動子單元421和第三薄膜晶體管T3所構成的關斷驅動單元42在In_i端輸出的控制信號的作用下工作,關斷第一薄膜晶體管T1,禁止數(shù)據(jù)信號傳輸至其余各子像素驅動模塊所對應的Out_y端,在此過程中,除第i個子像素驅動模塊以外的其余各子像素驅動模塊中的第二薄膜晶體管T2是處于關斷狀態(tài)的,即導通驅動單元41不工作。
優(yōu)選的,每一個像素中包括紅子像素、綠子像素和藍子像素。相應的,如圖4所示,像素驅動電路包括紅子像素驅動模塊、綠子像素驅動模塊和藍子像素驅動模塊。
當像素驅動電路包括三個子像素驅動模塊時,關斷驅動單元包括兩個關斷驅動子單元,第一個關斷驅動子單元包括第四薄膜晶體管T4,第二個關斷驅動子單元包括第四薄膜晶體管T4',第四薄膜晶體管T4的柵極和源極以及T4'的柵極和源極分別與對應的In_x端相連,第四薄膜晶體管T4的漏極以及T4'的漏極與第三薄膜晶體管T3的柵極相連。
充放電單元包括電容C,電容C的第一極板與充放電節(jié)點相連,電容C的第二極板與數(shù)據(jù)信號輸入端相連。
參考圖4,當?shù)趇個子像素驅動模塊中的In_i端輸出控制信號時,第i個子像素驅動模塊中第二薄膜晶體管T2導通,控制第一薄膜晶體管T1導通,Data端所提供的數(shù)據(jù)信號傳輸至Out_i端,在此過程中,第i個子像素驅動模塊中第四薄膜晶體管T4和第四薄膜晶體管T4'關斷,即關斷驅動單元42不工作。與此同時,在除第i個子像素驅動模塊以外的其余各子像素驅動模塊中,第四薄膜晶體管T4或第四薄膜晶體管T4'在In_i端所輸出的控制信號的作用下導通,控制第三薄膜晶體管T3導通,進而控制第一薄膜晶體管T1關斷,禁止數(shù)據(jù)信號傳輸至其余各子像素驅動模塊對應的Out_y端,在此過程中,除第i個子像素驅動模塊以外的其余各子像素驅動模塊中的第二薄膜晶體管T2是處于關斷狀態(tài)的,即導通驅動單元41不工作。
本實施例所提供的像素驅動電路,在一個時間段只驅動一個像素單元中的一個子像素,相較于現(xiàn)有技術中在一個時間段內同時驅動一個像素單元中的全部子像素來說,采用本實施例所提供的像素驅動電路,可減少子像素驅動過程的非正常輸出,并降低噪聲。
實施例二
本實施例提供了一種像素驅動方法,該像素驅動方法用于驅動如實施例一所述的像素驅動電路。結合圖2所示的像素驅動電路的結構示意圖,該像素驅動方法具體包括:一個驅動周期包括N個時段,在N個時段內分別利用所述像素驅動電路的N個子像素驅動模塊4對應的驅動各像素單元的N個子像素。
在每個時段內,所要驅動的子像素對應的子像素驅動模塊4的控制信號輸入端(即In_x端)向該子像素驅動模塊4的導通驅動單元41及其余子像素驅動模塊4的關斷驅動單元42輸入控制信號,該子像素驅動模塊4的導通驅動單元41打開,充放電模塊充電,數(shù)據(jù)信號寫入控制單元44打開,數(shù)據(jù)信號輸出端(即Out_y端)向所要驅動的子像素輸出數(shù)據(jù)信號;與此同時,其余子像素驅動模塊4的關斷驅動單元42打開,充放電模塊放電,數(shù)據(jù)信號寫入控制單元44關閉。
基于上述像素驅動方法,數(shù)據(jù)信號在不同時段內分別傳輸至不同子像素驅動模塊4中的Out_y端,因而就能實現(xiàn)向一個像素單元中每個子像素驅動模塊4對應的子像素輸出數(shù)據(jù)信號。因而一個像素單元中的全部的子像素僅需對應于一個數(shù)據(jù)信號輸入端(即Data端),即對應一根數(shù)據(jù)線。因此,采用本實施例所提供的像素驅動方法,可減少N-1/N數(shù)量的數(shù)據(jù)線,同時減少N-1/N數(shù)量的源信號驅動IC,從而降低了顯示裝置的制作成本。
在驅動周期的N個時段,驅動一個像素單元中各子像素的順序有多種,優(yōu)選的,由第1時段~第N時段,利用第1~第N子像素驅動模塊4對應的驅動各像素單元的第1~第N個子像素。
常見的,在顯示裝置中,一個像素單元通常包括紅、綠、藍三個子像素。針對這種情況,本實施例中的像素驅動方法所適用的像素驅動電路中應包含紅子像素驅動模塊、綠子像素驅動模塊和藍子像素驅動模塊。結合圖4所示的像素驅動電路的具體結構以及圖5所示的時序圖,下面對本實施例所提供的像素驅動方法進行詳細說明:
需要說明的是,圖5所示的G_n和G_n+1為柵極線所對應的掃描信號,G_n為第n行柵極線的掃描信號,G_n+1為第n+1行柵極線的掃描信號,當掃描信號為高電平時,對應行柵線所控制的所有子像素打開。
本實施例所提供的像素驅動方法中將一個驅動周期分為了3個時段,在3個時段內分別利用像素驅動電路的3個子像素驅動模塊4對應地驅動各像素單元的3個子像素。
第1時段:紅子像素驅動模塊中的In_1端輸出高電平的控制信號,與此同時,綠子像素驅動模塊中的In_2端和藍子像素驅動模塊中的In_3端輸出低電平。
紅子像素驅動模塊中的第二薄膜晶體管T2r在In_1端所輸出的高電平控制信號的作用下導通,通過電容Cr進行充電,將充放電節(jié)點的電平拉至高電平,第一薄膜晶體管T1r導通,第四薄膜晶體管T4r在In_2端所輸出的低電平的作用下關斷,第四薄膜晶體管T4r'在In_3端所輸出的低電平的作用下關斷,Data端輸入的數(shù)據(jù)信號可由第一薄膜晶體管T1r傳輸至Out_1端,驅動紅子像素驅動模塊所對應的紅子像素。
綠子像素驅動模塊中的第四薄膜晶體管T4g'在In_1端所輸出的高電平控制信號的作用下導通,使第三薄膜晶體管T3g的柵極電壓為高電平,通過電容Cg進行放電,將充放電節(jié)點的電平拉至低電平,第一薄膜晶體管T1g關斷,第二薄膜晶體管T2g在In_2端所輸出的低電平的作用下關斷,第四薄膜晶體管T4g在In_3端所輸出的低電平的作用下關斷,Data端輸入的數(shù)據(jù)信號無法傳輸至Out_2端。
藍子像素驅動模塊中的第四薄膜晶體管T4b在In_1端所輸出的高電平控制信號的作用下導通,使第三薄膜晶體管T3b的柵極電壓為高電平,通過電容Cb進行放電,將充放電節(jié)點的電平拉至低電平,第一薄膜晶體管T1b關斷,第二薄膜晶體管T2b在In_3端所輸出的低電平的作用下關斷,第四薄膜晶體管T4b'在In_2端所輸出的低電平的作用下關斷,Data端輸入的數(shù)據(jù)信號無法傳輸至Out_3端。
第2時段:綠子像素驅動模塊中的In_2端輸出高電平的控制信號,與此同時,紅子像素驅動模塊中的In_1端和藍子像素驅動模塊中的In_3端輸出低電平。
綠子像素驅動模塊中的第二薄膜晶體管T2g在In_2端所輸出的高電平控制信號的作用下導通,通過電容Cg進行充電,將充放電節(jié)點的電平拉至高電平,第一薄膜晶體管T1g導通,第四薄膜晶體管T4g在In_3端所輸出的低電平的作用下關斷,第四薄膜晶體管T4g'在In_1端所輸出的低電平的作用下關斷,Data端輸入的數(shù)據(jù)信號可由第一薄膜晶體管T1g傳輸至Out_2端,驅動綠子像素驅動模塊所對應的綠子像素。
紅子像素驅動模塊中的第四薄膜晶體管T4r在In_2端所輸出的高電平控制信號的作用下導通,使第三薄膜晶體管T3r的柵極電壓為高電平,通過電容Cr進行放電,將充放電節(jié)點的電平拉至低電平,第一薄膜晶體管T1r關斷,第二薄膜晶體管T2r在In_1端所輸出的低電平的作用下關斷,第四薄膜晶體管T4r'在In_3端所輸出的低電平的作用下關斷,Data端輸入的數(shù)據(jù)信號無法傳輸至Out_1端。
藍子像素驅動模塊中的第四薄膜晶體管T4b'在In_2端所輸出的高電平控制信號的作用下導通,使第三薄膜晶體管T3b的柵極電壓為高電平,通過電容Cb繼續(xù)進行放電,維持充放電節(jié)點的低電平,第一薄膜晶體管T1b關斷,第二薄膜晶體管T2b在In_3端所輸出的低電平的作用下關斷,第四薄膜晶體管T4b在In_1端所輸出的低電平的作用下關斷,Data端輸入的數(shù)據(jù)信號無法傳輸至Out_3端。
第3時段:藍子像素驅動模塊中的In_3端輸出高電平的控制信號,與此同時,紅子像素驅動模塊中的In_1端和綠子像素驅動模塊中的In_2端輸出低電平。
藍子像素驅動模塊中的第二薄膜晶體管T2b在In_3端所輸出的高電平控制信號的作用下導通,通過電容Cb充電,將充放電節(jié)點的電平拉至高電平,第一薄膜晶體管T1b導通,第四薄膜晶體管T4b在In_1端所輸出的低電平的作用下關斷,第四薄膜晶體管T4g'在In_2端所輸出的低電平的作用下關斷,Data端輸入的數(shù)據(jù)信號可由第一薄膜晶體管T1b傳輸至Out_3端,驅動藍子像素驅動模塊所對應的藍子像素。
紅子像素驅動模塊中的第四薄膜晶體管T4r'在In_3端所輸出的高電平控制信號的作用下導通,使第三薄膜晶體管T3r的柵極電壓為高電平,通過電容Cr繼續(xù)進行放電,維持充放電節(jié)點的低電平,第一薄膜晶體管T1r關斷,第二薄膜晶體管T2r在In_1端所輸出的低電平的作用下關斷,第四薄膜晶體管T4r在In_2端所輸出的低電平的作用下關斷,Data端輸入的數(shù)據(jù)信號無法傳輸至Out_1端。
綠子像素驅動模塊中的第四薄膜晶體管T4g在In_3端所輸出的高電平控制信號的作用下導通,使第三薄膜晶體管T3g的柵極電壓為高電平,通過電容Cg進行放電,將充放電節(jié)點的電平拉至低電平,第一薄膜晶體管T1g關斷,第二薄膜晶體管T2g在In_2端所輸出的低電平的作用下關斷,第四薄膜晶體管T4g'在In_1端所輸出的低電平的作用下關斷,Data端輸入的數(shù)據(jù)信號無法傳輸至Out_2端。
這樣在一個驅動周期內,紅子像素驅動模塊在第1時段輸出數(shù)據(jù)信號,驅動紅子像素進行顯示;綠子像素驅動模塊在第2時段輸出數(shù)據(jù)信號,驅動綠子像素進行顯示;藍子像素驅動模塊在第3時段輸出數(shù)據(jù)信號,驅動藍子像素進行顯示。因而一個像素單元中的全部的子像素僅需對應于一個Data端,即對應一根數(shù)據(jù)線,減少了2/3數(shù)量的數(shù)據(jù)線,同時減少2/3數(shù)量的源信號驅動IC,從而降低了顯示裝置的制作成本。
實施例三
基于實施例一,本實施例提供了一種陣列基板,該陣列基板包括實施例一所提供的像素驅動電路。由于實施例一所提供的像素驅動電路可減少N-1/N數(shù)量的數(shù)據(jù)線,同時減少N-1/N數(shù)量的源信號驅動IC,因而,該陣列基板同樣能夠達到該有益效果。
需要說明的是,N為像素驅動電路中所包括的子像素驅動模塊的個數(shù),即一個像素單元中所包括的子像素的個數(shù)。
實施例四
基于實施例三,本實施例提供了一種顯示裝置,該顯示裝置包括實施例三所提供的陣列基板,由于實施例三所提供的陣列基板能夠減少N-1/N數(shù)量的數(shù)據(jù)線,同時減少N-1/N數(shù)量的源信號驅動IC,因此,該顯示裝置同樣能夠達到該有益效果,因此,采用本實施例所提供的顯示裝置,可降低制作成本。
以上所述僅為本發(fā)明的具體實施方式,但本發(fā)明的保護范圍并不局限于此,任何熟悉本技術領域的技術人員在本發(fā)明揭露的技術范圍內,可輕易想到的變化或替換,都應涵蓋在本發(fā)明的保護范圍之內。因此,本發(fā)明的保護范圍應以所述權利要求的保護范圍為準。