欧美在线观看视频网站,亚洲熟妇色自偷自拍另类,啪啪伊人网,中文字幕第13亚洲另类,中文成人久久久久影院免费观看 ,精品人妻人人做人人爽,亚洲a视频

柵極驅(qū)動電路、顯示電路及驅(qū)動方法和顯示裝置制造方法

文檔序號:2549489閱讀:148來源:國知局
柵極驅(qū)動電路、顯示電路及驅(qū)動方法和顯示裝置制造方法
【專利摘要】本發(fā)明的實施例公開一種柵極驅(qū)動電路、顯示電路及驅(qū)動方法和顯示裝置,能夠在像素外部閾值補償過程中提供配合的柵極驅(qū)動信號。該柵極驅(qū)動電路,包括:至少三個GOA單元,每個所述GOA單元包括:信號輸入端、輸出端、復位端和閑置輸出端。本發(fā)明的實施例用于顯示器制造。
【專利說明】
柵極驅(qū)動電路、顯示電路及驅(qū)動方法和顯示裝置

【技術領域】
[0001]本發(fā)明涉及顯示器制造領域,尤其涉及一種柵極驅(qū)動電路、顯示電路及驅(qū)動方法和顯示裝置。

【背景技術】
[0002]由于有機發(fā)光二極管(英文:0rganic Light-Emitting D1de,簡稱0LED)像素設計多采用電流控制型,因此整個面板內(nèi)各像素單元的驅(qū)動晶體管的Vth (閾值電壓)不均一,并且長期工作后產(chǎn)生的Vth偏移會降低面板顯示的均勻性,因此通過Vth補償像素設計來避免避免上述問題的發(fā)生。為了提高OLED顯示面板的工藝集成度,同時降低成本,采用集成柵極驅(qū)動技術(英文:gate driver on array,簡稱GOA)是未來的發(fā)展趨勢。但是OLED的Vth補償像素設計需要外圍柵極驅(qū)動電路與之相配合提供進行Vth補償過程中的驅(qū)動信號,因此對柵極驅(qū)動電路提出了更高的要求。
[0003]在現(xiàn)有技術中像素的Vth補償分為像素內(nèi)部閾值補償和像素外部閾值補償,其中,像素外部補償?shù)姆绞骄唧w為通過在像素外部設置一個閾值補償單元向像素提供補償信號,而在此閾值補償?shù)倪^程中需要外圍柵極驅(qū)動電路提供配合的柵極驅(qū)動信號。


【發(fā)明內(nèi)容】

[0004]本發(fā)明的實施例提供一種柵極驅(qū)動電路、顯示電路及驅(qū)動方法和顯示裝置,能夠在像素外部閾值補償過程中提供配合的柵極驅(qū)動信號。
[0005]為達到上述目的,本發(fā)明的實施例采用如下技術方案:
[0006]第一方面,提供一種柵極驅(qū)動電路,包括:至少三個GOA單元,每個所述GOA單元包括:信號輸入端、輸出端、復位端和閑置輸出端;
[0007]其中,第I級GOA單元的信號輸入端輸入第一幀起始信號,第I級GOA單元的復位立而連接弟3級GOA單兀的閑直輸出?而;
[0008]第2級GOA單元的信號輸入端輸入第二幀起始信號;
[0009]第2η級GOA單元的復位端連接第2η_1級GOA單元的閑置輸出端和第2η+1級GOA單元的信號輸入端;
[0010]第2η+1級GOA單元的復位端連接第2η+3級GOA單元的閑置輸出端;
[0011]第2η+2級GOA單元的信號輸入端連接第2η_2級GOA單元的閑置輸出端;
[0012]所述第2η級GOA單元的輸出端和第2η+1級GOA單元的輸出端通過邏輯或單元向第η行像素單元輸出柵極掃描信號,其中,η為正整數(shù)。
[0013]可選的,所述柵極驅(qū)動電路還包括設置在所述邏輯或單元和所述第η行像素單元之間的邏輯反向單元;
[0014]所述第2η級GOA單元的輸出端和第2η+1級GOA單元的輸出端連接至邏輯或單元的輸入端,所述邏輯或單元的輸出端連接至邏輯反向單元的輸入端,所述邏輯反向單元的輸出端輸出所述第二柵極掃描信號,其中,η為正整數(shù)。
[0015]可選的,包括:所述GOA單元包括:上拉單元、下拉單元、復位單元、閑置輸出單元和輸出單元;
[0016]所述上拉單元連接信號輸入端、第一電平端、第一時鐘信號端、第二時鐘信號端、第一節(jié)點、第二節(jié)點、第三節(jié)點和第四節(jié)點;其中所述上拉單元用于在所述信號輸入端、第一電平端、第一時鐘信號端和第二時鐘信號端的信號控制下將所述第一節(jié)點的電壓與所述信號輸入端拉齊,將所述第二節(jié)點的電壓與所述信號輸入端拉齊或?qū)⑺龅诙?jié)點的電壓與所述第四節(jié)點的電壓拉齊,將所述第三節(jié)點的電壓與所述第一電平端的電壓拉齊,將所述第四節(jié)點的電壓與所述第一時鐘信號端的電壓拉齊;
[0017]所述下拉單元連接第二電平端、第三電平端、所述閑置輸出端、所述輸出端、第一節(jié)點、第二節(jié)點、第三節(jié)點和第四節(jié)點;用于在所述第一節(jié)點的信號控制下將所述第三節(jié)點的電壓與所述第二電平端拉齊,在所述第三節(jié)點的信號控制下將所述第一節(jié)點及所述第二節(jié)點的電壓與所述第二電平端拉齊,在所述第三節(jié)點的信號控制下將所述重置輸出端的電壓與所述第二電平端拉齊,在所述第三節(jié)點的信號控制下將所述輸出端的電壓與所述第三電平端拉齊,在所述第三節(jié)點的信號控制下將所述第四節(jié)點的電壓與所述第三電平端拉齊;
[0018]所述復位單元連接復位端、第二電平端、第一節(jié)點和第二節(jié)點,用于在所述復位端的信號控制下將所述第一節(jié)點及第二節(jié)點的電壓與所述第二電平端拉齊;
[0019]所述閑置輸出單元連接第一節(jié)點、第二時鐘信號端和閑置輸出端;用于在所述第一節(jié)點的控制下在所述閑置輸出端輸出所述第二時鐘信號端的信號;
[0020]所述輸出單元連接第一節(jié)點、第二時鐘信號端和輸出端,用于在所述第一節(jié)點的控制下在所述輸出端輸出所述第二時鐘信號端的信號。
[0021]可選的,所述閑置輸出單元包括:第一晶體管,所述第一晶體管的柵極連接第一節(jié)點,所述第一晶體管的源極連接第二時鐘信號端,所述第一晶體管的漏極連接所述閑置輸出端。
[0022]可選的,所述上拉單元包括:第四晶體管、第六晶體管、第七晶體管、第十一晶體管、第十四晶體管;
[0023]所述第四晶體管的柵極和源極連接第一電平端,所述第四晶體管的漏極連接第二節(jié)點;
[0024]所述第六晶體管的柵極和源極連接所述信號輸入端,所述第六晶體管的漏極第二節(jié)點;
[0025]所述第七晶體管的柵極連接所述第一節(jié)點,所述第七晶體管的源極連接所述第二時鐘信號端,所述第七晶體管的漏極連接第四節(jié)點;
[0026]所述第十一晶體管的柵極連接所述柵極連接所述閑置輸出端,所述第十一晶體管的源極連接所述第二節(jié)點,所述第十一晶體管的漏極連接所述第四節(jié)點;
[0027]所述第十四晶體管的柵極連接第一時鐘信號端,所述第十四晶體管的源極連接所述第二節(jié)點,所述第十四晶體管的漏極連接所述第一節(jié)點。
[0028]可選的,所述下拉單元包括:第二晶體管、第三晶體管、第五晶體管、第八晶體管、第十晶體管和第十三晶體管;
[0029]所述第二晶體管的柵極連接第三節(jié)點,所述第二晶體管的源極連接所述閑置輸出端,所述第二晶體管的漏極連接第二電平端;
[0030]所述第三晶體管的柵極連接所述第一節(jié)點,所述第三晶體管的源極連接所述第三節(jié)點,所述第三晶體管的漏極連接所述第二電平端;
[0031]所述第五晶體管的柵極連接所述第三節(jié)點,所述第五晶體管的源極連接所述第一節(jié)點,所述第五晶體管的漏極連接所述第二節(jié)點;
[0032]所述第八晶體管的柵極連接所述第三節(jié)點,所述第八晶體管的源極連接所述第四節(jié)點,所述第八晶體管的漏極連接第三電平端;
[0033]所述第十晶體管的柵極連接所述第三節(jié)點,所述第十晶體管的源極連接所述輸出端,所述第十晶體管的漏極連接所述第三電平端;
[0034]所述第十三晶體管的柵極連接所述第三節(jié)點,所述第十三晶體管的源極連接所述第二節(jié)點,所述第十三晶體管的漏極連接所述第二電平端。
[0035]可選的,所述復位單元包括:第十二晶體管和第十五晶體管,其中:
[0036]所述第十二晶體管的柵極連接所述復位端,所述第十二晶體管的源極連接所述第一節(jié)點,所述第十二晶體管的漏極連接所述第二節(jié)點;
[0037]所述第十五晶體管的柵極連接所述復位端,所述第十五晶體管的源極連接所述第二節(jié)點,所述第十五晶體管的漏極連接所述第二電平端。
[0038]可選的,所述輸出單元包括第九晶體管,所述第九晶體管的柵極連接所述第一節(jié)點,所述第九晶體管的源極連接所述第二時鐘信號端,所述第九晶體管的漏極連接所述輸出端。
[0039]可選的,所述第一幀起始信號為單脈沖信號,所述第二幀起始信號為多脈沖信號;
[0040]或者,所述第二幀起始信號為單脈沖信號,所述第二幀起始信號的脈沖寬度包含輸入所述第一柵極驅(qū)動單元的時鐘信號的至少兩個時鐘周期。
[0041]可選的,所述第2η級GOA單元和2η+2級GOA單元之間級聯(lián)m級GOA單元。
[0042]第二方面,提供一種顯示電路,包括像素單元、數(shù)據(jù)電壓單元,還包括第一柵極驅(qū)動單元和第二柵極驅(qū)動單元;
[0043]其中,所述第一柵極驅(qū)動單元為上述任一柵極驅(qū)動電路;
[0044]所述第二柵極驅(qū)動單元為上述任一柵極驅(qū)動電路;
[0045]所述第一柵極驅(qū)動單元用于向所述像素單元輸入第一柵極掃描信號;
[0046]所述第二柵極驅(qū)動單元用于向所述像素單元輸入第二柵極掃描信號;
[0047]所述像素單元用于在所述第一柵極掃描信號和所述第二柵極掃描信號的控制下通過所述數(shù)據(jù)電壓單元進行閾值補償,并同時顯示灰階。
[0048]第三方面,提供一種顯示電路的驅(qū)動方法,包括:
[0049]通過第一柵極驅(qū)動單元向像素單元輸入第一柵極掃描信號;
[0050]通過第二柵極驅(qū)動單元向所述像素單元輸入第二柵極掃描信號;
[0051]通過數(shù)據(jù)電壓單元向所述像素單元輸入閾值補償信號和灰階驅(qū)動信號;
[0052]通過所述第一柵極掃描信號和所述第二柵極掃描信號控制所述像素單元根據(jù)所述閾值補償信號進行閾值補償,并同時根據(jù)所述灰階驅(qū)動信號顯示灰階。
[0053]可選的,所述第一柵極掃描信號和所述第二柵極掃描信號為多脈沖信號。
[0054]可選的,所述第一柵極掃描信號為包含至少兩種脈沖寬度的脈沖信號,和/或所述第二柵極掃描信號為包含至少兩種脈沖寬度的脈沖信號。
[0055]第四方面,提供一種顯示裝置,包括:上述的顯示電路。
[0056]上述方案中,通過第一柵極驅(qū)動單元向像素單元輸入第一柵極掃描信號;通過第二柵極驅(qū)動單元向所述像素單元輸入第二柵極掃描信號;通過所述第一柵極掃描信號和所述第二柵極掃描信號控制所述像素單元同時進行閾值補償和灰階顯示,由于像素單元的閾值補償和灰階顯示可以同時在兩個柵極驅(qū)動單元的信號控制下進行,從而實現(xiàn)在像素外部閾值補償過程中提供配合的柵極驅(qū)動信號。

【專利附圖】

【附圖說明】
[0057]為了更清楚地說明本發(fā)明實施例或現(xiàn)有技術中的技術方案,下面將對實施例或現(xiàn)有技術描述中所需要使用的附圖作簡單地介紹,顯而易見地,下面描述中的附圖僅僅是本發(fā)明的一些實施例,對于本領域普通技術人員來講,在不付出創(chuàng)造性勞動的前提下,還可以根據(jù)這些附圖獲得其他的附圖。
[0058]圖1為本發(fā)明的實施例提供的一種顯示電路的結構示意圖;
[0059]圖2為本發(fā)明的實施例提供的柵極驅(qū)動電路的結構示意圖;
[0060]圖3為本發(fā)明的另一實施例提供的柵極驅(qū)動電路的結構示意圖;
[0061]圖4為本發(fā)明的實施例提供的一種GOA單元的結構示意圖;
[0062]圖5為本發(fā)明的另一實施例提供的一種GOA單元的結構示意圖;
[0063]圖6為本發(fā)明的實施例提供的一種GOA單元的級聯(lián)方式結構示意圖;
[0064]圖7為本發(fā)明的實施例提供的一種時序信號狀態(tài)圖圖一;
[0065]圖8為本發(fā)明的實施例提供的一種時序信號狀態(tài)圖圖二 ;
[0066]圖9為本發(fā)明的實施例提供的一種時序信號狀態(tài)圖圖三;
[0067]圖10為本發(fā)明的實施例提供的一種時序信號狀態(tài)圖圖四;
[0068]圖11為本發(fā)明的實施例提供的一種像素單元的結構示意圖;
[0069]圖12為本發(fā)明的實施例提供的一種時序信號狀態(tài)圖圖五;
[0070]圖13為本發(fā)明的實施例提供的一種顯示電路的驅(qū)動方法流程示意圖。

【具體實施方式】
[0071]下面結合附圖對本發(fā)明實施例提供的圖像放大方法及裝置進行詳細描述,其中用相同的附圖標記指示本文中的相同元件。在下面的描述中,為便于解釋,給出了大量具體細節(jié),以便提供對一個或多個實施例的全面理解。然而,很明顯,也可以不用這些具體細節(jié)來實現(xiàn)所述實施例。在其它例子中,以方框圖形式示出公知結構和設備,以便于描述一個或多個實施例。
[0072]此外,本申請文件中描述的“A和/或B”表示三種選擇:A,或者,B,或者,A和B。也即“和/或”即可以表示“和“的關系,也可以表示“或”的關系。
[0073]本發(fā)明所有實施例中采用的開關晶體管和驅(qū)動晶體管均可以為薄膜晶體管或場效應管或其他特性相同的器件,由于這里采用的開關晶體管的源極、漏極是對稱的,所以其源極、漏極是可以互換的。在本發(fā)明實施例中,為區(qū)分晶體管除柵極之外的兩極,將其中一極稱為源極,另一極稱為漏極。按附圖中的形態(tài)規(guī)定開關晶體管的中間端為柵極、信號輸入端為漏極、輸出端為源極。此外本發(fā)明實施例所采用的開關晶體管包括P型開關晶體管和N型開關晶體管兩種,其中,P型開關晶體管在柵極為低電平時導通,在柵極為高電平時截止,N型開關晶體管為在柵極為高電平時導通,在柵極為低電平時截止;驅(qū)動晶體管包括P型和N型,其中P型驅(qū)動晶體管在柵極電壓為低電平(柵極電壓小于源極電壓),且柵極源極的壓差的絕對值大于閾值電壓時處于放大狀態(tài)或飽和狀態(tài);其中N型驅(qū)動晶體管的柵極電壓為高電平(柵極電壓大于源極電壓),且柵極源極的壓差的絕對值大于閾值電壓時處于放大狀態(tài)或飽和狀態(tài)。
[0074]參照圖1所示,本發(fā)明的實施例提供一種顯示電路,像素單元11、數(shù)據(jù)電壓單元14,還包括第一柵極驅(qū)動電路12和第二柵極驅(qū)動電路13 ;
[0075]所述第一柵極驅(qū)動單元12用于向所述像素單元11輸入第一柵極掃描信號;
[0076]所述第二柵極驅(qū)動單元13用于向所述像素單元11輸入第二柵極掃描信號;
[0077]所述像素單元11用于在所述第一柵極掃描信號和所述第二柵極掃描信號的控制下通過所述數(shù)據(jù)電壓單元14進行閾值補償,并同時顯示灰階。
[0078]其中,根據(jù)現(xiàn)有技術像素單元11為按照陣列形式排列,其中數(shù)據(jù)電壓單元14能夠提供帶有閾值電壓補償信號的數(shù)據(jù)線信號,以對像素單元11進行閾值補償,本發(fā)明的對像素單元11的具體電路結構不做限制,其中像素單元11通過至少兩個柵極掃描信號控制工作時序。
[0079]上述方案中,通過第一柵極驅(qū)動單元向像素單元輸入第一柵極掃描信號;通過第二柵極驅(qū)動單元向所述像素單元輸入第二柵極掃描信號;通過所述第一柵極掃描信號和所述第二柵極掃描信號控制所述像素單元同時進行閾值補償和灰階顯示,由于像素單元的閾值補償和灰階顯示可以同時在兩個柵極驅(qū)動單元的信號控制下進行,從而實現(xiàn)在像素外部閾值補償過程中提供配合的柵極驅(qū)動信號。
[0080]本發(fā)明的實施例提供了第一柵極驅(qū)動單元12和第二柵極驅(qū)動單元13的具體結構,參照圖2所示,本發(fā)明的實施例提供一種柵極驅(qū)動電路,用于上述的第一柵極驅(qū)動單元12和第二柵極驅(qū)動單元13 ;
[0081]其中,該柵極驅(qū)動電路包括:至少三個GOA單元,每個所述GOA單元包括:信號輸入端INPUT、輸出端OUT、復位端RESET和閑置輸出端COUT ;
[0082]其中,第I級GOA單元的信號輸入端INPUT輸入第一幀起始信號STVl,第I級GOA單元的復位端連接第3級GOA單元的閑置輸出端COUT ;
[0083]第2級GOA單元的信號輸入端輸入第二幀起始信號STV2 ;
[0084]第2n級GOA單元的復位端RESET連接第2n_l級GOA單元的閑置輸出端COUT和第2n+l級GOA單元的信號輸入端INPUT ;
[0085]第2n+l級GOA單元的復位端RESET連接第2n+3級GOA單元的閑置輸出端COUT ;
[0086]第2n+2級GOA單元的信號輸入端INPUT連接第2n_2級GOA單元的閑置輸出端COUT ;
[0087]所述第2n級GOA單元的輸出端OUT和第2n+l級GOA單元的輸出端OUT通過邏輯或單元OR向第η行像素單元輸出柵極掃描信號Gate (η),其中,η為正整數(shù)。
[0088]其中,可以理解的是,邏輯或單元OR能夠?qū)⑺龅?η級GOA單元的輸出端OUT和第2n+l級GOA單元的輸出端OUT的信號在時域上疊加輸出。
[0089]示意性的,參照圖3所示,還可以通過將第2n級GOA單元的輸出端和第2n+l級GOA單元的輸出端連接至邏輯或單元OR的輸入端,將邏輯或單元的輸出端連接至邏輯反向單元NG的輸入端,通過邏輯反向單元NG的輸出端輸出柵極掃描信號Gate(n)。其中,可以理解的是,邏輯反向單元NG能夠?qū)⑦壿嫽騿卧狾R的輸入端的信號反相180°后輸出。
[0090]其中可選的,參照圖4所示上述的GOA單元包括:上拉單元41、下拉單元42、復位單元43、閑置輸出單元44和輸出單元45 ;
[0091]所述上拉單兀41連接信號輸入端INPUT、第一電平端V1、第一時鐘信號端CLKA、第二時鐘信號端CLKB、第一節(jié)點a、第二節(jié)點b、第三節(jié)點c和第四節(jié)點d ;其中所述上拉單兀41用于在所述信號輸入端INPUT、第一電平端V1、第一時鐘信號端CLKA和第二時鐘信號端CLKB的信號控制下將所述第一節(jié)點a的電壓與所述信號輸入端INPUT拉齊,將所述第二節(jié)點b的電壓與所述信號輸入端INPUT拉齊或?qū)⑺龅诙?jié)點b的電壓與所述第四節(jié)點d的電壓拉齊,將所述第三節(jié)點c的電壓與所述第一電平端Vl的電壓拉齊,將所述第四節(jié)點d的電壓與所述第一時鐘信號端CLKA的電壓拉齊;
[0092]所述下拉單元42連接第二電平端V2、第三電平端V3、所述閑置輸出端C0UT、所述輸出端OUT、第一節(jié)點a、第二節(jié)點b、第三節(jié)點CC和第四節(jié)點dd ;用于在所述第一節(jié)點a的信號控制下將所述第三節(jié)點c的電壓與所述第二電平端V2拉齊,在所述第三節(jié)點c的信號控制下將所述第一節(jié)點a及所述第二節(jié)點b的電壓與所述第二電平端V2拉齊,在所述第三節(jié)點c的信號控制下將所述重置輸出端OUT的電壓與所述第二電平端V2拉齊,在所述在所述第三節(jié)點c的信號控制下將所述輸出端OUT的電壓與所述第三電平端V3拉齊,在所述在所述第三節(jié)點c的信號控制下將所述第四節(jié)點d的電壓與所述第三電平端V3拉齊;
[0093]所述復位單元43連接復位端RESETRESET,第二電平端V2、第一節(jié)點a和第二節(jié)點b ;用于在所述復位端RESET的信號控制下將所述第一節(jié)點a及第二節(jié)點b的電壓與所述第二電平端V2拉齊;
[0094]所述閑置輸出單元44連接第一節(jié)點a、第二時鐘信號端CLKB,和閑置輸出端COUT ;用于在所述第一節(jié)點a的控制下在所述閑置輸出端COUT輸出所述第二時鐘信號端CLKB的信號;
[0095]所述輸出單元45連接第一節(jié)點a、第二時鐘信號端CLKB,和輸出端OUT ;用于在所述第一節(jié)點a的控制下在所述輸出端OUT輸出所述第二時鐘信號端CLKB的信號。
[0096]進一步的,參照圖5所示,本發(fā)明的實施例提供了一種GOA單元的具體結構,其中,所述閑置輸出單元包括:第一晶體管M1,所述第一晶體管Ml的柵極連接第一節(jié)點a,所述第一晶體管Ml的源極連接第二時鐘信號端CLKB,所述第一晶體管Ml的漏極連接所述閑置輸出端COUT。
[0097]所述上拉單元包括:第四晶體管M4、第六晶體管M6、第七晶體管M7、第i^一晶體管Mil、第十四晶體管M14 ;
[0098]所述第四晶體管M4的柵極和源極連接第一電平端VI,所述第四晶體管M4的漏極連接第二節(jié)點b ;
[0099]所述第六晶體管M6的柵極和源極連接所述信號輸入端INPUT,所述第六晶體管M6的漏極第二節(jié)點b ;
[0100]所述第七晶體管M7的柵極連接所述第一節(jié)點a,所述第七晶體管M7的源極連接所述第二時鐘信號端CLKB,所述第七晶體管M7的漏極連接第四節(jié)點d ;
[0101]所述第十一晶體管Mll的柵極連接所述柵極連接所述閑置輸出端C0UT,所述第十一晶體管Mll的源極連接所述第二節(jié)點b,所述第十一晶體管Mll的漏極連接所述第四節(jié)點d ;
[0102]所述第十四晶體管M14的柵極連接第一時鐘信號端CLKA,所述第十四晶體管M14的源極連接所述第二節(jié)點b,所述第十四晶體管M14的漏極連接所述第一節(jié)點a。
[0103]所述下拉單元包括:第二晶體管M2、第三晶體管M3、第五晶體管M5、第八晶體管M8、第十晶體管MlO和第十三晶體管M13 ;
[0104]所述第二晶體管M2的柵極連接第三節(jié)點C,所述第二晶體管M2的源極連接所述閑置輸出端C0UT,所述第二晶體管M2的漏極連接第二電平端V2 ;
[0105]所述第三晶體管M3的柵極連接所述第一節(jié)點a,所述第三晶體管M3的源極連接所述第三節(jié)點c,所述第三晶體管M3的漏極連接所述第二電平端V2 ;
[0106]所述第五晶體管M5的柵極連接所述第三節(jié)點C,所述第五晶體管M5的源極連接所述第一節(jié)點a,所述第五晶體管M5的漏極連接所述第二節(jié)點b ;
[0107]所述第八晶體管M8的柵極連接所述第三節(jié)點C,所述第八晶體管M8的源極連接所述第四節(jié)點d,所述第八晶體管M8的漏極連接第三電平端V3 ;
[0108]所述第十晶體管MlO的柵極連接所述第三節(jié)點C,所述第十晶體管MlO的源極連接所述輸出端0UT,所述第十晶體管MlO的漏極連接所述第三電平端V3 ;
[0109]所述第十三晶體管M13的柵極連接所述第三節(jié)點C,所述第十三晶體管M13的源極連接所述第二節(jié)點b,所述第十三晶體管M13的漏極連接所述第二電平端V2。
[0110]所述復位單元包括:第十二晶體管M12和第十五晶體管M15,其中:
[0111]所述第十二晶體管M12的柵極連接所述復位端RESET,所述第十二晶體管M12的源極連接所述第一節(jié)點a,所述第十二晶體管M12的漏極連接所述第二節(jié)點b ;
[0112]所述第十五晶體管M15的柵極連接所述復位端RESET,所述第十五晶體管M15的源極連接所述第二節(jié)點b,所述第十五晶體管M15的漏極連接所述第二電平端V2。
[0113]所述輸出單元包括第九晶體管M9,所述第九晶體管M9的柵極連接所述第一節(jié)點a,所述第九晶體管M9的源極連接所述第二時鐘信號端CLKB,所述第九晶體管M9的漏極連接所述輸出端OUT。
[0114]進一步可選的,所述第一幀起始信號為單脈沖信號,所述第二幀起始信號為多脈沖信號;或者,所述第二幀起始信號為單脈沖信號,所述第二幀起始信號的脈沖寬度包含輸入所述第一柵極驅(qū)動單元的時鐘信號的至少兩個時鐘周期。
[0115]進一步的,所述第2n級GOA單元和2n+2級GOA單元之間級聯(lián)m級GOA單元。示例性的,參照6所示,當η = I時,第二幀起始信號STV2對Μ1、Μ7和Μ9的控制端(即節(jié)點a)進行充電,CLKA和CLKB的時鐘信號頻率較低時,節(jié)點a的信號的衰減會影響GOA單元的正常工作,因此通過在第2n級GOA單元和2n+2級GOA單元之間級聯(lián)m級GOA單元并相應地提高CLKA和CLKB的時鐘信號的頻率從而避免節(jié)點a的信號的衰減會對GOA單元的影響。其中,級聯(lián)的方式為:相鄰的兩個GOA單元中,上一級GOA單元的閑置輸出端COUT連接下一級GOA單元的信號輸入端INPUT,上一級GOA單元的復位端RESET連接下一級GOA單元的閑置輸出端COUT。
[0116]參照如圖7、8、9所示的時序信號圖,對上述的柵極驅(qū)動電路的功能進行介紹,其中,上述GOA單元中各晶體管可以為N型開關晶體管,或P型開關晶體管,以下以N型開關晶體管為例進行說明,其中第一電平端Vl的信號為高電平VGH,第二電平端V2的信號為第一低電平VGL1,第三電平端V3的信號為第二低電平VGL2 ;參照圖2所示,對于柵極驅(qū)動電路中的GOA單元,奇數(shù)級的GOA單元(如圖2中的S/R2-0、S/R2-1)的第一時鐘信號端CLKA輸入第一時鐘信號CLK1,第二時鐘信號端CLKB輸入第二時鐘信號CLK2,第一級GOA單兀的信號輸入端INPUT輸入第一幀起始信號STVl ;其中CLKl和CLK2為一對反相的時鐘信號,即CLKl和CLK2的相位差為180。,例如=CLKl和CLK2占空比相同(示例性的占空比均為50% )、頻率相同、相位差為180° ;其中兩個相鄰的奇數(shù)級的GOA單元中一個GOA單元的第一時鐘信號端CLKA輸入的時鐘信號與另一個GOA單兀的第一時鐘信號端CLKA輸入的時鐘信號相位相反(即存在180。相位差);偶數(shù)級的GOA單元(如圖2中的S/Rl-1、S/R1-2)中,GOA單元S/R1-2X的第一時鐘信號端CLKA輸入第三時鐘信號CLK3、第二時鐘信號端CLKB輸入第四時鐘信號CLK4,GOA單元S/Rl_(2x_l)的第一時鐘信號端CLKA輸入第五時鐘信號CLK5、第二時鐘信號端CLKB輸入第六時鐘信號CLK6 ;第2級GOA單元(S/R1-1)的信號輸入端INPUT輸入第二幀起始信號STV2 ;CLK3和CLK4為一對反相的時鐘信號,即CLK3和CLK4的相位差為180。,例如:CLK3和CLK4占空比相同(示例性的占空比均為50% ),頻率相同、相位差為180° ;CLK5和CLK6為一對反相的時鐘信號,即CLK5和CLK6的相位差為180。,例如:CLK5和CLK6占空比相同(示例性的占空比均為50% )、頻率相同、相位差為180。;CLK3與CLK5存在預設的相位差,示例性的,CLK3與CLK5存在90?;?80。相位差,或者CLK5的脈沖上升沿比CLK3的脈沖的上升沿延遲四分之一周期或二分之一周期;其中,CLK3的頻率與CLKl的頻率不同,如:CLK3的頻率大于CLKl的頻率,即CLK3的脈沖寬度小于CLKl的脈沖寬度,CLK5的頻率大于CLKl的頻率,即CLK5的脈沖寬度小于CLKl的脈沖寬度;示例性的CLK3的脈沖寬度為CLKl的脈沖寬度的50%;CLK5的脈沖寬度為CLKl的脈沖寬度的50%。
[0117]其中,對于柵極驅(qū)動電路中偶數(shù)級的GOA單元,在本級輸出過程中,上拉單元41中的各個晶體管為導通狀態(tài),下拉單元42中的各個晶體管為截止狀態(tài);復位單元43中的各個晶體管為截止狀態(tài),輸出單元45和閑置輸出單元44中的各個晶體管的導通狀態(tài)。參照圖7所示,第2級GOA單元(S/R1-1)的輸出端輸出多脈沖信號,參照圖8所示,提供一種多脈沖信號的具體實現(xiàn)方式,第二幀起始信號STV2為多脈沖信號;或者,如圖9所示,通過調(diào)整第二幀起始信號STV2脈沖寬度,使得STV2的脈沖寬度包含輸入所述第一柵極驅(qū)動單元的時鐘信號CLK4的至少兩個時鐘周期,即在STV2的一個脈沖寬度的時長中,CLK4包含四個脈沖信號;針對圖9,如果各晶體管為高電平導通,在STV2的一個高電平脈沖的時間周期內(nèi),CLK4為高電平時,輸出單元能夠?qū)LK4的信號作為第2級GOA單元(S/R1-1)的輸出信號,由于在STV2的一個脈沖寬度的時長中,CLK4包含四個脈沖信號,因此第2級GOA單元(S/R1-1)的輸出端輸出的信號為包含4個脈沖的多脈沖信號,對于之后的第2n級GOA單兀因為2n-2級的GOA單元的COUT端輸出的為多脈沖信號,因此第2n級GOA單元的信號輸入端INPUT也為多脈沖信號(即進位信號也為多脈沖信號),因此第2n級GOA單元的輸出端OUT也得到多脈沖信號的輸出。在本級非輸出過程中,上拉單元41中的各個晶體管為截止狀態(tài),下拉單元42中的各個晶體管為導通狀態(tài);復位單元43中的各個晶體管為導通狀態(tài),輸出單元45和閑置輸出單元44中的各個晶體管的截止狀態(tài);此時輸出單元45的OUT端不輸出,閑置輸出單元44的COUT端也不輸出。
[0118]對于柵極驅(qū)動電路中奇數(shù)級的GOA單元,在本級GOA單元輸出過程中,上拉單元41中的各個晶體管為導通狀態(tài),下拉單元42中的各個晶體管為截止狀態(tài);復位單元43中的各個晶體管為截止狀態(tài),輸出單元45和閑置輸出單元44中的各個晶體管的導通狀態(tài);示例性的,參照圖8所示,第3級GOA單元(S/R2-1)的輸出端輸出單脈沖信號,因此柵極驅(qū)動單元中奇數(shù)級的GOA單元序列均輸出單脈沖信號,其為常規(guī)方式本發(fā)明的實施例不在結合STVl及CLKl和CLK2的時序附圖進行詳述。在本級GOA單元非輸出過程中,上拉單元41中的各個晶體管為截止狀態(tài),下拉單元42中的各個晶體管為導通狀態(tài);復位單元43中的各個晶體管為導通狀態(tài),輸出單元45和閑置輸出單元44中的各個晶體管的截止狀態(tài);此時輸出單元45的OUT端不輸出,閑置輸出單元44的COUT端也不輸出。
[0119]第2η級的GOA單元的輸出信號和第2η+1級的GOA單元的輸出信號通過邏輯或單元OR進行疊加輸出,得到第η行像素單元的柵極驅(qū)動信號Gata (η),如圖7所示,將第2級GOA單元(S/R1-1)的輸出端輸出的包含四個脈沖的多脈沖信號與第3級GOA單元(S/R2-1)的輸出端輸出單脈沖信號疊加輸出得到Gata(3),由于CLK3的脈沖寬度小于CLKl的脈沖寬度,CLK5的脈沖寬度小于CLKl的脈沖寬度,因此Gata (3)包含一個寬脈沖信號和至少一個波形固定的窄脈沖信號,其中圖7-9中Gata(η)包含一個寬脈沖信號和四個波形固定的窄脈沖信號只是一種示例,本發(fā)明的實施例中不限于其他形式的組合。
[0120]對于圖3所示的柵極驅(qū)動單元的工作原理,由于相對于圖2所示的柵極驅(qū)動單元,圖3所示的柵極驅(qū)動單元中僅增加了邏輯反向單元,因此僅是將圖2所示的柵極驅(qū)動單元輸出的柵極掃描信號反相180°后用作柵極掃描信號,具體原理這里不再贅述。其中,上述實施例提供的柵極驅(qū)動單元在用作第一柵極驅(qū)動單元12時向像素單元提供第一柵極掃描信號Gatel,在用作第二柵極驅(qū)動單元13時向像素單元提供第二柵極掃描信號Gate2。
[0121]參照圖10所示的時序信號狀態(tài)圖,提供了一種AMOLED (Active Matrix/OrganicLight Emitting D1de,有源矩陣有機發(fā)光二極體面板)的閾值電壓外部補償?shù)尿?qū)動信號時序圖,其中包括向如圖11提供的一種像素單元11提供的第一柵極掃描信號Gatal、第二柵極掃描信號Gata2、數(shù)據(jù)線信號Vdata和像素電流監(jiān)控信號Monitor ;其中數(shù)據(jù)電壓單元14能夠根據(jù)監(jiān)控的像素電流調(diào)整向像素單元11提供的數(shù)據(jù)線信號Vdata,從而實現(xiàn)閾值電壓的外部補償;其中本實施例提供的像素電路包括三個晶體管T1、T2、T3和一個電容,其中Τ2的控制端Gl (η)輸入對應第η巾貞的第一柵極掃描信號Gatal,Τ2的輸入端DATA(m)輸入第m行的數(shù)據(jù)線信號Vdata,T2的輸出端連接Tl的控制端,Tl的輸入端輸入OLED的工作正電壓ELVDD,Tl的輸出端連接OLED的陽極,OLED的陰極輸入工作負電壓ELVSS,T3的控制端G2(n)輸入對應第η幀的第二柵極掃描信號Gata2,T3的輸入端連接Tl的輸出端,T3的輸出端SENSE (m)輸出第m行的像素電流監(jiān)控信號Monitor,電容設置在Tl的控制端和輸出端之間。
[0122]其中,上述實施例提供的柵極驅(qū)動電路具體為像素單元11提供第一柵極掃描信號Gatal和第二柵極掃描信號Gata2,在Blank時間段內(nèi)Gata2控制T3導通對像素電流監(jiān)控信號Monitor進行監(jiān)控以進行閾值電壓補償,具體的在tl時間段數(shù)據(jù)線Data輸入?yún)⒖夹盘朧ref,該tl時間段Gatal控制T2導通,對像素電流監(jiān)控信號Monitor進行提?。籺2時間段,Gatal控制T2截止,數(shù)據(jù)電壓單元14根據(jù)像素電流監(jiān)控信號提供帶有閾值補償信號和灰階驅(qū)動信號的數(shù)據(jù)線信號。
[0123]其中,第一柵極掃描信號Gatal可以通過上述圖7至圖9對應的實施例描述的方式實現(xiàn),此時只需要通過調(diào)節(jié)GOA單元的時鐘信號及輸入的幀起始信號使得如圖2所示的柵極驅(qū)動電路中的GOA單元S/Rl-n和S/R2_n輸出對應圖12所示的時序信號通過邏輯或單兀OR疊加后作為第一柵極掃描信號Gatal輸出。類似的第二柵極掃描信號Gata2也可以參照上述方法生成,具體不在贅述。
[0124]當然上述方案中提供的第一柵極驅(qū)動單元12生成的第一柵極驅(qū)動信號和第二柵極驅(qū)動單元13生成的第二柵極驅(qū)動信號的時序狀態(tài)只是一種可能的實現(xiàn)形式,在調(diào)整輸入GOA單元的時鐘信號和幀起始信號時還能產(chǎn)生其他時序狀態(tài)的第一柵極驅(qū)動信號和第二柵極驅(qū)動信號輸出,這里不做具體限定。
[0125]上述方案中,通過第一柵極驅(qū)動單元向像素單元輸入第一柵極掃描信號;通過第二柵極驅(qū)動單元向所述像素單元輸入第二柵極掃描信號;通過所述第一柵極掃描信號和所述第二柵極掃描信號控制所述像素單元同時進行閾值補償和灰階顯示,由于像素單元的閾值補償和灰階顯示可以同時在兩個柵極驅(qū)動單元的信號控制下進行,從而實現(xiàn)在像素外部閾值補償過程中提供配合的柵極驅(qū)動信號。
[0126]參照圖13所示買本發(fā)明的實施例提供一種顯示電路的驅(qū)動方法,其特征在于,包括:
[0127]101、通過第一柵極驅(qū)動單元向像素單元輸入第一柵極掃描信號;
[0128]102、通過第二柵極驅(qū)動單元向所述像素單元輸入第二柵極掃描信號;
[0129]103、通過數(shù)據(jù)電壓單元向所述像素單元輸入閾值補償信號和灰階驅(qū)動信號;
[0130]104、通過所述第一柵極掃描信號和所述第二柵極掃描信號控制所述像素單元根據(jù)所述閾值補償信號進行閾值補償,并同時根據(jù)所述灰階驅(qū)動信號顯示灰階。
[0131]可選的,所述第一柵極掃描信號和所述第二柵極掃描信號為多脈沖信號。可選的,所述第一柵極掃描信號為包含至少兩種脈沖寬度的脈沖信號,和/或所述第二柵極掃描信號為包含至少兩種脈沖寬度的脈沖信號。
[0132]上述顯示電路的驅(qū)動方法中,通過第一柵極驅(qū)動單元向像素單元輸入第一柵極掃描信號;通過第二柵極驅(qū)動單元向所述像素單元輸入第二柵極掃描信號;通過所述第一柵極掃描信號和所述第二柵極掃描信號控制所述像素單元同時進行閾值補償和灰階顯示,由于像素單元的閾值補償和灰階顯示可以同時在兩個柵極驅(qū)動單元的信號控制下進行,從而實現(xiàn)在像素外部閾值補償過程中提供配合的柵極驅(qū)動信號。
[0133]本發(fā)明的實施例提供一種顯示裝置,包括:上述的任一顯示電路。其中,顯示電路,包括像素單元、第一柵極驅(qū)動單元和第二柵極驅(qū)動單元。該顯示裝置可以為電子紙、手機、電視、數(shù)碼相框等等顯示設備。
[0134]以上所述,僅為本發(fā)明的【具體實施方式】,但本發(fā)明的保護范圍并不局限于此,任何熟悉本【技術領域】的技術人員在本發(fā)明揭露的技術范圍內(nèi),可輕易想到變化或替換,都應涵蓋在本發(fā)明的保護范圍之內(nèi)。因此,本發(fā)明的保護范圍應所述以權利要求的保護范圍為準。
【權利要求】
1.一種柵極驅(qū)動電路,其特征在于,包括:至少三個GOA單元,每個所述GOA單元包括:信號輸入端、輸出端、復位端和閑置輸出端; 其中,第I級GOA單元的信號輸入端輸入第一幀起始信號,第I級GOA單元的復位端連接第3級GOA單元的閑置輸出端; 第2級GOA單元的信號輸入端輸入第二幀起始信號; 第2η級GOA單元的復位端連接第2η-1級GOA單元的閑置輸出端和第2η+1級GOA單兀的信號輸入端; 第2η+1級GOA單元的復位端連接第2η+3級GOA單元的閑置輸出端; 第2η+2級GOA單元的信號輸入端連接第2η_2級GOA單元的閑置輸出端; 所述第2η級GOA單元的輸出端和第2η+1級GOA單元的輸出端通過邏輯或單元向第η行像素單元輸出柵極掃描信號,其中,η為正整數(shù)。
2.根據(jù)權利要求1所述的方法,其特征在于,所述柵極驅(qū)動電路還包括設置在所述邏輯或單元和所述第η行像素單元之間的邏輯反向單元; 所述第2η級GOA單元的輸出端和第2η+1級GOA單元的輸出端連接至邏輯或單元的輸入端,所述邏輯或單元的輸出端連接至邏輯反向單元的輸入端,所述邏輯反向單元的輸出端輸出所述第二柵極掃描信號,其中,η為正整數(shù)。
3.根據(jù)權利要求1所述的柵極驅(qū)動電路,其特征在于,包括:所述GOA單元包括:上拉單元、下拉單元、復位單元、閑置輸出單元和輸出單元; 所述上拉單元連接信號輸入端、第一電平端、第一時鐘信號端、第二時鐘信號端、第一節(jié)點、第二節(jié)點、第三節(jié)點和第四節(jié)點;其中所述上拉單元用于在所述信號輸入端、第一電平端、第一時鐘信號端和第二時鐘信號端的信號控制下將所述第一節(jié)點的電壓與所述信號輸入端拉齊,將所述第二節(jié)點的電壓與所述信號輸入端拉齊或?qū)⑺龅诙?jié)點的電壓與所述第四節(jié)點的電壓拉齊,將所述第三節(jié)點的電壓與所述第一電平端的電壓拉齊,將所述第四節(jié)點的電壓與所述第一時鐘信號端的電壓拉齊; 所述下拉單元連接第二電平端、第三電平端、所述閑置輸出端、所述輸出端、第一節(jié)點、第二節(jié)點、第三節(jié)點和第四節(jié)點;用于在所述第一節(jié)點的信號控制下將所述第三節(jié)點的電壓與所述第二電平端拉齊,在所述第三節(jié)點的信號控制下將所述第一節(jié)點及所述第二節(jié)點的電壓與所述第二電平端拉齊,在所述第三節(jié)點的信號控制下將所述重置輸出端的電壓與所述第二電平端拉齊,在所述第三節(jié)點的信號控制下將所述輸出端的電壓與所述第三電平端拉齊,在所述第三節(jié)點的信號控制下將所述第四節(jié)點的電壓與所述第三電平端拉齊;所述復位單元連接復位端、第二電平端、第一節(jié)點和第二節(jié)點,用于在所述復位端的信號控制下將所述第一節(jié)點及第二節(jié)點的電壓與所述第二電平端拉齊; 所述閑置輸出單元連接第一節(jié)點、第二時鐘信號端和閑置輸出端;用于在所述第一節(jié)點的控制下在所述閑置輸出端輸出所述第二時鐘信號端的信號; 所述輸出單元連接第一節(jié)點、第二時鐘信號端和輸出端,用于在所述第一節(jié)點的控制下在所述輸出端輸出所述第二時鐘信號端的信號。
4.根據(jù)權利要求3所述的柵極驅(qū)動電路,其特征在于,所述閑置輸出單元包括:第一晶體管,所述第一晶體管的柵極連接第一節(jié)點,所述第一晶體管的源極連接第二時鐘信號端,所述第一晶體管的漏極連接所述閑置輸出端。
5.根據(jù)權利要求3所述的柵極驅(qū)動電路,其特征在于,所述上拉單元包括:第四晶體管、第六晶體管、第七晶體管、第十一晶體管、第十四晶體管; 所述第四晶體管的柵極和源極連接第一電平端,所述第四晶體管的漏極連接第二節(jié)占.所述第六晶體管的柵極和源極連接所述信號輸入端,所述第六晶體管的漏極第二節(jié)占.所述第七晶體管的柵極連接所述第一節(jié)點,所述第七晶體管的源極連接所述第二時鐘信號端,所述第七晶體管的漏極連接第四節(jié)點; 所述第十一晶體管的柵極連接所述柵極連接所述閑置輸出端,所述第十一晶體管的源極連接所述第二節(jié)點,所述第十一晶體管的漏極連接所述第四節(jié)點; 所述第十四晶體管的柵極連接第一時鐘信號端,所述第十四晶體管的源極連接所述第二節(jié)點,所述第十四晶體管的漏極連接所述第一節(jié)點。
6.根據(jù)權利要求3所述的柵極驅(qū)動電路,其特征在于,所述下拉單元包括:第二晶體管、第三晶體管、第五晶體管、第八晶體管、第十晶體管和第十三晶體管; 所述第二晶體管的柵極連接第三節(jié)點,所述第二晶體管的源極連接所述閑置輸出端,所述第二晶體管的漏極連接第二電平端; 所述第三晶體管的柵極連接所述第一節(jié)點,所述第三晶體管的源極連接所述第三節(jié)點,所述第三晶體管的漏極連接所述第二電平端; 所述第五晶體管的柵極連接所述第三節(jié)點,所述第五晶體管的源極連接所述第一節(jié)點,所述第五晶體管的漏極連接所述第二節(jié)點; 所述第八晶體管的柵極連接所述第三節(jié)點,所述第八晶體管的源極連接所述第四節(jié)點,所述第八晶體管的漏極連接第三電平端; 所述第十晶體管的柵極連接所述第三節(jié)點,所述第十晶體管的源極連接所述輸出端,所述第十晶體管的漏極連接所述第三電平端; 所述第十三晶體管的柵極連接所述第三節(jié)點,所述第十三晶體管的源極連接所述第二節(jié)點,所述第十三晶體管的漏極連接所述第二電平端。
7.根據(jù)權利要求3所述的柵極驅(qū)動電路,其特征在于,所述復位單元包括:第十二晶體管和第十五晶體管,其中: 所述第十二晶體管的柵極連接所述復位端,所述第十二晶體管的源極連接所述第一節(jié)點,所述第十二晶體管的漏極連接所述第二節(jié)點; 所述第十五晶體管的柵極連接所述復位端,所述第十五晶體管的源極連接所述第二節(jié)點,所述第十五晶體管的漏極連接所述第二電平端。
8.根據(jù)權利要求3所述的柵極驅(qū)動電路,其特征在于,所述輸出單元包括第九晶體管,所述第九晶體管的柵極連接所述第一節(jié)點,所述第九晶體管的源極連接所述第二時鐘信號端,所述第九晶體管的漏極連接所述輸出端。
9.根據(jù)權利要求3所述的柵極驅(qū)動電路,其特征在于,所述第一幀起始信號為單脈沖信號,所述第二幀起始信號為多脈沖信號; 或者,所述第二幀起始信號為單脈沖信號,所述第二幀起始信號的脈沖寬度包含輸入所述第一柵極驅(qū)動單元的時鐘信號的至少兩個時鐘周期。
10.根據(jù)權利要求1-9任一項所述的柵極驅(qū)動電路,其特征在于,所述第2η級GOA單元和2η+2級GOA單元之間級聯(lián)m級GOA單元。
11.一種顯示電路,包括像素單元、數(shù)據(jù)電壓單元,其特征在于,還包括第一柵極驅(qū)動單元和第二柵極驅(qū)動單元; 其中所述第一柵極驅(qū)動單元包括權利要求ι-?ο任一項所述的柵極驅(qū)動電路; 所述第二柵極驅(qū)動單元包括權利要求ι-?ο任一項所述的柵極驅(qū)動電路; 所述第一柵極驅(qū)動單元用于向所述像素單元輸入第一柵極掃描信號; 所述第二柵極驅(qū)動單元用于向所述像素單元輸入第二柵極掃描信號; 所述像素單元用于在所述第一柵極掃描信號和所述第二柵極掃描信號的控制下通過所述數(shù)據(jù)電壓單元進行閾值補償,并同時顯示灰階。
12.—種顯示電路的驅(qū)動方法,其特征在于,包括: 通過第一柵極驅(qū)動單元向像素單元輸入第一柵極掃描信號; 通過第二柵極驅(qū)動單元向所述像素單元輸入第二柵極掃描信號; 通過數(shù)據(jù)電壓單元向所述像素單元輸入閾值補償信號和灰階驅(qū)動信號; 通過所述第一柵極掃描信號和所述第二柵極掃描信號控制所述像素單元根據(jù)所述閾值補償信號進行閾值補償,并同時根據(jù)所述灰階驅(qū)動信號顯示灰階。
13.根據(jù)權利要求12所述的方法,其特征在于,所述第一柵極掃描信號和所述第二柵極掃描信號為多脈沖信號。
14.根據(jù)權利要求12所述的方法,其特征在于,所述第一柵極掃描信號為包含至少兩種脈沖寬度的脈沖信號,和/或所述第二柵極掃描信號為包含至少兩種脈沖寬度的脈沖信號。
15.一種顯示裝置,其特征在于,包括:權利要求11所述的顯示電路。
【文檔編號】G09G3/32GK104282270SQ201410555509
【公開日】2015年1月14日 申請日期:2014年10月17日 優(yōu)先權日:2014年10月17日
【發(fā)明者】曹昆, 吳仲遠 申請人:京東方科技集團股份有限公司
網(wǎng)友詢問留言 已有0條留言
  • 還沒有人留言評論。精彩留言會獲得點贊!
1
特克斯县| 高雄市| 噶尔县| 遂宁市| 天水市| 阜城县| 江北区| 博客| 长治市| 芦山县| 西畴县| 盐边县| 重庆市| 临泉县| 靖宇县| 赤城县| 延边| 清原| 商河县| 玛多县| 静乐县| 敦化市| 珲春市| 福泉市| 天镇县| 湟源县| 灵武市| 日照市| 九台市| 平定县| 桦南县| 昆明市| 麦盖提县| 申扎县| 铁岭县| 吉隆县| 邻水| 汾西县| 汉中市| 台前县| 杭州市|