專利名稱:顯示面板驅(qū)動(dòng)電路和顯示裝置的制作方法
技術(shù)領(lǐng)域:
本發(fā)明涉及設(shè)置于顯示裝置中的源極驅(qū)動(dòng)器(尤其是數(shù)字驅(qū)動(dòng)器)。
背景技術(shù):
專利文獻(xiàn)l報(bào)道了用于顯示裝置的數(shù)字驅(qū)動(dòng)器的一個(gè)結(jié)構(gòu)例。該結(jié)構(gòu)示于
圖17中。圖17所述的數(shù)字驅(qū)動(dòng)器,是對(duì)顯示面板的每個(gè)數(shù)據(jù)信號(hào)線(Sl……) 設(shè)置具備多個(gè)第一 (1st)鎖存電路LAT1和多個(gè)第二 (2nd)鎖存電路LAT2的電 路塊。
在該結(jié)構(gòu)中,各電路塊利用來自移位寄存器DEF的脈沖(lst鎖存脈沖), 從D0 D2取得應(yīng)提供給對(duì)應(yīng)的1個(gè)數(shù)據(jù)信號(hào)線的3比特?cái)?shù)據(jù),利用來自LP線的脈 沖(2nd鎖存脈沖),將上述3比特?cái)?shù)據(jù)進(jìn)行DA變換,向各數(shù)據(jù)信號(hào)線(S1、S2……) 作為模擬信號(hào)電位輸出。
另外,專利文獻(xiàn)l中報(bào)道了數(shù)字驅(qū)動(dòng)器的其他結(jié)構(gòu)例。該結(jié)構(gòu)示于圖18。 圖18所述的數(shù)字驅(qū)動(dòng)器,是對(duì)顯示面板的每4個(gè)數(shù)據(jù)信號(hào)線(S1 S4、 S5 S8……)設(shè)置具備多個(gè)第一 (1st)鎖存電路LAT1和多個(gè)第二 (2nd)鎖存電路 LAT2的電路塊。
該結(jié)構(gòu)將l個(gè)水平期間(第1 第4期間)分成4份,4個(gè)數(shù)據(jù)信號(hào)線公用1個(gè) 電路塊。
亦即,在第1期間,各電路塊利用來自移位寄存器DEF的脈沖(lst鎖存脈 沖),從D0 D2取得應(yīng)提供給對(duì)應(yīng)的數(shù)據(jù)信號(hào)線(Sl、 S5……)的3比特?cái)?shù)據(jù), 利用來自LPa,LPb線的脈沖(2nd鎖存脈沖),將上述3比特?cái)?shù)據(jù)進(jìn)行DA變換, 向各數(shù)據(jù)信號(hào)線(Sl、 S5……)作為模擬信號(hào)電位輸出。接著在第2期間,各 電路塊利用來自移位寄存器DEF的脈沖(lst鎖存脈沖),從D0 D2取得應(yīng)提供 給對(duì)應(yīng)的數(shù)據(jù)信號(hào)線(S2、 S6……)的3比特?cái)?shù)據(jù),利用來自LPa LPb線的脈 沖(2nd鎖存脈沖),將上述3比特?cái)?shù)據(jù)進(jìn)行DA變換,向各數(shù)據(jù)信號(hào)線(S2、S6……) 作為模擬信號(hào)電位輸出。如此進(jìn)行,直到第4期間。專利文獻(xiàn)l:日本國(guó)公開專利公報(bào)《特開2003-58133號(hào)公報(bào)(
公開日2003 年2月28日)》
發(fā)明內(nèi)容
但是,圖17所述的結(jié)構(gòu)中,由于必須具備與數(shù)據(jù)信號(hào)線數(shù)(電路塊數(shù))X數(shù) 據(jù)比特?cái)?shù)相等數(shù)量的lst鎖存電路(LAT1)、和與lst鎖存電路相同數(shù)量的2nd鎖 存電路(LAT2),因此存在連接lst鎖存電路和2nd鎖存電路的布線也會(huì)增多、 驅(qū)動(dòng)器大型化的問題。尤其是在單片電路上形成驅(qū)動(dòng)器和顯示面板時(shí),因?yàn)椴季€難 以實(shí)現(xiàn)多層化,布線數(shù)的增加會(huì)對(duì)驅(qū)動(dòng)器尺寸產(chǎn)生很大的影響。圖19表示該數(shù)字 驅(qū)動(dòng)器的電路布置的一個(gè)例子。如該圖中所示,如果輸入信號(hào)為R'G'B各6比 特,則在電路塊之間必須配置18個(gè)連接1st鎖存電路和2nd鎖存電路的布線,因 此驅(qū)動(dòng)器的橫向?qū)挾茸兇蟆A硗?,如果為使該橫向?qū)挾茸冃?,而使得lst鎖存電路 的長(zhǎng)邊方向與縱向一致(縱向排列l(wèi)st鎖存電路),縱向長(zhǎng)度就會(huì)變長(zhǎng)。
另外,圖18所述的結(jié)構(gòu)中,能夠減少電路塊數(shù),但另一方面還存在以下問題, 亦即,為了將1個(gè)水平期間分成4份,必須進(jìn)行數(shù)據(jù)的重新排列,為此必須備有數(shù) 據(jù)重新排列用的外部存儲(chǔ)器和運(yùn)算電路。
本發(fā)明是鑒于上述問題所做的,其目的在于,不需要外部存儲(chǔ)器和運(yùn)算電路 而實(shí)現(xiàn)驅(qū)動(dòng)器(顯示面板驅(qū)動(dòng)電路)的小型化。
本發(fā)明的顯示面板驅(qū)動(dòng)電路,具有多個(gè)在行方向上排列的電路塊,其中, 在每一個(gè)電路塊中具有前級(jí)電路和后級(jí)電路,前級(jí)電路輸出的信號(hào)被傳輸?shù)胶?級(jí)電路,該顯示面板驅(qū)動(dòng)電路的特征在于,在各電路塊中前級(jí)電路和后級(jí)電路在 列方向上排列,在互相相鄰的兩個(gè)電路塊之間,設(shè)置與這兩個(gè)電路塊可分別連接的 塊間公用布線,這兩個(gè)電路塊各自的上述信號(hào),通過上述塊間公用布線分時(shí)傳輸。 換言之,是包含前級(jí)電路和后級(jí)電路的電路塊在行方向上多個(gè)排列、在屬于同一電 路塊的前級(jí)電路和后級(jí)電路之間進(jìn)行信號(hào)傳輸?shù)娘@示面板驅(qū)動(dòng)電路,其特征在于, 在各電路塊中前級(jí)電路和后級(jí)電路在列方向上排列,同時(shí)對(duì)每2個(gè)電路塊設(shè)置塊間 公用布線,上述2個(gè)電路塊中的一個(gè)的上述信號(hào)傳輸、與上述2個(gè)電路塊中的另一 個(gè)的上述信號(hào)傳輸,是利用上述塊間公用布線在不同時(shí)刻進(jìn)行的。還有,所謂行方 向是行的延伸方向(橫向),所謂列方向是列的延伸方向(縱向)。
這樣,因?yàn)橄噜?個(gè)電路塊分時(shí)進(jìn)行信號(hào)傳輸,公用用于該傳輸?shù)牟季€,所以能夠減少顯示面板驅(qū)動(dòng)電路內(nèi)的布線數(shù)。由此,能夠?qū)崿F(xiàn)顯示面板驅(qū)動(dòng)電路的小 型化。
本顯示面板驅(qū)動(dòng)電路中,也能夠是上述前級(jí)電路具有在列方向上排列的多個(gè) 前級(jí)鎖存電路,上述后級(jí)電路具有與各前級(jí)鎖存電路對(duì)應(yīng)的后級(jí)鎖存電路,上述塊 間公用布線具有沿列方向延伸的多個(gè)傳輸布線,分別屬于上述2個(gè)電路塊的、在行
方向上相鄰的2個(gè)前級(jí)鎖存電路(屬于上述2個(gè)電路塊中的一個(gè)的前級(jí)鎖存電路、 和與之在行方向上相鄰的屬于這2個(gè)電路塊中的另一個(gè)的前級(jí)鎖存電路),通過同 一傳輸布線分時(shí)傳輸信號(hào)。從而,對(duì)數(shù)字驅(qū)動(dòng)器形成合適的結(jié)構(gòu)。
本顯示面板驅(qū)動(dòng)電路也能夠采用以下結(jié)構(gòu),亦即,在上述2個(gè)前級(jí)鎖存電路 之間,配置沿行方向延伸的輸出布線,該輸出布線與上述同一傳輸布線連接,該傳 輸布線與上述2個(gè)前級(jí)鎖存電路各自的輸出能夠通過輸出布線連接。從而,能夠簡(jiǎn) 化相鄰2個(gè)電路塊之間的連接關(guān)系(行方向的布線)。
本顯示面板驅(qū)動(dòng)電路也能夠采用以下結(jié)構(gòu),亦即,在上述2個(gè)電路塊之間, 配置沿列方向延伸的多個(gè)數(shù)據(jù)布線,上述2個(gè)前級(jí)鎖存電路各自的輸入通過沿行方 向延伸的輸入布線互相連接,同時(shí)該輸入布線與任意1個(gè)數(shù)據(jù)號(hào)布線連接。從而, 能夠簡(jiǎn)化相鄰2個(gè)電路塊間的連接關(guān)系(行方向的布線)。
本顯示面板驅(qū)動(dòng)電路能夠采用以下結(jié)構(gòu),亦即,上述數(shù)據(jù)布線的數(shù)量與上述 傳輸布線的數(shù)量相等,在各數(shù)據(jù)布線的延長(zhǎng)線上設(shè)置1個(gè)傳輸布線。從而,能夠縮 小電路的行方向的寬度。
本顯示面板驅(qū)動(dòng)電路中,為了減少電路塊間的布線數(shù),能夠使上述前級(jí)鎖存 電路的行方向的寬度大于其列方向的寬度。從而,能夠縮小電路的行方向的寬度。
本顯示面板驅(qū)動(dòng)電路能夠采用以下結(jié)構(gòu),亦即,沿行方向延伸的高電位側(cè)電 源線和沿行方向延伸的低電位側(cè)電源線交替配置,各前級(jí)鎖存電路在相鄰的高電位 側(cè)電源線和低電位側(cè)電源線之間配置。這種情況下,各電路塊中在列方向上相鄰的 2個(gè)前級(jí)鎖存電路各自的結(jié)構(gòu)也能夠采用以下結(jié)構(gòu),亦即,以沿行方向的線為軸互 相為線對(duì)稱,在相鄰的2個(gè)前級(jí)鎖存電路間公用l個(gè)高電位側(cè)電源線,同時(shí)在相鄰 的2個(gè)前級(jí)鎖存電路間公用l個(gè)低電位側(cè)電源線。從而,能夠減少電源線的數(shù)量, 能夠縮小電路的列方向的寬度。
上述顯示面板驅(qū)動(dòng)電路能夠采用以下結(jié)構(gòu),亦即,顯示面板的對(duì)每一像素寫入的視頻數(shù)據(jù)從前級(jí)電路傳輸給后級(jí)電路,傳輸布線的數(shù)量與對(duì)每一像素寫入的視 頻數(shù)據(jù)的總比特?cái)?shù)相等。
一種顯示面板驅(qū)動(dòng)電路,具有多個(gè)在行方向上排列的電路塊,其中,在每 一個(gè)電路塊中具有多個(gè)前級(jí)信號(hào)電路和多個(gè)后級(jí)信號(hào)電路,所述多個(gè)后級(jí)信號(hào) 電路分別對(duì)應(yīng)于所述多個(gè)前級(jí)信號(hào)電路,前級(jí)信號(hào)電路輸出的信號(hào)被傳輸?shù)剿?對(duì)應(yīng)的后級(jí)信號(hào)電路,該顯示面板驅(qū)動(dòng)電路的特征在于,各電路塊內(nèi)前級(jí)信號(hào) 電路在列方向上排列,對(duì)各電路塊設(shè)置能夠與其所屬的所有前級(jí)信號(hào)電路連接的塊 內(nèi)公用布線,來自各前級(jí)信號(hào)電路的上述信號(hào)通過上述塊內(nèi)公用布線分時(shí)傳輸。
這樣,因?yàn)榉謺r(shí)進(jìn)行電路塊內(nèi)的信號(hào)傳輸,公用用于該傳輸?shù)牟季€,因此能 夠減少顯示面板驅(qū)動(dòng)電路內(nèi)的布線數(shù)量。從而,能夠?qū)崿F(xiàn)顯示面板驅(qū)動(dòng)電路的小型 化。
上述顯示面板驅(qū)動(dòng)電路能夠采用以下結(jié)構(gòu),亦即,前級(jí)信號(hào)電路具有在列方 向上排列的多個(gè)前級(jí)鎖存電路,后級(jí)信號(hào)電路具有與各前級(jí)鎖存電路對(duì)應(yīng)的后級(jí)鎖 存電路,上述塊內(nèi)公用布線具有在列方向上延伸的多個(gè)傳輸布線,這些多個(gè)傳輸布 線分別能夠與各前級(jí)信號(hào)電路具有的前級(jí)鎖存電路中的任意1個(gè)連接。
上述顯示面板驅(qū)動(dòng)電路能夠采用以下結(jié)構(gòu),亦即,與各前級(jí)鎖存電路相對(duì)應(yīng), 配置沿行方向延伸的輸出布線,各前級(jí)鎖存電路的輸出,能夠通過對(duì)應(yīng)的輸出布線 與對(duì)應(yīng)的傳輸布線連接。
上述顯示面板驅(qū)動(dòng)電路能夠采用以下結(jié)構(gòu),亦即,配置沿行方向延伸的多個(gè) 數(shù)據(jù)布線,各前級(jí)鎖存電路與上述數(shù)據(jù)布線中的任意1個(gè)連接。上述顯示面板驅(qū)動(dòng) 電路能夠采用以下結(jié)構(gòu),亦即,在行方向上延伸的高電位側(cè)電源線和在行方向上延 伸的低電位側(cè)電源線交替配置,各前級(jí)鎖存電路在相鄰的高電位側(cè)電源線和低電位 側(cè)電源線之間配置。
上述顯示面板驅(qū)動(dòng)電路能夠采用以下結(jié)構(gòu),亦即,各電路塊中在列方向上相
鄰的2個(gè)前級(jí)鎖存電路各自的結(jié)構(gòu)以沿行方向的線為軸互相為線對(duì)稱,在相鄰的2 個(gè)前級(jí)鎖存電路間公用1個(gè)高電位側(cè)電源線,同時(shí)在相鄰的2個(gè)前級(jí)鎖存電路間公
用l個(gè)低電位側(cè)電源線。
上述顯示面板驅(qū)動(dòng)電路能夠采用以下結(jié)構(gòu),亦即,上述前級(jí)鎖存電路的行方 向的寬度比列方向的寬度大。上述顯示面板驅(qū)動(dòng)電路能夠采用以下結(jié)構(gòu),亦即,顯示面板的對(duì)每一子像素 寫入的視頻數(shù)據(jù)從前級(jí)信號(hào)電路傳輸給后級(jí)信號(hào)電路,傳輸布線的數(shù)量與對(duì)每一子 像素寫入的視頻數(shù)據(jù)的總比特?cái)?shù)相等。
本發(fā)明的顯示面板驅(qū)動(dòng)電路,具有多個(gè)在行方向上排列的電路塊,其中, 在每一個(gè)電路塊中具有多個(gè)前級(jí)信號(hào)電路、多個(gè)后級(jí)信號(hào)電路和一個(gè)信號(hào)經(jīng)由 電路,所述多個(gè)后級(jí)信號(hào)電路分別對(duì)應(yīng)于所述多個(gè)前級(jí)信號(hào)電路,各后級(jí)信號(hào) 電路輸出的信號(hào)被傳輸?shù)剿鲂盘?hào)經(jīng)由電路,該顯示面板驅(qū)動(dòng)電路的特征在 于,各電路塊內(nèi)后級(jí)信號(hào)電路在列方向上排列,對(duì)各電路塊設(shè)置能夠與其所屬的所 有后級(jí)信號(hào)電路連接的信號(hào)間公用布線,來自各后級(jí)信號(hào)電路的信號(hào)通過上述信號(hào) 間公用布線分時(shí)傳輸。
上述顯示面板驅(qū)動(dòng)電路能夠采用以下結(jié)構(gòu),亦即,在各電路塊中,前級(jí)信號(hào) 電路與對(duì)應(yīng)的后級(jí)信號(hào)電路在行方向上相鄰排列且互相連接。
上述顯示面板驅(qū)動(dòng)電路能夠采用以下結(jié)構(gòu),亦即,上述前級(jí)信號(hào)電路具有在 列方向上排列的多個(gè)前級(jí)鎖存電路,上述后級(jí)信號(hào)電路具有與各前級(jí)鎖存電路對(duì)應(yīng) 的后級(jí)鎖存電路,上述信號(hào)間公用布線具有沿列方向延伸的多個(gè)中繼布線,多個(gè)中 繼布線分別能夠與各后級(jí)信號(hào)電路具有的后級(jí)鎖存電路中的任意1個(gè)連接。
上述顯示面板驅(qū)動(dòng)電路能夠采用以下結(jié)構(gòu),亦即,與各后級(jí)鎖存電路相對(duì)應(yīng), 配置沿行方向延伸的輸出布線,各后級(jí)鎖存電路的輸出,能夠通過對(duì)應(yīng)的輸出布線 與對(duì)應(yīng)的中繼布線連接。
上述顯示面板驅(qū)動(dòng)電路能夠采用以下結(jié)構(gòu),亦即,配置沿行方向延伸的多個(gè) 數(shù)據(jù)布線,各前級(jí)鎖存電路與上述數(shù)據(jù)布線中的任意l個(gè)連接。
上述顯示面板驅(qū)動(dòng)電路能夠采用以下結(jié)構(gòu),亦即,沿行方向延伸的高電位側(cè) 電源線和沿行方向延伸的低電位側(cè)電源線交替配置,各前級(jí)鎖存電路和相應(yīng)的后級(jí) 鎖存電路在行方向上相鄰排列且相互連接,上述前級(jí)鎖存電路和相應(yīng)的后級(jí)鎖存電 路在相鄰的高電位側(cè)電源線和低電位側(cè)電源線間配置。這種情況下,上述前級(jí)鎖存 電路和后級(jí)鎖存電路兩者在列方向的寬度都比行方向的寬度大。
本發(fā)明的顯示裝置,其特征在于,具備顯示面板和上述顯示面板驅(qū)動(dòng)電路。 這種情況下,上述顯示面板和顯示面板驅(qū)動(dòng)電路也能夠在單片電路上形成。
如上所述,本發(fā)明的顯示面板驅(qū)動(dòng)電路中,因?yàn)橄噜彽?個(gè)電路塊分時(shí)地進(jìn)行信號(hào)傳輸,公用用于該傳輸?shù)牟季€,所有能夠減少顯示面板驅(qū)動(dòng)電路內(nèi)的布線數(shù)。 從而,能夠?qū)崿F(xiàn)顯示面板驅(qū)動(dòng)電路的小型化。
圖1是表示本實(shí)施形態(tài)的數(shù)字驅(qū)動(dòng)器的布置例的電路圖。 圖2是表示本數(shù)字驅(qū)動(dòng)器的布置例的電路圖。 圖3是表示本數(shù)字驅(qū)動(dòng)器的布置例的電路圖。
圖4是表示本數(shù)字驅(qū)動(dòng)器的布置例的電路圖。
圖5是表示本數(shù)字驅(qū)動(dòng)器的布置例的電路圖。
圖6是表示本數(shù)字驅(qū)動(dòng)器的布置例的電路圖。
圖7是表示本實(shí)施形態(tài)的數(shù)字驅(qū)動(dòng)器的一種結(jié)構(gòu)的電路圖。
圖8是表示本實(shí)施形態(tài)的數(shù)字驅(qū)動(dòng)器的一種結(jié)構(gòu)的電路圖。
圖9是具體表示圖7所示的數(shù)字驅(qū)動(dòng)器的一部分結(jié)構(gòu)的電路圖。
圖10是具體表示圖7所示的數(shù)字驅(qū)動(dòng)器的一部分結(jié)構(gòu)的電路圖。
圖11是表示本實(shí)施形態(tài)的數(shù)字驅(qū)動(dòng)器的另一種結(jié)構(gòu)的電路圖。
圖12是表示本實(shí)施形態(tài)的數(shù)字驅(qū)動(dòng)器的另一種結(jié)構(gòu)的電路圖。
圖13是表示圖7所示的數(shù)字驅(qū)動(dòng)器的動(dòng)作的時(shí)序圖。
圖14是表示圖9所示的數(shù)字驅(qū)動(dòng)器的動(dòng)作的時(shí)序圖。
圖15是表示圖IO所示的數(shù)字驅(qū)動(dòng)器的動(dòng)作的時(shí)序圖。
圖16是表示本液晶顯示裝置結(jié)構(gòu)的示意圖。
圖17是表示以往的數(shù)字驅(qū)動(dòng)器結(jié)構(gòu)的電路圖。
圖18是表示以往的數(shù)字驅(qū)動(dòng)器結(jié)構(gòu)的電路圖。
圖19是表示以往的數(shù)字驅(qū)動(dòng)器的布置例的電路圖。
標(biāo)號(hào)說明
10液晶顯示裝置(顯示裝置)
30顯示部
40柵極驅(qū)動(dòng)器
60移位寄存器
90源極驅(qū)動(dòng)器(顯示面板驅(qū)動(dòng)電路) g電路塊BR,BG,BB前級(jí)鎖存塊(前級(jí)信號(hào)電路) CR*CG*CB后級(jí)鎖存快(后級(jí)信號(hào)電路) LRlst鎖存電路(前級(jí)鎖存電路) Lr2nd鎖存電路(后級(jí)鎖存電路) Q塊間公用布線
HR HG HB分類信號(hào)公用布線 CL信號(hào)間公用布線 N塊內(nèi)公用布線 T傳輸切換塊
iR'iG,iB (傳輸切換用)開關(guān)電路 MR MG MB傳輸切換線 Yl Y2 Y鎖存脈沖線
具體實(shí)施例方式
如果基于圖1 圖16說明本實(shí)施形態(tài),則如下所述。圖16表示本實(shí)施形態(tài) 的液晶顯示裝置結(jié)構(gòu)的方框圖。如該圖中所示,本液晶顯示裝置10具備顯示部 30、柵極驅(qū)動(dòng)器40和源極驅(qū)動(dòng)器90。這里,顯示部30和柵極驅(qū)動(dòng)器40以及源極 驅(qū)動(dòng)器90在同一基板上形成,亦即構(gòu)成所謂的板上系統(tǒng)(system on panel)。 向源極驅(qū)動(dòng)器90提供輸入信號(hào)(圖像數(shù)據(jù))和各種控制信號(hào)。還有,顯示部30 中,在沿行方向延伸的多個(gè)掃描信號(hào)線和沿列方向延伸的多個(gè)數(shù)據(jù)信號(hào)線的交 點(diǎn)附近設(shè)置像素。
圖7是表示本液晶顯示裝置的源極驅(qū)動(dòng)器結(jié)構(gòu)的電路圖。本源極驅(qū)動(dòng)器90, 是由從面板外輸入的數(shù)字輸入信號(hào)(例如6比特)生成模擬信號(hào)電位、并將其 提供給顯示部的各數(shù)據(jù)信號(hào)線的數(shù)字驅(qū)動(dòng)器。
如圖7所示,數(shù)字驅(qū)動(dòng)器90具備3個(gè)輸入信號(hào)線DR DG DB、多個(gè)信號(hào)處理 塊(未圖示)、3個(gè)開關(guān)控制線PR PG PB和2個(gè)鎖存脈沖線Y1 Y2 (第1和第2 控制信號(hào)線)。
各信號(hào)處理塊具備1個(gè)觸發(fā)器F、 l個(gè)電路塊g、 1個(gè)DAC和1個(gè)分時(shí)開關(guān)塊W, 顯示部的3個(gè)數(shù)據(jù)信號(hào)線SR,SG,SB與各信號(hào)處理塊相對(duì)應(yīng)。還有,各分時(shí)開關(guān) 塊W具有3個(gè)模擬開關(guān)ER EG EB。
這里,各電路塊g具備在列方向上排列的3個(gè)前級(jí)鎖存塊BR'BG,BB、在列方向上排列的3個(gè)后級(jí)鎖存塊CR,CG,CB、 1個(gè)傳輸幵關(guān)塊T、 1個(gè)選擇開關(guān)塊K 和l個(gè)信號(hào)間公用布線(6比特)CL。而且,在數(shù)字驅(qū)動(dòng)器90內(nèi),多個(gè)電路塊在 行方向上排列,相鄰的2個(gè)(例如,l號(hào)和2號(hào),3號(hào)和4號(hào))電路塊之間設(shè)置塊 間公用布線Q。還有,塊間公用布線Q具備3個(gè)分類信號(hào)公用布線服,HG,HB。
傳輸開關(guān)塊T具備3個(gè)開關(guān)電路iR iG iB。這里,開關(guān)電路iR' iG* iB分 別具備與分類信號(hào)公用布線服 HG HB對(duì)應(yīng)的6比特量的開關(guān)元件(參照?qǐng)D 9*10),傳輸開關(guān)塊T具備18比特量的開關(guān)元件。另外,選擇開關(guān)塊K具備3個(gè) 開關(guān)電路JR, JG* JB。這里,選擇開關(guān)電路JR, JG* JB分別具備與后級(jí)鎖存塊 CR CG CB對(duì)應(yīng)的6比特量的開關(guān)元件(參照?qǐng)D9*10),選擇開關(guān)塊K具備18 比特量的開關(guān)元件。
例如,1號(hào)信號(hào)處理塊具備觸發(fā)器F1、電路塊gl、 DAC1和分時(shí)開關(guān)塊W1, 與3個(gè)數(shù)據(jù)信號(hào)線SR1 *SG1 ,SB1相對(duì)應(yīng)。還有,分時(shí)開關(guān)塊W1具備3個(gè)模擬開關(guān) ER1*EG1*EB1。這里,電路塊gl具有3個(gè)前級(jí)鎖存塊BRl BG1 BB1、 3個(gè)后級(jí) 鎖存塊CR1 CG1 CB1、傳輸開關(guān)塊T1、選擇開關(guān)塊K1和信號(hào)間公用布線CL1。 還有,傳輸開關(guān)塊Tl具備3個(gè)開關(guān)電路iRl "G1 ,iBl,選擇開關(guān)塊K1具備3個(gè)開 關(guān)電路JR1 JG1 JB1。而且,在該電路塊gl和與之相鄰的電路塊g2之間,設(shè)置 塊間公用布線Q1,該塊間公用布線Q1具備分類信號(hào)公用布線HR1 HG1 HB1。
這里,如圖7所示,各前級(jí)鎖存塊與對(duì)應(yīng)的觸發(fā)器和對(duì)應(yīng)的輸入信號(hào)線連 接,而且,通過對(duì)應(yīng)的開關(guān)電路和對(duì)應(yīng)的分類信號(hào)公用布線(6比特),與對(duì) 應(yīng)的后級(jí)鎖存塊連接。另外,各后級(jí)鎖存塊通過對(duì)應(yīng)的開關(guān)電路和信號(hào)間公用 布線(6比特)與DAC連接,同時(shí)與鎖存脈沖線Y1或Y2連接。
例如,前級(jí)鎖存塊BR1與觸發(fā)器F1和輸入信號(hào)線DR連接,而且通過開關(guān)電 路iRl和分類信號(hào)公用布線HRl (6比特)與后級(jí)鎖存塊CR1連接。另外,后級(jí)鎖 存塊CR1通過開關(guān)電路JR1和信號(hào)間公用布線CL1 (6比特)與DAC1連接,同時(shí)與 鎖存脈沖線Y1連接。另外,前級(jí)鎖存塊BR2與觸發(fā)器F2和輸入信號(hào)線DR連接, 而且通過開關(guān)電路iR2和分類信號(hào)公用布線HRl (6比特)與后級(jí)鎖存塊CR2連接。 另外,后級(jí)鎖存塊CR2通過開關(guān)電路JR2和信號(hào)間公用布線CL2 (6比特)與DAC2 連接,同時(shí)與鎖存脈沖線Y2連接。
各前級(jí)鎖存塊具備在列方向上排列的6個(gè)lst鎖存電路,各后級(jí)鎖存塊具備 在列方向上排列的6個(gè)2nd鎖存電路。例如,如圖9所示,前級(jí)鎖存塊BRl具備lst 鎖存電路LR1 LR6,后級(jí)鎖存塊CRl具備2nd鎖存電路Lrl Lr6。若用圖9更具體說明該前級(jí)鎖存塊BR1和后級(jí)鎖存塊CR1的連接關(guān)系,則如 下所述。亦即,屬于前級(jí)鎖存塊BRl的6個(gè)lst鎖存電路LRl LR6,全部與觸發(fā)器 Fl相連。另外,lst鎖存電路LRl LR6分別與輸入信號(hào)線DR (6比特布線)內(nèi)的 對(duì)應(yīng)布線(l比特布線)連接。而且,lst鎖存電路LRl LR6分別通過開關(guān)電路 iRl和分類信號(hào)公用布線服l (6比特布線)的1個(gè)與后級(jí)鎖存塊CR1內(nèi)的對(duì)應(yīng)的 2nd鎖存電路連接。例如,lst鎖存電路LRl通過開關(guān)電路iRl和分類信號(hào)公用布 線服l中的l個(gè)(l比特布線)與2nd鎖存電路Lrl連接,lst鎖存電路LR6通過開 關(guān)電路iRl和分類信號(hào)公用布線服l中的l個(gè)(l比特布線)與2nd鎖存電路Lr6連 接。另一方面,2nd鎖存電路Lrl Lr6全部與鎖存脈沖線Yl連接,同時(shí)通過對(duì) 應(yīng)的開關(guān)電路JR1和信號(hào)間公用布線CL1中的1個(gè)(l比特布線)與DAC1連接。另 外,該鎖存脈沖線Yl與上述開關(guān)電路iRl連接。
另外,若用圖10更具體說明前級(jí)鎖存塊BR2和與之對(duì)應(yīng)的后級(jí)鎖存塊CR2的 連接關(guān)系,則如下所述。亦即,屬于前級(jí)鎖存塊BR2的6個(gè)lst鎖存電路LRl LR6, 全部與觸發(fā)器F2相連。另外,lst鎖存電路LRl LR6分別與輸入信號(hào)線DR (6比 特布線)內(nèi)的對(duì)應(yīng)布線(l比特布線)連接。而且,lst鎖存電路LRl LR6分別 通過開關(guān)電路iR2和分類信號(hào)公用布線HRl (6比特布線)的1個(gè)與后級(jí)鎖存塊CR2 內(nèi)的對(duì)應(yīng)的2nd鎖存電路連接。例如,lst鎖存電路LRl通過開關(guān)電路iR2和分類 信號(hào)公用布線服l中的l個(gè)(l比特布線)與2nd鎖存電路Lrl連接,lst鎖存電路 LR6通過開關(guān)電路iR2和分類信號(hào)公用布線HRl中的l個(gè)(l比特布線)與2nd鎖存 電路Lr6連接。另一方面,2nd鎖存電路Lrl Lr6全部與鎖存脈沖線Y2連接,同 時(shí)通過對(duì)應(yīng)的開關(guān)電路JR2和信號(hào)間公用布線CL2中的1個(gè)(l比特布線)與DAC2 連接。另外,該鎖存脈沖線Y2與上述開關(guān)電路iR2連接。
這樣,屬于奇數(shù)號(hào)的電路塊的后級(jí)鎖存塊全部與鎖存脈沖線Y1連接,屬于 偶數(shù)號(hào)的電路塊的后級(jí)鎖存塊全部與鎖存脈沖線Y2連接。而且,屬于奇數(shù)號(hào)的 電路塊的傳輸開關(guān)塊T (包含3個(gè)開關(guān)電路)與上述鎖存脈沖線Y1連接,屬于偶 數(shù)號(hào)的電路塊的傳輸開關(guān)塊T (包含3個(gè)開關(guān)電路)與上述鎖存脈沖線Y2連接。
從而,若鎖存脈沖線Y1變?yōu)榧せ?,則屬于奇數(shù)號(hào)電路塊的傳輸開關(guān)塊T變 為ON,同時(shí)向該電路塊的后級(jí)鎖存塊輸入鎖存脈沖,奇數(shù)號(hào)電路塊的前級(jí)鎖存 塊中被鎖存的信號(hào)通過塊間公用布線Q從后級(jí)鎖存塊輸出。同樣,若鎖存脈沖 線Y2變?yōu)榧せ?,則屬于偶數(shù)號(hào)電路塊的傳輸開關(guān)塊T變?yōu)镺N,同時(shí)向該電路塊 的后級(jí)鎖存塊輸入鎖存脈沖,偶數(shù)號(hào)電路塊的前級(jí)鎖存塊中被鎖存的信號(hào)通過塊間公用布線Q從后級(jí)鎖存塊輸出。
另外,各選擇開關(guān)塊具有的3個(gè)開關(guān)電路(JR,JG,JB)分別與對(duì)應(yīng)的開 關(guān)控制線(PR*PG,PB)連接。亦即,選擇開關(guān)塊K1的開關(guān)電路JR1與開關(guān)控制 線PR連接,開關(guān)電路JG1與開關(guān)控制線PG連接,開關(guān)電路JB1與開關(guān)控制線PB連接。
另外,各DAC通過對(duì)應(yīng)的分時(shí)開關(guān)塊W與3個(gè)數(shù)據(jù)信號(hào)線連接。例如,DAC1 通過分時(shí)開關(guān)W1與數(shù)據(jù)信號(hào)線SR1 SG1 SB1連接。
而且,各分時(shí)開關(guān)塊W具有的3個(gè)模擬開關(guān)(ER*EG,EB)分別與對(duì)應(yīng)的開 關(guān)控制線(PR PG PB)連接,同時(shí)與對(duì)應(yīng)的數(shù)據(jù)信號(hào)線(SR SG SB)連接。
例如,分時(shí)開關(guān)塊W1的模擬開關(guān)ER1與開關(guān)控制線PR連接,同時(shí)與數(shù)據(jù)信 號(hào)線SR1連接;模擬開關(guān)EG1與開關(guān)控制線PG連接,同時(shí)與數(shù)據(jù)信號(hào)線SG1連接; 模擬開關(guān)EB1與開關(guān)控制線PB連接,同時(shí)與數(shù)據(jù)信號(hào)線SB1連接。
這樣,例如紅色(R)信號(hào)的處理,由與紅色的輸入信號(hào)線DR連接的前級(jí) 鎖存塊BR、開關(guān)電路iR、分類信號(hào)公用布線HR、后級(jí)鎖存塊CR1、開關(guān)電路JR、 DAC以及模擬開關(guān)ER承擔(dān),處理后的模擬信號(hào)向紅色的數(shù)據(jù)信號(hào)線SR輸出。綠 色(G)以及藍(lán)色(B)信號(hào)的處理也相同。還有,各DAC分時(shí)承擔(dān)對(duì)3色信號(hào)的 處理。
數(shù)字驅(qū)動(dòng)器90中的信號(hào)處理的流程如圖13的時(shí)序圖所示。這里,設(shè)R1 R640為與數(shù)據(jù)信號(hào)線SR1 SR640對(duì)應(yīng)的6比特的輸入信號(hào)數(shù)據(jù),設(shè)G1 G640為 與數(shù)據(jù)信號(hào)線SG1 SG640對(duì)應(yīng)的6比特的輸入信號(hào)數(shù)據(jù),設(shè)B1 B640為與數(shù)據(jù) 信號(hào)線SB1 SB640對(duì)應(yīng)的6比特的輸入信號(hào)數(shù)據(jù)。另外,設(shè)前級(jí)鎖存塊的輸出 信號(hào)為Bo,后級(jí)鎖存塊的輸出為Co。還有,Qol Qo320表示塊間公用布線的信 號(hào),CLol CLo640表示信號(hào)間公用布線的信號(hào)。
在Fl的輸出脈沖為L(zhǎng)ow—High (激活)的時(shí)刻,前級(jí)鎖存塊BR1鎖存輸入信 號(hào)R1,前級(jí)鎖存塊BG1鎖存輸入信號(hào)G1,前級(jí)鎖存塊BB1鎖存輸入信號(hào)B1。同樣,
隨著F2......F640的輸出脈沖依次為High—Low,(R2, G2, B2) ...... (R640,
G640, B640)依次被鎖存。
然后,在輸入信號(hào)(Rl, Gl, Bl)……(R640, G640, B640)全部被鎖存 后,鎖存脈沖線Yl的輸出脈沖變?yōu)镠igh。從而,與Y1連接的傳輸開關(guān)塊(屬于 奇數(shù)號(hào)電路塊的傳輸開關(guān)塊)全部變?yōu)?N,奇數(shù)號(hào)電路塊的前級(jí)鎖存塊中被鎖 存的輸入信號(hào)(Rl, Gl, Bl)……(R639, G639, B639)全部通過塊間公用布線Q(服,HG'HB)向?qū)?yīng)的后級(jí)鎖存塊輸出。接著,鎖存脈沖Y2的輸出脈沖變 為High。從而,與Y2連接的傳輸開關(guān)塊(屬于偶數(shù)號(hào)電路塊的傳輸開關(guān)塊)全 部變?yōu)?N,偶數(shù)號(hào)電路塊的前級(jí)鎖存塊中被鎖存的輸入信號(hào)(R2, G2, B2)…… (R640, G640, B640)全部通過塊間公用布線Q (服 HG HB)向?qū)?yīng)的后級(jí)鎖 存塊輸出。
接著,在開關(guān)控制線PR的輸出脈沖變?yōu)镠igh的時(shí)刻,與開關(guān)控制線PR連接 的所有開關(guān)電路(JR1……)同時(shí)變?yōu)镺N,輸入信號(hào)(Rl……)通過對(duì)應(yīng)的信 號(hào)間公用布線(CL1……)輸入至DAC (1……)。從而,輸入信號(hào)(Rl……R640) 分別變換成為模擬信號(hào)電位(Ral……Ra640)。這里,由于開關(guān)控制線PR也與 對(duì)應(yīng)的模擬幵關(guān)連接,在開關(guān)控制線PR的輸出脈沖變?yōu)镠igh的時(shí)刻,與開關(guān)控 制線PR連接的所有的模擬開關(guān)(ER1……)同時(shí)變?yōu)镺N,因此,信號(hào)電位(Ral…… Ra640)分別通過變?yōu)镺N的模擬開關(guān)提供給對(duì)應(yīng)的數(shù)據(jù)信號(hào)線(SRl……SR640)。
接著,在開關(guān)控制線PG的輸出脈沖變?yōu)镠igh的時(shí)刻,與開關(guān)控制線PG連接 的所有開關(guān)電路(JG1……)同時(shí)變?yōu)镺N,輸入信號(hào)(Gl……)通過對(duì)應(yīng)的信 號(hào)間公用布線(CL1……)輸入至DAC (1……)。從而,輸入信號(hào)(Gl……G640) 分別變換成為模擬信號(hào)電位(Gal……Ga640)。這里,由于開關(guān)控制線PG也與 對(duì)應(yīng)的模擬開關(guān)連接,在開關(guān)控制線PG的輸出脈沖變?yōu)镠igh的時(shí)刻,與開關(guān)控 制線PG連接的所有的模擬開關(guān)(EG1……)同時(shí)變?yōu)镺N,因此,信號(hào)電位(Gal…… Ga640)分別通過變?yōu)?N的模擬開關(guān)提供給對(duì)應(yīng)的數(shù)據(jù)信號(hào)線(SGl……SG640)。
接著,在開關(guān)控制線PB的輸出脈沖變?yōu)镠igh的時(shí)刻,與開關(guān)控制線PB連接 的所有開關(guān)電路(JB1……)同時(shí)變?yōu)镺N,輸入信號(hào)(Bl……)公用輸入至對(duì) 應(yīng)的DAC (1……)。從而,輸入信號(hào)(Bl……B640)分別變換成為模擬信號(hào)電 位(Bal……Ba640)。這里,由于開關(guān)控制線PB也與對(duì)應(yīng)的模擬開關(guān)連接,在 開關(guān)控制線PB的輸出脈沖變?yōu)镠igh的時(shí)刻,與開關(guān)控制線PB連接的所有的模擬 開關(guān)(EB1……)同時(shí)變?yōu)镺N,因此,信號(hào)電位(Bal……Ba640)分別通過變 為ON的模擬開關(guān)提供給對(duì)應(yīng)的數(shù)據(jù)信號(hào)線(SB1……SB640)。
還有,數(shù)字驅(qū)動(dòng)器90也能夠如圖8所示那樣構(gòu)成。亦即,從圖7所示的結(jié)構(gòu), 除去選擇開關(guān)塊K、分時(shí)開關(guān)塊W和3個(gè)幵關(guān)控制線(PR PG*PB),對(duì)各信號(hào)處 理塊設(shè)置3個(gè)DAC而構(gòu)成。其他的結(jié)構(gòu)與圖7的結(jié)構(gòu)相同。
圖8的結(jié)構(gòu)中,各信號(hào)處理塊具備1個(gè)觸發(fā)器F、 l個(gè)電路塊g、 3個(gè)DAC和1個(gè) 分時(shí)開關(guān)塊W。而且,顯示部的3個(gè)數(shù)據(jù)信號(hào)線SR,SG'SB與信號(hào)處理塊相對(duì)應(yīng)。這里,該電路塊g具備在列方向上排列的3個(gè)前級(jí)鎖存塊BR,BG.BB、在列 方向上排列的3個(gè)后級(jí)鎖存塊CR CG CB和1個(gè)傳輸開關(guān)塊T。
而且,各后級(jí)鎖存塊通過1個(gè)DAC與數(shù)據(jù)信號(hào)線連接。例如,后級(jí)鎖存塊CR1 通過DAClr與數(shù)據(jù)信號(hào)線SRl連接,后級(jí)鎖存塊CGl通過DAClg與數(shù)據(jù)信號(hào)線SGl 連接,后級(jí)鎖存塊CBl通過DAClb與數(shù)據(jù)信號(hào)線SBl連接.
這樣,通過相鄰2個(gè)電路塊(例如,gl *g2)分別用同一塊間公用布線(例 如,Ql)分時(shí)進(jìn)行信號(hào)傳輸,能夠減少布線數(shù)。而且,由于從后級(jí)鎖存塊(例 如,CR1)通過同一信號(hào)間公用布線(例如,CL1)向DAC分時(shí)地進(jìn)行信號(hào)傳輸, 因此也能夠減少后級(jí)鎖存塊和DAC間的布線數(shù)。從而能夠?qū)崿F(xiàn)數(shù)字驅(qū)動(dòng)器的小 型化。尤其是,對(duì)液晶面板在單片電路上形成數(shù)字驅(qū)動(dòng)器時(shí),因布線數(shù)的減少, 而有很大的尺寸縮小效果。
這里,利用圖l 7說明相鄰2個(gè)電路塊間的布置方法。圖l表示在行方向上 相鄰2個(gè)前級(jí)電路(由BR1 Bl BB1形成的前級(jí)電路和由BR2 BG2 BB2形成的 前級(jí)電路)間的布置。還有,前級(jí)鎖存塊BRl具有6個(gè)lst鎖存電路LRl LR6, 前級(jí)鎖存塊BGl具有6個(gè)lst鎖存電路LR7 LR12,前級(jí)鎖存塊BB1具有6個(gè)lst鎖 存電路LR13 UU8,各前級(jí)電路具備18個(gè)lst鎖存電路。
如該圖中所示,在行方向上相鄰的2個(gè)前級(jí)電路(BR1 BG1 BB1和 BR2 'BG2 'BB2)之間,配置沿列方向延伸的、構(gòu)成輸入信號(hào)線的18 (6比特X3) 個(gè)數(shù)據(jù)布線(DRa DRf DGa DGf DBa DBf);和沿列方向延伸的、構(gòu)成塊 間公用布線的18 (6比特X3)個(gè)傳輸布線(HRa HRf .HGa HGf .HBa HBf)。
這里,18個(gè)數(shù)據(jù)布線(DRa DRf DGa DGf DBa DBf)中的任意l個(gè)的 延長(zhǎng)線上,存在任意l個(gè)傳輸布線(HRa 服f HGa HGf HBa HBf)。例如, 數(shù)據(jù)布線DRa的延長(zhǎng)線上存在傳輸布線HRa,數(shù)據(jù)布線DBf的延長(zhǎng)線上存在傳輸 布線HBf。
另外,在驅(qū)動(dòng)器內(nèi)交替配置沿行方向延伸的高電位側(cè)電源線VD和沿行方向 延伸的低電位側(cè)電源線VS,在相鄰的高電位側(cè)電源線VD和低電位側(cè)電源線VS之 間,配置屬于BRl的lst鎖存電路LR和屬于BR2的lst鎖存電路LR,使其長(zhǎng)邊方向 向著行方向。從而,lst鎖存電路LR由在其兩側(cè)配置的高電位側(cè)電源線VD和低 電位側(cè)電源線VS提供電源。
而且,該行方向上相鄰的2個(gè)lst鎖存電路(LR1*LR1)的各個(gè)輸入用沿行 方向延伸的輸入布線互相連接。另外,在這2個(gè)lst鎖存電路(LR1 *LR1)之間,配置沿行方向延伸的輸出布線。
然后,前級(jí)電路所具有的18個(gè)lst鎖存電路LRl LR18分別通過輸入布線與 l個(gè)數(shù)據(jù)布線連接。另外,該lst鎖存電路LRl LR18分別能夠通過輸出布線能 夠與l個(gè)傳輸布線連接。
例如,lst鎖存電路LRl的輸入通過輸入布線IL與數(shù)據(jù)布線DRa連接,其輸 出能夠通過輸出布線OL與傳輸布線HRa連接。另外,lst鎖存電路LR2的輸入通 過輸入布線與數(shù)據(jù)布線DRb連接,其輸出能夠通過輸出布線與傳輸布線HRb連 接。另外,lst鎖存電路LR18的輸入通過輸入布線與數(shù)據(jù)布線DBf連接,其輸出 能夠通過輸出布線與傳輸布線HBf連接。
還有,也能夠?qū)D1所示的數(shù)字驅(qū)動(dòng)器變形為如圖2所示。亦即,在相鄰的 高電位側(cè)電源線VD和低電位側(cè)電源線VS之間配置l個(gè)lst鎖存電路LR,同時(shí)將偶 數(shù)號(hào)的lst鎖存電路的方向反轉(zhuǎn)成為與奇數(shù)號(hào)的lst鎖存電路的方向相反。這 樣,能夠在2個(gè)lst鎖存電路中公用l個(gè)電源線(VD或VS),能夠減少電源線的 個(gè)數(shù)。從而,能夠縮小驅(qū)動(dòng)器的電路面積。
這里,圖6中表示后級(jí)電路(后級(jí)鎖存塊CR,CG,CB)的布置的一個(gè)例子。 就是,CR具有6個(gè)2nd鎖存電路Lrl Lr6, CG具有6個(gè)2nd鎖存電路Lr7 Lr12, CB具有6個(gè)2nd鎖存電路Lrl3 Lr18,各后級(jí)電路具備18個(gè)2nd鎖存電路。
如該圖中所示,在驅(qū)動(dòng)器內(nèi),設(shè)置構(gòu)成信號(hào)間公用布線CL的6個(gè)中繼布線 (CLa CLf)。另外,在驅(qū)動(dòng)器內(nèi),交替配置沿行方向延伸的多個(gè)高電位側(cè)電 源線Vd和沿行方向延伸的多個(gè)低電位側(cè)電源線Vs。
然后,在相鄰的高電位側(cè)電源線Vd和低電位側(cè)電源線Vs之間,配置l個(gè)2nd 鎖存電路Lr,使其長(zhǎng)邊方向向著列方向。
這里,構(gòu)成信號(hào)間公用布線的6個(gè)中繼布線(CLa CLf)是與各后級(jí)電路 (CR.CG.CB)對(duì)應(yīng)配置,使得沿列方向延伸。而且,屬于CR的各2nd鎖存電路 (Lrl……Lr6)能夠與任意l個(gè)中繼布線(CLa CLf)連接,屬于CG的各2nd鎖 存電路(Lrl……Lr6)能夠與任意l個(gè)中繼布線(CLa CLf)連接,屬于CB的 各2nd鎖存電路(Lrl……Lr6)能夠與任意l個(gè)中繼布線(CLa CLf)連接。
例如,屬于CRl的2nd鎖存電路Lrl能夠與中繼布線CLa連接,屬于CRl的2nd 鎖存電路Lr2能夠與中繼布線CLb連接。另外,2nd鎖存電路Lr與中繼布線的連 接是利用從2nd鎖存電路Lr的輸出沿行方向延伸的布線AL。
本數(shù)字驅(qū)動(dòng)器也能夠如圖ll那樣構(gòu)成。如該圖中所示,數(shù)字驅(qū)動(dòng)器95具備多個(gè)信號(hào)處理塊(未圖示)、3個(gè)輸入信號(hào)線DR ,DG 'DB、 3個(gè)開關(guān)控制線PR *PG *PB 和3個(gè)(圖像信號(hào)數(shù)量)傳輸切換線(控制信號(hào)線)MR*MG*MB。
各信號(hào)處理塊具備1個(gè)觸發(fā)器F、 l個(gè)電路塊g、 1個(gè)DAC和1個(gè)分時(shí)開關(guān)塊W, 顯示部的3個(gè)數(shù)據(jù)信號(hào)線SR,SG,SB與各信號(hào)處理塊對(duì)應(yīng)。還有,各分時(shí)開關(guān)塊 W具有3個(gè)模擬開關(guān)ER EG EB。
這里,各電路塊g具備在列方向上排列的3個(gè)前級(jí)鎖存塊BR,BG,BB、在列 方向上排列的3個(gè)后級(jí)鎖存塊CR'CG.CB、 1個(gè)傳輸開關(guān)塊T、塊內(nèi)公用布線N、 1 個(gè)選擇開關(guān)塊K和1個(gè)信號(hào)間公用布線(6比特)CL。
然后,數(shù)字驅(qū)動(dòng)器95內(nèi)的多個(gè)電路塊沿列方向排列。還有,傳輸開關(guān)塊T 具備3個(gè)開關(guān)電路iR *iG "B。這里,開關(guān)電路iR *iG 'iB分別具備與服'HG 'HB 對(duì)應(yīng)的6比特量的開關(guān)元件,傳輸開關(guān)塊T具備18比特量的開關(guān)元件。另外,選 擇開關(guān)塊K具備3個(gè)開關(guān)電路JR, JG, JB。這里,選擇開關(guān)電路JR, JG* JB分別 具備與后級(jí)鎖存塊CR CG CB對(duì)應(yīng)的6比特量的開關(guān)元件,選擇開關(guān)塊K具備18
比特量的開關(guān)元件。
例如,1號(hào)信號(hào)處理塊具備觸發(fā)器F1、電路塊gl、 DAC1以及分時(shí)開關(guān)塊W1, 與3個(gè)數(shù)據(jù)信號(hào)線SR1 *SG1 'SB1對(duì)應(yīng)。還有,分時(shí)開關(guān)塊W1具備3個(gè)模擬開關(guān) ER1.EG1.EB1。這里,電路塊gl具備3個(gè)前級(jí)鎖存塊BRl BG1 BB1、 3個(gè)后級(jí) 鎖存塊CR1 ,CG1 *CB1、塊內(nèi)公用布線N1、傳輸開關(guān)塊T1、選擇開關(guān)塊K1以及信 號(hào)間公用布線CL1。還有,傳輸開關(guān)塊Tl具備3個(gè)開關(guān)電路iRl ,iGl ,iBl,選擇 開關(guān)塊K1具備3個(gè)開關(guān)電路JR1 JG1 JB1。
這里,如圖11所示,各前級(jí)鎖存塊與對(duì)應(yīng)的觸發(fā)器、和對(duì)應(yīng)的輸入信號(hào)線 連接,而且,通過傳輸開關(guān)塊的對(duì)應(yīng)的開關(guān)電路以及塊內(nèi)公用布線(6比特) 與對(duì)應(yīng)的后級(jí)鎖存塊連接。另外,各后級(jí)鎖存塊通過選擇開關(guān)塊的對(duì)應(yīng)的開關(guān) 電路以及信號(hào)間公用布線(6比特)與DAC連接,同時(shí)與對(duì)應(yīng)的傳輸切換線連接。
傳輸開關(guān)塊的上述開關(guān)電路與該傳輸切換線連接。
例如,前級(jí)鎖存塊BR1與觸發(fā)器F1、和輸入信號(hào)線DR連接,而且,通過開 關(guān)電路iRl和塊內(nèi)公用布線Nl (6比特)與后級(jí)鎖存塊CR1連接。另外,后級(jí)鎖 存塊CR1通過開關(guān)電路JR1和信號(hào)間公用布線CL1 (6比特)與DCA1連接,同時(shí)與 傳輸切換線MR連接。(傳輸開關(guān)塊T1的)開關(guān)電路iRl與該傳輸切換線MR連接。
這樣,后級(jí)鎖存塊CR與傳輸切換線MR連接,后級(jí)鎖存塊CG與傳輸切換線MG 連接,后級(jí)鎖存塊CB與傳輸切換線MB連接。而且,傳輸開關(guān)塊的開關(guān)電路iR與傳輸切換線MR連接,開關(guān)電路iG與傳輸切換線MG連接,開關(guān)電路iB與傳輸切換 線MB連接。
由此,若傳輸切換線MR變?yōu)榧せ睿瑒t傳輸開關(guān)塊的開關(guān)電路iR變?yōu)镺N,同 時(shí)向后級(jí)鎖存塊CR輸入鎖存脈沖,鎖存塊BR中被鎖存的信號(hào)通過塊內(nèi)公用布線 N從后級(jí)鎖存塊CR輸出。同樣,若傳輸切換線MG變?yōu)榧せ?,則傳輸開關(guān)塊的開 關(guān)電路iG變?yōu)镺N,同時(shí)向后級(jí)鎖存塊CG輸入鎖存脈沖,前級(jí)鎖存塊BG中被鎖存 的信號(hào)通過塊內(nèi)公用布線N從后級(jí)鎖存塊CG輸出。同樣,若傳輸切換線MB變?yōu)?激活,則傳輸開關(guān)塊的開關(guān)電路iB變?yōu)镺N,同時(shí)向后級(jí)鎖存塊CB輸入鎖存脈沖, 前級(jí)鎖存塊BB中被鎖存的信號(hào)通過塊內(nèi)公用布線N從后級(jí)鎖存塊CB輸出。
另外,各選擇開關(guān)塊具有的3個(gè)開關(guān)電路分別與對(duì)應(yīng)的開關(guān)控制線連接。 亦即,選擇開關(guān)塊K1的開關(guān)電路JR1與開關(guān)控制線PR連接,開關(guān)電路JG1與開關(guān) 控制線PG連接,開關(guān)電路JB1與開關(guān)控制線PB連接。
另外,各DAC通過對(duì)應(yīng)的分時(shí)開關(guān)塊與3個(gè)數(shù)據(jù)信號(hào)線連接。例如,DAC1通 過分時(shí)開關(guān)塊W1與數(shù)據(jù)信號(hào)線SR1 , SG1 SB1連接。
而且,各分時(shí)開關(guān)塊具有的3個(gè)模擬開關(guān)分別與對(duì)應(yīng)的開關(guān)控制線連接, 同時(shí)與對(duì)應(yīng)的數(shù)據(jù)信號(hào)線連接。例如,分時(shí)開關(guān)塊W1的模擬開關(guān)ER1與開關(guān)控 制線PR連接,同時(shí)與數(shù)據(jù)信號(hào)線SR1連接,模擬開關(guān)EG1與開關(guān)控制線PG連接, 同時(shí)與數(shù)據(jù)信號(hào)線SG1連接,模擬開關(guān)EB1與開關(guān)控制線PB連接,同時(shí)與數(shù)據(jù)信 號(hào)線SB1連接。
然后,例如紅色(IO信號(hào)的處理,由與紅色的輸入信號(hào)線DR連接的前級(jí) 鎖存塊BRl和與之對(duì)應(yīng)的開關(guān)電路iRl、塊內(nèi)公用布線N1、后級(jí)鎖存塊CR1、開 關(guān)電路JR1以及模擬開關(guān)ER1承擔(dān)。綠色(G)以及藍(lán)色(B)信號(hào)的處理也相同。 還有,DAC1分時(shí)承擔(dān)3色信號(hào)。
數(shù)字驅(qū)動(dòng)器95的信號(hào)處理的流程如圖14的時(shí)序圖所示。這里,設(shè)R1 R640 為與數(shù)據(jù)信號(hào)線SR1 SR640對(duì)應(yīng)的6比特的輸入信號(hào)數(shù)據(jù),設(shè)G1 G640為與數(shù) 據(jù)信號(hào)線SG1 SG640對(duì)應(yīng)的6比特的輸入信號(hào)數(shù)據(jù),設(shè)B1 B640為與數(shù)據(jù)信號(hào) 線SB1 SB640對(duì)應(yīng)的6比特的輸入信號(hào)數(shù)據(jù)。另外,Nol No640表示塊內(nèi)公用 布線的信號(hào),CLol CLo640表示信號(hào)間公用布線的信號(hào)。
在Fl的輸出脈沖為L(zhǎng)ow—High (激活)的時(shí)刻,前級(jí)鎖存塊BR1鎖存輸入信 號(hào)R1,前級(jí)鎖存塊BG1鎖存輸入信號(hào)G1,前級(jí)鎖存塊BB1鎖存輸入信號(hào)B1。同樣, 隨著F2……F640的輸出脈沖依次為High —Low,(R2, G2, B2) ...... (R640,G640, B640)依次被鎖存。
然后,在輸入信號(hào)(Rl, Gl, Bl)……(R640, G640, B640)全部被鎖存 后,傳輸切換線MR的輸出脈沖變?yōu)镠igh。由此,與MR連接的開關(guān)電路iR全部變 為ON,前級(jí)鎖存塊BR中被鎖存的輸入信號(hào)(R1 R640)全部通過塊內(nèi)公用布線 N向后級(jí)鎖存塊CR輸出。接著,傳輸切換線MG的輸出脈沖變?yōu)镠igh。由此,與 MG連接的開關(guān)電路iG全部變?yōu)镺N,前級(jí)鎖存塊GR中被鎖存的輸入信號(hào)(Gl G640)全部通過塊內(nèi)公用布線N向后級(jí)鎖存塊CG輸出。接著,傳輸切換線MB的 輸出脈沖變?yōu)镠igh。由此,與MB連接的開關(guān)電路iB全部變?yōu)镺N,前級(jí)鎖存塊BG 中被鎖存的輸入信號(hào)(G1 G640)全部通過塊內(nèi)公用布線N向后級(jí)鎖存塊CB輸 出。
然后,在開關(guān)控制線PR的輸出脈沖變?yōu)镠igh的時(shí)刻,與開關(guān)控制線PR連接 的所有開關(guān)電路(JR1……)同時(shí)變?yōu)?N,輸入信號(hào)(Rl……)通過對(duì)應(yīng)的信 號(hào)間公用布線(CL1……)輸入至DAC (1……)。由此,輸入信號(hào)(Rl……R640) 分別變換成為模擬信號(hào)電位(Ral……Ra640)。這里,由于開關(guān)控制線PR也與 對(duì)應(yīng)的模擬開關(guān)連接,在開關(guān)控制線PR的輸出脈沖變?yōu)镠igh的時(shí)刻,與開關(guān)控 制線PR連接的所有的模擬開關(guān)(ER1……)同時(shí)變?yōu)镺N,因此,信號(hào)電位(Ral…… Ra640)分別通過變?yōu)镺N的模擬開關(guān)而提供給對(duì)應(yīng)的數(shù)據(jù)信號(hào)線(SR1…… SR640)。
接著,在開關(guān)控制線PG的輸出脈沖變?yōu)镠igh的時(shí)刻,與開關(guān)控制線PG連接 的所有開關(guān)電路(JG1……)同時(shí)變?yōu)镺N,輸入信號(hào)(Gl……)通過對(duì)應(yīng)的信 號(hào)間公用布線(CL1……)輸入至DAC (1……)。由此,輸入信號(hào)(Gl……G640) 分別變換成為模擬信號(hào)電位(Gal……Ga640)。這里,由于開關(guān)控制線PG也與 對(duì)應(yīng)的模擬開關(guān)連接,在開關(guān)控制線PG的輸出脈沖變?yōu)镠igh的時(shí)刻,與開關(guān)控 制線PG連接的所有的模擬開關(guān)(EG1……)同時(shí)變?yōu)镺N,因此,信號(hào)電位(Gal…… Ga640)分別通過變?yōu)镺N的模擬開關(guān)而提供給對(duì)應(yīng)的數(shù)據(jù)信號(hào)線(SG1…… SG640)。
接著,在幵關(guān)控制線PB的輸出脈沖變?yōu)镠igh的時(shí)刻,與開關(guān)控制線PB連接 的所有開關(guān)電路(JB1……)同時(shí)變?yōu)镺N,輸入信號(hào)(Bl……)公用輸入至對(duì) 應(yīng)的DAC (1……)。由此,輸入信號(hào)(Bl……B640)分別變換成為模擬信號(hào)電 位(Bal……Ba640)。這里,由于開關(guān)控制線PB也與對(duì)應(yīng)的模擬開關(guān)連接,在 開關(guān)控制線PB的輸出脈沖變?yōu)镠igh的時(shí)刻,與開關(guān)控制線PB連接的所有的模擬開關(guān)(EB1 )同時(shí)變?yōu)?N,因此,信號(hào)電位(Bal Ba640)分別通過變
為ON的模擬開關(guān)而提供給對(duì)應(yīng)的數(shù)據(jù)信號(hào)線(SB1……SB640)。
這樣,利用塊內(nèi)公用布線(例如,Nl),通過對(duì)從各前級(jí)鎖存塊到對(duì)應(yīng)的 后級(jí)鎖存塊的信號(hào)傳輸(例如,BR1 —CR1、 BG1 —CG1、 BB1 —CB1)分時(shí)地進(jìn)行, 能夠減少布線數(shù)。而且,由于從后級(jí)鎖存塊(例如,CR1)通過同一信號(hào)間公 用布線(例如,CL1)向DAC分時(shí)地進(jìn)行信號(hào)傳輸,因此也能夠減少后級(jí)鎖存塊 和DAC間的布線數(shù)。從而,能夠?qū)崿F(xiàn)數(shù)字驅(qū)動(dòng)器的小型化。尤其是,對(duì)液晶面 板在單片電路上形成數(shù)字驅(qū)動(dòng)器時(shí),因布線數(shù)的減少,而有很大的尺寸縮小效 果。
這里,利用圖3 11說明數(shù)字驅(qū)動(dòng)器95的具體布置。圖3表示前級(jí)電路(包 含3個(gè)前級(jí)鎖存塊BR'BG'BB)的布置。就是,前級(jí)鎖存塊BR具有6個(gè)lst鎖存電 路LR1 LR6,前級(jí)鎖存塊BG具有6個(gè)lst鎖存電路LR7 LR12,前級(jí)鎖存塊BB具 有6個(gè)lst鎖存電路LR13 LR18,各前級(jí)電路具備18個(gè)lst鎖存電路。
如該圖中所示,在驅(qū)動(dòng)器內(nèi),設(shè)置構(gòu)成輸入信號(hào)線的18 (6比特X3)個(gè)數(shù) 據(jù)布線(DRa DRf'DGa DGf .DBa DBf)、和構(gòu)成塊內(nèi)公用布線的6個(gè)傳輸布 線(Na Nf)。另外,在驅(qū)動(dòng)器內(nèi),交替配置沿行方向延伸的多個(gè)高電位側(cè)電 源線VD和沿行方向延伸的多個(gè)低電位側(cè)電源線VS。
然后,在相鄰的高電位側(cè)電源線VD和低電位側(cè)電源線VS之間,配置l個(gè)lst 鎖存電路LR,使其長(zhǎng)邊方向向著行方向,對(duì)每個(gè)lst鎖存電路配置l個(gè)沿行方向 延伸的數(shù)據(jù)布線。亦即,各前級(jí)電路由排列18組的這2種電源線(VD*VS)以 及l(fā)個(gè)lst鎖存電路和l個(gè)數(shù)據(jù)布線構(gòu)成。
這里,構(gòu)成塊內(nèi)公用布線的6個(gè)傳輸布線(Na Nf)是與各前級(jí)電路 (BR .BG ,BB)對(duì)應(yīng)配置,使得沿列方向延伸,屬于BR的各lst鎖存電路(LRl…… LR6)與任意l個(gè)數(shù)據(jù)布線(DRa DRf)連接,同時(shí)能夠與任意l個(gè)傳輸布線(Na Nf)連接,屬于BG的各lst鎖存電路(LR7……LR12)與任意l個(gè)數(shù)據(jù)布線(DGa DGf)連接,同時(shí)能夠與任意l個(gè)傳輸布線(Na Nf)連接,屬于BB的各lst鎖 存電路(LR13……LR18)與任意l個(gè)數(shù)據(jù)布線(DBa DBf)連接,同時(shí)能夠與 任意l個(gè)傳輸布線(Na Nf)連接。
例如,lst鎖存電路LRl與數(shù)據(jù)布線DRa連接,同時(shí)能夠與傳輸布線Na連接; lst鎖存電路LR12與數(shù)據(jù)布線DGf連接,同時(shí)能夠與傳輸布線Nf連接;lst鎖存 電路LR18與數(shù)據(jù)布線DBf連接,同時(shí)能夠與傳輸布線Nf連接。另外,lst鎖存電路LR與數(shù)據(jù)布線D的連接是用從lst鎖存電路LR的輸入沿 列方向延伸的布線iL, lst鎖存電路LR與傳輸布線N的連接是用從lst鎖存電路 LR的輸出沿行方向延伸的布線oL。
還有,也能夠?qū)D3所示的數(shù)字驅(qū)動(dòng)器變形為如圖4所示。亦即,在相鄰的 高電位側(cè)電源線VD和低電位側(cè)電源線VS之間配置l個(gè)lst鎖存電路LR,同時(shí)將偶 數(shù)號(hào)的lst鎖存電路的方向反轉(zhuǎn)成為與奇數(shù)號(hào)的lst鎖存電路的方向相反。從 而,能夠在2個(gè)lst鎖存電路中公用l個(gè)電源線(VD或VS),能夠減少電源線的 個(gè)數(shù)。其結(jié)果能夠縮小驅(qū)動(dòng)器的電路面積。
本數(shù)字驅(qū)動(dòng)器也能夠如圖12那樣構(gòu)成。如該圖中所示,數(shù)字驅(qū)動(dòng)器99具備 多個(gè)信號(hào)處理塊(未圖示)、3個(gè)輸入信號(hào)線DR 'DG 'DB、3個(gè)開關(guān)控制線PR 'PG 'PB 和1個(gè)鎖存脈沖線Y。
各信號(hào)處理塊具備1個(gè)觸發(fā)器F、 l個(gè)電路塊g、 1個(gè)DAC和1個(gè)分時(shí)開關(guān)塊W, 顯示部的3個(gè)數(shù)據(jù)信號(hào)線SR,SG,SB與各信號(hào)處理塊對(duì)應(yīng)。還有,各分時(shí)開關(guān)塊 W具有3個(gè)模擬開關(guān)ER EG EB。
這里,各電路塊g具備在行方向上相鄰的前級(jí)鎖存塊BR以及后級(jí)鎖存塊CR、 在行方向上相鄰的前級(jí)鎖存塊BG以及后級(jí)鎖存塊CG、在行方向上相鄰的前級(jí)鎖 存塊BB以及后級(jí)鎖存塊CB、 1個(gè)選擇開關(guān)塊K和1個(gè)信號(hào)間公用布線(6比特)CL。 然后,數(shù)字驅(qū)動(dòng)器99內(nèi)的多個(gè)電路塊沿列方向排列。還有,選擇開關(guān)塊K具備3 個(gè)開關(guān)電路JR, JG* JB。這里,選擇開關(guān)電路JR'JG* JB分別具備與后級(jí)鎖存 塊CR CG CB對(duì)應(yīng)的6比特量的開關(guān)元件,選擇開關(guān)塊K具備18比特量的開關(guān)元 件。
例如,1號(hào)信號(hào)處理塊具備觸發(fā)器F1、電路塊gl、 DAC1以及分時(shí)開關(guān)塊W1, 與3個(gè)數(shù)據(jù)信號(hào)線SR1 SG1 SB1對(duì)應(yīng)。還有,分時(shí)開關(guān)塊W1具備3個(gè)模擬開關(guān) ER1*EG1*EB1。這里,電路塊gl具備在行方向上相鄰的前級(jí)鎖存塊BRl以及后 級(jí)鎖存塊CR1、在行方向上相鄰的前級(jí)鎖存塊BG1以及后級(jí)鎖存塊CG1、在行方 向上相鄰的前級(jí)鎖存塊BB1以及后級(jí)鎖存塊CB1、選擇開關(guān)塊K1和信號(hào)間公用布 線CL1。還有,選擇開關(guān)塊K1具備3個(gè)開關(guān)電路JR1 JG1 JB1。
這里,如圖12所示,各前級(jí)鎖存塊與對(duì)應(yīng)的觸發(fā)器、和對(duì)應(yīng)的輸入信號(hào)線 連接,而且,與相鄰的后級(jí)鎖存塊連接。另外,各后級(jí)鎖存塊通過選擇開關(guān)塊 的對(duì)應(yīng)的開關(guān)電路以及信號(hào)間公用布線(6比特)與DAC連接,同時(shí)與鎖存脈沖 線Y連接。例如,前級(jí)鎖存塊BR1與觸發(fā)器F1、和輸入信號(hào)線DR連接,而且與相鄰的 后級(jí)鎖存塊CR1連接。另外,后級(jí)鎖存塊CR1通過開關(guān)電路JR1以及信號(hào)間公用 布線CL1 (6比特)與DCA1連接,同時(shí)與鎖存脈沖線Y連接。
另外,各選擇開關(guān)塊具有的3個(gè)開關(guān)電路分別與對(duì)應(yīng)的開關(guān)控制線連接。 亦即,選擇開關(guān)塊K1的開關(guān)電路JR1與開關(guān)控制線PR連接,開關(guān)電路JG1與開關(guān) 控制線PG連接,開關(guān)電路JB1與開關(guān)控制線PB連接。
另外,各DAC通過對(duì)應(yīng)的分時(shí)開關(guān)塊與3個(gè)數(shù)據(jù)信號(hào)線連接。例如,DAC1通 過分時(shí)開關(guān)塊W1與數(shù)據(jù)信號(hào)線SR1 SG1 SB1連接。
而且,各分時(shí)開關(guān)塊具有的3個(gè)模擬開關(guān)分別與對(duì)應(yīng)的開關(guān)控制線連接, 同時(shí)與對(duì)應(yīng)的數(shù)據(jù)信號(hào)線連接。例如,分時(shí)開關(guān)塊W1的模擬開關(guān)ER1與開關(guān)控 制線PR連接,同時(shí)與數(shù)據(jù)信號(hào)線SR1連接,模擬開關(guān)EG1與開關(guān)控制線PG連接, 同時(shí)與數(shù)據(jù)信號(hào)線SG1連接,模擬開關(guān)EB1與開關(guān)控制線PB連接,同時(shí)與數(shù)據(jù)信 號(hào)線SB1連接。
因此,例如紅色(R)信號(hào)的處理,由與紅色的輸入信號(hào)線DR連接的前級(jí) 鎖存塊BR1和與之對(duì)應(yīng)的后級(jí)鎖存塊CR1、開關(guān)電路JR1以及模擬開關(guān)ER1承擔(dān)。 綠色(G)以及藍(lán)色(B)信號(hào)的處理也相同。還有,DAC1分時(shí)承擔(dān)3色信號(hào)。
數(shù)字驅(qū)動(dòng)器99的信號(hào)處理的流程如圖15的時(shí)序圖所示。這里,設(shè)R1 R640 為與數(shù)據(jù)信號(hào)線SR1 SR640對(duì)應(yīng)的6比特的輸入信號(hào)數(shù)據(jù),設(shè)G1 G640為與數(shù) 據(jù)信號(hào)線SG1 SG640對(duì)應(yīng)的6比特的輸入信號(hào)數(shù)據(jù),設(shè)B1 B640為與數(shù)據(jù)信號(hào) 線SB1 SB640對(duì)應(yīng)的6比特的輸入信號(hào)數(shù)據(jù)。另外,CLol CLo640表示信號(hào)間 公用布線的信號(hào)。
在Fl的輸出脈沖為L(zhǎng)ow—High (激活)的時(shí)刻,前級(jí)鎖存塊BR1鎖存輸入信 號(hào)R1,前級(jí)鎖存塊BG1鎖存輸入信號(hào)G1,前級(jí)鎖存塊BB1鎖存輸入信號(hào)B1。同樣,
隨著F2......F640的輸出脈沖依次為High —Low,(R2, G2, B2) ...... (R640,
G640, B640)依次被鎖存。
然后,在輸入信號(hào)(Rl, Gl, Bl)……(R640, G640, B640)全部被鎖存 后,鎖存脈沖線Y的輸出脈沖變?yōu)镠igh。由此,前級(jí)鎖存塊BR中被鎖存的輸入 信號(hào)(R1 R640)全部向后級(jí)鎖存塊CR輸出。與此同時(shí),前級(jí)鎖存塊BG中被鎖 存的輸入信號(hào)(G1 G640)全部向后級(jí)鎖存塊CG輸出,前級(jí)鎖存塊BB中被鎖存 的輸入信號(hào)(B1 B640)全部向后級(jí)鎖存塊CB輸出。
接著,在開關(guān)控制線PR的輸出脈沖變?yōu)镠igh的時(shí)刻,與開關(guān)控制線PR連接的所有開關(guān)電路(JR1……)同時(shí)變?yōu)镺N,輸入信號(hào)(Rl……)通過對(duì)應(yīng)的信 號(hào)間公用布線(CL1……)輸入至DAC (1……)。由此,輸入信號(hào)(Rl……翻) 分別變換成為模擬信號(hào)電位(Ral……Ra640)。這里,由于開關(guān)控制線PR也與 對(duì)應(yīng)的模擬開關(guān)連接,在開關(guān)控制線PR的輸出脈沖變?yōu)镠igh的時(shí)刻,與開關(guān)控 制線PR連接的所有的模擬開關(guān)(ER1……)同時(shí)變?yōu)镺N,因此,信號(hào)電位(Ral…… Ra640)分別通過變?yōu)?N的模擬開關(guān)提供給對(duì)應(yīng)的數(shù)據(jù)信號(hào)線(SRl……SR640)。 還有,開關(guān)控制線PG PB的輸出脈沖為High的情況也與上述相同。
這樣,通過使前級(jí)鎖存塊B與對(duì)應(yīng)的后級(jí)鎖存塊C相鄰,而且,從后級(jí)鎖存 塊C通過同一信號(hào)間公用布線CL向DAC分時(shí)地進(jìn)行信號(hào)傳輸,能夠?qū)崿F(xiàn)數(shù)字驅(qū)動(dòng) 器的小型化。
這里,利用圖5 12說明數(shù)字驅(qū)動(dòng)器99的具體布置。圖5表示(包含3個(gè)前 級(jí)鎖存塊由BR'BG'BB的)前級(jí)電路以及(包含3個(gè)后級(jí)鎖存塊CR'CG'CB的)
后級(jí)電路的布置。
就是,前級(jí)鎖存塊BR具有6個(gè)lst鎖存電路LRl LR6,前級(jí)鎖存塊BG具有6 個(gè)lst鎖存電路LR7 LR12,前級(jí)鎖存塊BB具有6個(gè)lst鎖存電路LR13 UU8,各 前級(jí)電路具備18個(gè)lst鎖存電路。另外,后級(jí)鎖存塊CR具有6個(gè)2nd鎖存電路 Lrl Lr6,后級(jí)鎖存塊CG具有6個(gè)2nd鎖存電路Lr7 Lr12,后級(jí)鎖存塊CB具有6 個(gè)2nd鎖存電路Lrl3 Lr18,各后級(jí)電路具備18個(gè)2nd鎖存電路。
如該圖中所示,在驅(qū)動(dòng)器內(nèi),設(shè)置構(gòu)成輸入信號(hào)線的18 (6比特X3)個(gè)數(shù) 據(jù)布線(DRa DRf .DGa DGf .DBa DBf)、和構(gòu)成信號(hào)間公用布線CL的6個(gè)中 繼布線(CLa CLf)。另外,在驅(qū)動(dòng)器內(nèi),交替配置沿行方向延伸的多個(gè)高電 位側(cè)電源線VD和沿行方向延伸的多個(gè)低電位側(cè)電源線VS。
然后,在相鄰的高電位側(cè)電源線VD和低電位側(cè)電源線VS之間,配置lst鎖 存電路LR,使其長(zhǎng)邊方向向著列方向,同時(shí)與各電源線(VS'VD)連接,而且, 與該lst鎖存電路LR相鄰,配置2nd鎖存電路Lr,使其長(zhǎng)邊方向向著列方向,同 時(shí)與各電源線(VS*VD)連接。而且,與該lst鎖存電路LR以及2nd鎖存電路Lr 對(duì)應(yīng),配置l個(gè)沿行方向延伸的數(shù)據(jù)布線。
這里,構(gòu)成信號(hào)間公用布線的6個(gè)中繼布線(CLa CLf),是與各后級(jí)電 路(CR,CG*CB)對(duì)應(yīng)配置,使得沿列方向延伸。然后,屬于BR的各lst鎖存電 路(Lrl……Lr6)與任意l個(gè)數(shù)據(jù)布線(DRa DRf)連接,同時(shí)屬于CR的2nd鎖 存電路(Lrl……Lr6)能夠與任意l個(gè)中繼布線(CLa CLf)連接;屬于BG的各lst鎖存電路(Lrl……Lr6)與任意l個(gè)數(shù)據(jù)布線(DGa DGf)連接,同時(shí)屬 于CG的2nd鎖存電路(Lrl……Lr6)能夠與任意l個(gè)中繼布線(CLa CLf)連接; 屬于BB的各lst鎖存電路(Lrl……Lr6)與任意l個(gè)數(shù)據(jù)布線(DBa DBf)連接, 同時(shí)屬于CB的2nd鎖存電路(Lrl……Lr6)能夠與任意l個(gè)中繼布線(CLa CLf) 連接。
例如,屬于BRl的lst鎖存電路Lrl與數(shù)據(jù)布線DRa連接,同時(shí)屬于CRl的2nd 鎖存電路Lrl能夠與中繼布線CLa連接;屬于BR1的lst鎖存電路Lr2與數(shù)據(jù)布線 DRb連接,同時(shí)屬于CRl的2nd鎖存電路Lr2能夠與中繼布線CLb連接。
另外,lst鎖存電路LR與數(shù)據(jù)布線的連接是利用從lst鎖存電路LR的輸入沿 列方向延伸的布線iL, 2nd鎖存電路Lr與中繼布線N的連接是利用從2nd鎖存電 路Lr的輸出沿行方向延伸的布線AL。
而且,如圖5所示,在相鄰的高電位側(cè)電源線VD和低電位側(cè)電源線VS之間, 在行方向上相鄰配置縱向的lst鎖存電路LR和縱向的2nd鎖存電路Lr,通過連接 這兩者,能夠在2個(gè)lst鎖存電路和2個(gè)2nd鎖存電路中公用l個(gè)電源線(VD或VS), 能夠大幅減少電源線的個(gè)數(shù)。從而,能夠縮小驅(qū)動(dòng)器的電路面積。
本發(fā)明并不限定于上述各實(shí)施形態(tài),在權(quán)利要求項(xiàng)所示范圍內(nèi)能夠作種種 變更,對(duì)于將不同實(shí)施形態(tài)中各自公示的技術(shù)方法進(jìn)行適當(dāng)組合而得到的實(shí)施 形態(tài),也包含在本發(fā)明的技術(shù)范圍內(nèi)。
工業(yè)上的實(shí)用性
本發(fā)明的顯示面板驅(qū)動(dòng)電路適用于液晶顯示裝置等的源極驅(qū)動(dòng)器(尤其是 數(shù)字驅(qū)動(dòng)器)。
權(quán)利要求
1. 一種顯示面板驅(qū)動(dòng)電路,具有多個(gè)在行方向上排列的電路塊,其中,在每一個(gè)電路塊中具有前級(jí)電路和后級(jí)電路,前級(jí)電路輸出的信號(hào)被傳輸?shù)胶蠹?jí)電路,該顯示面板驅(qū)動(dòng)電路的特征在于,各電路塊中前級(jí)電路和后級(jí)電路在列方向上排列,在互相相鄰的2個(gè)電路塊間,設(shè)置與這2個(gè)電路塊能夠分別連接的塊間公用布線,這2個(gè)電路塊中各自的所述信號(hào)通過所述塊間公用布線分時(shí)地進(jìn)行傳輸。
2. 如權(quán)利要求1所述的顯示面板驅(qū)動(dòng)電路,其特征在于, 所述前級(jí)電路具有在列方向上排列的多個(gè)前級(jí)鎖存電路, 所述后級(jí)電路具有與各前級(jí)鎖存電路對(duì)應(yīng)的后級(jí)鎖存電路, 所述塊間公用布線具有沿列方向延伸的多個(gè)傳輸布線, 分別屬于所述2個(gè)電路塊、在行方向上相鄰的兩個(gè)前級(jí)鎖存電路,通過同一傳輸布線分時(shí)地傳輸信號(hào)。
3. 如權(quán)利要求2所述的顯示面板驅(qū)動(dòng)電路,其特征在于, 在所述2個(gè)前級(jí)鎖存電路之間,配置沿行方向延伸的輸出布線, 該輸出布線與所述同一傳輸布線連接,并且該傳輸布線與所述2個(gè)前級(jí)鎖存電路各自的輸出能夠通過所述輸出布線而連接。
4. 如權(quán)利要求2所述的顯示面板驅(qū)動(dòng)電路,其特征在于, 在所述2個(gè)電路塊之間,配置沿列方向延伸的多個(gè)數(shù)據(jù)布線,所述2個(gè)前級(jí)鎖存電路各自的輸入通過沿行方向延伸的輸入布線相互連 接,并且該輸入布線與任意l個(gè)數(shù)據(jù)布線連接。
5. 如權(quán)利要求4所述的顯示面板驅(qū)動(dòng)電路,其特征在于, 所述數(shù)據(jù)布線的數(shù)量與所述傳輸布線的數(shù)量相等,在每一條數(shù)據(jù)布線的延長(zhǎng)線上存在一條傳輸布線。
6. 如權(quán)利要求2所述的顯示面板驅(qū)動(dòng)電路,其特征在于, 所述前級(jí)鎖存電路的行方向的寬度比列方向的寬度大。
7. 如權(quán)利要求2所述的顯示面板驅(qū)動(dòng)電路,其特征在于, 沿行方向延伸的高電位側(cè)電源線與沿行方向延伸的低電位側(cè)電源線交替配置,各前級(jí)鎖存電路在相鄰的高電位側(cè)電源線和低電位側(cè)電源線之間配置。
8. 如權(quán)利要求7所述的顯示面板驅(qū)動(dòng)電路,其特征在于,在各電路塊中,在列方向上相鄰的兩個(gè)前級(jí)鎖存電路結(jié)構(gòu)以在行方向上延 伸的線為軸形成線對(duì)稱,相鄰的2個(gè)前級(jí)鎖存電路間公用l個(gè)高電位側(cè)電源線,并且相鄰的2個(gè)前 級(jí)鎖存電路間公用1個(gè)低電位側(cè)電源線。
9. 如權(quán)利要求2所述的顯示面板驅(qū)動(dòng)電路,其特征在于, 顯示面板的對(duì)每一像素寫入的視頻數(shù)據(jù)從前級(jí)電路向后級(jí)電路傳輸, 傳輸布線的數(shù)量與對(duì)每一像素寫入的視頻數(shù)據(jù)的總比特?cái)?shù)相等。
10. —種顯示面板驅(qū)動(dòng)電路,具有多個(gè)在行方向上排列的電路塊,其中, 在每一個(gè)電路塊中具有多個(gè)前級(jí)信號(hào)電路和多個(gè)后級(jí)信號(hào)電路,所述多個(gè)后級(jí) 信號(hào)電路分別對(duì)應(yīng)于所述多個(gè)前級(jí)信號(hào)電路,前級(jí)信號(hào)電路輸出的信號(hào)被傳輸 到所對(duì)應(yīng)的后級(jí)信號(hào)電路,該顯示面板驅(qū)動(dòng)電路的特征在于,在各電路塊內(nèi)前級(jí)信號(hào)電路沿列方向排列,在每一個(gè)電路塊中設(shè)置有可連接其所有前級(jí)信號(hào)電路的塊內(nèi)公用布線, 來自各前級(jí)信號(hào)電路的信號(hào)通過所述塊內(nèi)公用布線分時(shí)地進(jìn)行傳輸。
11. 如權(quán)利要求IO所述的顯示面板驅(qū)動(dòng)電路,其特征在于, 前級(jí)信號(hào)電路具有在列方向上排列的多個(gè)前級(jí)鎖存電路, 后級(jí)信號(hào)電路具有與各前級(jí)鎖存電路對(duì)應(yīng)的后級(jí)鎖存電路, 所述塊內(nèi)公用布線具有沿列方向延伸的多個(gè)傳輸布線, 該多個(gè)傳輸布線分別能夠與各前級(jí)信號(hào)電路所具有的前級(jí)鎖存電路中的任意l個(gè)連接。
12. 如權(quán)利要求11所述的顯示面板驅(qū)動(dòng)電路,其特征在于, 與各前級(jí)鎖存電路對(duì)應(yīng)、配置沿行方向延伸的輸出布線, 各前級(jí)鎖存電路的輸出能夠通過對(duì)應(yīng)的輸出布線與對(duì)應(yīng)的傳輸布線連接。
13. 如權(quán)利要求11所述的顯示面板驅(qū)動(dòng)電路,其特征在于, 設(shè)置沿行方向延伸的多個(gè)數(shù)據(jù)布線, 各前級(jí)鎖存電路與所述數(shù)據(jù)布線中的任意1個(gè)連接。
14. 如權(quán)利要求11所述的顯示面板驅(qū)動(dòng)電路,其特征在于, 沿行方向延伸的高電位側(cè)電源線和沿行方向延伸的低電位側(cè)電源線交替配置,各前級(jí)鎖存電路在相鄰的高電位側(cè)電源線和低電位側(cè)電源線之間配置。
15. 如權(quán)利要求14所述的顯示面板驅(qū)動(dòng)電路,其特征在于,在各電路塊中,在列方向上相鄰的兩個(gè)前級(jí)鎖存電路結(jié)構(gòu)以在行方向上延伸的線為軸形成線對(duì)稱,相鄰的2個(gè)前級(jí)鎖存電路間公用1個(gè)高電位側(cè)電源線, 并且相鄰的2個(gè)前級(jí)鎖存電路間公用1個(gè)低電位側(cè)電源線。
16. 如權(quán)利要求ll所述的顯示面板驅(qū)動(dòng)電路,其特征在于, 所述前級(jí)鎖存電路的行方向的寬度比列方向的寬度大。
17. 如權(quán)利要求11所述的顯示面板驅(qū)動(dòng)電路,其特征在于, 顯示面板的對(duì)每一子像素寫入的視頻數(shù)據(jù)從前級(jí)信號(hào)電路向后級(jí)信號(hào)電路傳輸,傳輸布線的數(shù)量和對(duì)每一子像素寫入的視頻數(shù)據(jù)的總比特?cái)?shù)相等。
18. —種顯示面板驅(qū)動(dòng)電路,具有多個(gè)在行方向上排列的電路塊,其中, 在每一個(gè)電路塊中具有多個(gè)前級(jí)信號(hào)電路、多個(gè)后級(jí)信號(hào)電路和一個(gè)信號(hào)經(jīng)由電路,所述多個(gè)后級(jí)信號(hào)電路分別對(duì)應(yīng)于所述多個(gè)前級(jí)信號(hào)電路,各后級(jí)信號(hào) 電路輸出的信號(hào)被傳輸?shù)剿鲂盘?hào)經(jīng)由電路,該顯示面板驅(qū)動(dòng)電路的特征在 于,各電路塊內(nèi)后級(jí)信號(hào)電路在列方向上排列,在每一個(gè)電路塊中設(shè)置有可連接其所有后級(jí)信號(hào)電路的信號(hào)間公用布線, 來自各后級(jí)信號(hào)電路的信號(hào)通過所述信號(hào)間公用布線分時(shí)地進(jìn)行傳輸。
19. 如權(quán)利要求18所述的顯示面板驅(qū)動(dòng)電路,其特征在于, 各電路塊中,前級(jí)信號(hào)電路和對(duì)應(yīng)的后級(jí)信號(hào)電路在行方向上相鄰排列并相互連接。
20. 如權(quán)利要求19所述的顯示面板驅(qū)動(dòng)電路,其特征在于, 所述前級(jí)信號(hào)電路具有在列方向上排列的多個(gè)前級(jí)鎖存電路, 所述后級(jí)信號(hào)電路具有與各前級(jí)鎖存電路對(duì)應(yīng)的后級(jí)鎖存電路, 所述信號(hào)間公用布線具有沿列方向延伸的多個(gè)中繼布線, 該多個(gè)中繼布線分別能夠與各后級(jí)信號(hào)電路所具有的后級(jí)鎖存電路中的任意l個(gè)連接。
21. 如權(quán)利要求20所述的顯示面板驅(qū)動(dòng)電路,其特征在于, 與各后級(jí)鎖存電路對(duì)應(yīng)、配置沿行方向延伸的輸出布線,各后級(jí)鎖存電路的輸出能夠通過對(duì)應(yīng)的輸出布線與對(duì)應(yīng)的中繼布線連接。
22. 如權(quán)利要求20所述的顯示面板驅(qū)動(dòng)電路,其特征在于, 配置沿行方向延伸的多個(gè)數(shù)據(jù)布線, 各前級(jí)鎖存電路與所述數(shù)據(jù)布線中的任意1個(gè)連接。
23. 如權(quán)利要求20所述的顯示面板驅(qū)動(dòng)電路,其特征在于, 沿行方向延伸的高電位側(cè)電源線和沿行方向延伸的低電位側(cè)電源線交替配置,各前級(jí)鎖存電路和對(duì)應(yīng)的后級(jí)鎖存電路在行方向上相鄰排列并相互連接, 所述前級(jí)鎖存電路和對(duì)應(yīng)的后級(jí)鎖存電路在相鄰的高電位側(cè)電源線和低 電位側(cè)電源線之間配置。
24. 如權(quán)利要求20所述的顯示面板驅(qū)動(dòng)電路,其特征在于, 所述前級(jí)鎖存電路和后級(jí)鎖存電路兩者的列方向的寬度都比行方向的寬度大。
25. —種顯示面板驅(qū)動(dòng)電路,是包含前級(jí)電路和后級(jí)電路的電路塊在行方 向上多個(gè)排列、在屬于同一電路塊的前級(jí)電路和后級(jí)電路之間進(jìn)行信號(hào)傳輸?shù)?顯示面板驅(qū)動(dòng)電路,其特征在于,各電路塊中前級(jí)電路和后級(jí)電路在列方向上排列,同時(shí)對(duì)每2個(gè)電路塊設(shè) 置塊間公用布線,所述2個(gè)電路塊的其中一個(gè)的所述信號(hào)傳輸和所述2個(gè)電路塊的其中另一 個(gè)的所述信號(hào)傳輸,利用所述塊間公用布線在不同時(shí)刻進(jìn)行。
26. —種顯示裝置,其特征在于,具備如權(quán)利要求1 25的任意1項(xiàng)所述的顯示面板驅(qū)動(dòng)電路;以及 利用它驅(qū)動(dòng)的顯示面板。
27. 如權(quán)利要求26所述的顯示裝置面板驅(qū)動(dòng)電路,其特征在于, 所述顯示面板和顯示面板驅(qū)動(dòng)電路是在單片電路上形成的。
全文摘要
一種顯示面板驅(qū)動(dòng)電路,是包含前級(jí)電路和后級(jí)電路的電路塊g在行方向上多個(gè)排列、在屬于同一電路塊的前級(jí)電路和后級(jí)電路之間進(jìn)行信號(hào)傳輸?shù)娘@示面板驅(qū)動(dòng)電路,各電路塊中前級(jí)電路和后級(jí)電路在列方向上排列,同時(shí)對(duì)每2個(gè)電路塊設(shè)置塊間公用布線Q,上述2個(gè)電路塊中的一個(gè)(g1)的上述信號(hào)傳輸和上述2個(gè)電路塊中的另一個(gè)(g2)的上述信號(hào)傳輸,是利用塊間公用布線Q1在不同時(shí)刻進(jìn)行。從而,能夠不需要外部存儲(chǔ)器或運(yùn)算電路,縮小顯示面板驅(qū)動(dòng)電路(驅(qū)動(dòng)器)的電路面積。
文檔編號(hào)G09G3/36GK101416231SQ200780012319
公開日2009年4月22日 申請(qǐng)日期2007年2月19日 優(yōu)先權(quán)日2006年5月24日
發(fā)明者清水新策, 酒井保 申請(qǐng)人:夏普株式會(huì)社