專利名稱:驅(qū)動(dòng)裝置和顯示模塊的制作方法
技術(shù)領(lǐng)域:
本發(fā)明涉及根據(jù)進(jìn)行了數(shù)字-模擬變換的顯示數(shù)據(jù)來驅(qū)動(dòng)顯示圖像的顯示模塊的驅(qū)動(dòng)裝置,以及配備了該驅(qū)動(dòng)裝置的顯示模塊。
背景技術(shù):
液晶面板(液晶顯示面板)多被應(yīng)用于PC(個(gè)人計(jì)算機(jī))和TV(電視機(jī))的顯示器(顯示模塊(例如液晶顯示裝置))。
這里,說明驅(qū)動(dòng)液晶面板的驅(qū)動(dòng)電路的結(jié)構(gòu)的一例。
圖13是示出對源線供給信號(hào)的X驅(qū)動(dòng)器(源驅(qū)動(dòng)器)作為驅(qū)動(dòng)電路的結(jié)構(gòu)的框圖。涉及該電路的技術(shù)例如已在日本國專利公報(bào)第2747583號(hào)(1998年12月12日公開)的說明書中予以公開。
另外,圖14是圖13所示的X驅(qū)動(dòng)器在驅(qū)動(dòng)時(shí)的信號(hào)(主要的輸入信號(hào)、內(nèi)部信號(hào)、輸出信號(hào))的時(shí)序圖。
如圖13所示,該X驅(qū)動(dòng)器由移位寄存器101、閂鎖A電路102、閂鎖B電路103、譯碼器104、電平移位器105和模擬開關(guān)組106構(gòu)成。
圖14所示的時(shí)鐘信號(hào)XCL和啟動(dòng)脈沖XSP(輸入信號(hào))被輸入到移位寄存器101中。然后,Q1~QM(內(nèi)部輸出信號(hào))從移位寄存器101被輸入到閂鎖A電路102的對應(yīng)級(jí)中。圖14的Qa是來自移位寄存器101的第a級(jí)的輸出信號(hào)。
PD1~PD4是供給第1級(jí)閂鎖A電路102的輸入信號(hào),是4位數(shù)字信號(hào)。
閂鎖A電路102并行閂鎖K位(這里,K=4)的信號(hào)PD1~PD4,輸出QA1~QAM。再有,QAa(1≤a≤M)是閂鎖A電路102的第a級(jí)的輸出信號(hào)。
即,閂鎖A電路102在來自移位寄存器101的輸出信號(hào)的上升沿掃描4位數(shù)據(jù)PD1~4,輸出QA1~QAM。
閂鎖時(shí)鐘輸入信號(hào)LCL被輸入到閂鎖B電路103中。閂鎖B電路103在該閂鎖時(shí)鐘輸入信號(hào)LCL的下降沿掃描閂鎖A電路102的輸出信號(hào)QAa(1≤a≤M),輸出QB(4位DI1~DI4)。
譯碼器104輸入DI1~DI4并對其譯碼,制作了16個(gè)DO0~DO15。
電平移位器105將譯碼器104的輸出信號(hào)的電壓上升至液晶驅(qū)動(dòng)電壓。
模擬開關(guān)組106將電平移位器105的輸出信號(hào)輸入到控制端子,選擇24=16個(gè)電平的灰度信號(hào)之中的1個(gè)信號(hào)。
這里,在閂鎖A電路102的各級(jí)內(nèi)部各連接4個(gè)半閂鎖器107,在閂鎖B電路103的各級(jí)內(nèi)部各連接4個(gè)半閂鎖器108。
然后,閂鎖A電路102的各級(jí)與移位寄存器101的對應(yīng)級(jí)的輸出Qn(n為1~M的整數(shù))同步,閂鎖4位PD1~PD4。另外,閂鎖B電路103的全部級(jí)基于閂鎖脈沖LCL,一并閂鎖QA1~QAM。另外,譯碼器104對每級(jí)進(jìn)行DI1~DI4的譯碼。
然后,根據(jù)DI1~DI4的譯碼結(jié)果,選擇DO0~DO15之中的1個(gè)。由此,經(jīng)電平移位器105,選擇16個(gè)模擬開關(guān)組106的1個(gè)開關(guān)。
根據(jù)該選擇,從外部供給的16個(gè)液晶驅(qū)動(dòng)電壓的灰度電平GSV0~GSV15中的對應(yīng)的1個(gè)被供給源線作為最終的模擬化了的驅(qū)動(dòng)器輸出0。再有,信號(hào)中的“i”意味著第i行的數(shù)據(jù)。
這樣的現(xiàn)有液晶顯示裝置由于在電視機(jī)用畫面和個(gè)人計(jì)算機(jī)用畫面等方面得到有效應(yīng)用,所以在大畫面化的要求的基礎(chǔ)上開發(fā)不斷取得了進(jìn)展。另一方面,在最近,為了將液晶顯示裝置有效應(yīng)用于其市場正在急劇擴(kuò)大的便攜式終端(移動(dòng)電話等),適合于該用途的中小型的液晶面板和液晶驅(qū)動(dòng)電路(液晶驅(qū)動(dòng)裝置)的開發(fā)正在取得進(jìn)展。而且,強(qiáng)烈地希望液晶面板和液晶驅(qū)動(dòng)電路小型、質(zhì)輕、功耗低(含電池驅(qū)動(dòng))、多輸出、高速、提高顯示品質(zhì),還強(qiáng)烈希望降低成本。
再有,在同一時(shí)刻從閂鎖電路一并輸出的數(shù)據(jù)信號(hào)量有與閂鎖信號(hào)LS的上升沿或下降沿(在圖13所示的結(jié)構(gòu)中,為閂鎖時(shí)鐘輸入信號(hào)LCL的下降沿)同步地增加的趨勢。該趨勢系液晶面板的大型化和液晶驅(qū)動(dòng)電路的多輸出化造成的影響所致。
此時(shí),如圖17所示,供給液晶驅(qū)動(dòng)電路的電源電流的峰值變大,消耗電流增大。這里,圖17是示出邏輯電路和電平移位器(電平移位電路)中的GND線(邏輯GND)中的電源電流的峰值的測量結(jié)果的曲線圖。
這樣,以往由于電流集中地流到邏輯GND,所以產(chǎn)生了很大的噪聲。因此,存在起因于該噪聲,在保持電路部中發(fā)生數(shù)據(jù)變化的問題。
因此,例如如日本國公開專利公報(bào);特開平8-22267號(hào)公報(bào)(1996年1月23日公開)中所示,開發(fā)了在驅(qū)動(dòng)電路中可謀求電源電流的峰值減少的液晶顯示裝置。圖15是示出這種裝置的結(jié)構(gòu)的說明圖。
該圖中所示的液晶面板控制裝置205是控制液晶面板201的裝置。該液晶面板控制裝置205從CPU204輸入顯示數(shù)據(jù),生成顯示面板201的工作所需的時(shí)鐘脈沖CL1、CL2、顯示數(shù)據(jù)Din和幀信號(hào)FLM。
另外,交流信號(hào)發(fā)生電路206對與選擇時(shí)序?qū)?yīng)的時(shí)鐘脈沖CL1進(jìn)行計(jì)數(shù),在1幀(1個(gè)畫面的顯示期間)中,對多條掃描線中的每一條,使交流信號(hào)M的極性改變。由此,將交流頻率增高至數(shù)百Hz左右,可防止伴隨交流化而產(chǎn)生的閃爍。再有,如對每1幀切換交流信號(hào)的極性,則伴隨交流化而產(chǎn)生的畫面閃爍成了問題。這是因?yàn)闃O性反轉(zhuǎn)的頻率較低的緣故。
由串聯(lián)電阻和運(yùn)算放大器構(gòu)成的電壓發(fā)生電路207生成驅(qū)動(dòng)電壓V1~V6,供給掃描驅(qū)動(dòng)器203和數(shù)據(jù)驅(qū)動(dòng)器202。
這里,液晶面板201由m×n個(gè)像素構(gòu)成。即,該液晶顯示裝置有m條掃描線X1~Xm和n條信號(hào)線Y1~Yn。
掃描驅(qū)動(dòng)器203包括根據(jù)時(shí)鐘脈沖CL1進(jìn)行移位工作的移位寄存器。而且,掃描驅(qū)動(dòng)器203按照該移位寄存器的輸出信號(hào),使電壓發(fā)生電路所形成的驅(qū)動(dòng)電壓輸出到對應(yīng)的掃描線電極上。由此,掃描驅(qū)動(dòng)器203使掃描線電極有選擇/非選擇電平。
即,如移位寄存器的輸出信號(hào)為選擇電平,則掃描驅(qū)動(dòng)器203將驅(qū)動(dòng)電壓V1輸出到對應(yīng)的掃描線電極上。這時(shí),其它的掃描線驅(qū)動(dòng)電壓為與移位寄存器的輸出信號(hào)的非選擇電平對應(yīng)的驅(qū)動(dòng)電壓V5。移位寄存器與時(shí)鐘脈沖CL1同步地依次將選擇電平移位。因此,在下一時(shí)刻,選擇電平移至相鄰的掃描線電極。這樣一來,可依次選擇掃描線電極。
另外,掃描驅(qū)動(dòng)器203按照交流信號(hào)M,將V1、V5切換為V2、V6。即,如上所述,在1幀中對多條掃描線中的每一條切換交流信號(hào)M的極性時(shí),選擇電平在驅(qū)動(dòng)電壓V1與V2之間切換,而非選擇電平在V5與V6之間切換。
另外,像素?cái)?shù)據(jù)Din與時(shí)鐘脈沖CL2同步地被串行輸入到串/并變換電路SPC中。與1條掃描線部分對應(yīng)的信號(hào)線電極的像素信號(hào)在1H期間(時(shí)鐘脈沖CL1的1個(gè)周期內(nèi))與時(shí)鐘脈沖CL2同步地被串行輸入。
這樣,被串行取入的1條掃描線部分的像素信號(hào)被并行取入到圖16所示的行數(shù)據(jù)閂鎖電路C中。這里,圖16是示出用于圖15所示的液晶顯示裝置的驅(qū)動(dòng)電路(數(shù)據(jù)驅(qū)動(dòng)器202)的結(jié)構(gòu)的圖。
數(shù)據(jù)驅(qū)動(dòng)器202從進(jìn)行上述那樣的串/并變換工作的行數(shù)據(jù)閂鎖電路C將圖像數(shù)據(jù)供給電平移位電路B。由此,進(jìn)行圖像數(shù)據(jù)的電平移位。即,行數(shù)據(jù)閂鎖電路C由5V電源的電路構(gòu)成,輸出5V那樣的高電平,0V那樣的低電平。
與此相對照,形成被供給信號(hào)線的顯示輸出信號(hào)的驅(qū)動(dòng)器A由開關(guān)MOSFET構(gòu)成。電平移位電路B使行數(shù)據(jù)閂鎖電路C的輸出信號(hào)發(fā)生電平移位。這是因?yàn)槭褂呻妷喊l(fā)生電路207形成的驅(qū)動(dòng)電壓V1、V3、V4和V2那樣的較大的電壓范圍的電壓無電平損失地輸出的緣故。
在該液晶顯示裝置中,如圖16所示,在電路組CG之間有延遲電路D。因此,來自各電路組CG的顯示輸出信號(hào)的輸出錯(cuò)開延遲電路D的延遲時(shí)間。
由此,顯示輸出信號(hào)(顯示驅(qū)動(dòng)電流)對每個(gè)電路組CG分散地輸出。因此,即使隨著高精細(xì)化和大面積化而信號(hào)線的數(shù)目增大,流過電源線的峰值電流也變得分散地流動(dòng)。從而,使流過電源線(邏輯GND線)的峰值電流(電源電流的峰值)大幅度減少。
如上所述,液晶面板具有多個(gè)(n條)信號(hào)線電極。該數(shù)n因高精細(xì)化或大面積化而大大增加。因此,在液晶面板上可設(shè)置多個(gè)圖16所示的驅(qū)動(dòng)電路。即,在安裝基板上,安裝信號(hào)線驅(qū)動(dòng)用的多個(gè)半導(dǎo)體集成電路裝置。
即使在這種情況下,在圖16所示的驅(qū)動(dòng)電路中,由于數(shù)據(jù)閂鎖信號(hào)的時(shí)序依次錯(cuò)開,所以在各半導(dǎo)體集成電路裝置中可使流過電源線的驅(qū)動(dòng)電流分散。從而,即使在安裝基板的電源線中,同樣可使驅(qū)動(dòng)電流的峰值分散。
這樣,在該驅(qū)動(dòng)電路中,為了謀求電源電流的峰值減少,應(yīng)使閂鎖信號(hào)LS延遲。
但是,如圖18所示,閂鎖信號(hào)LS和下一個(gè)水平期間的啟動(dòng)脈沖信號(hào)的建立時(shí)間卻因此而縮短。
從而,在1個(gè)水平期間內(nèi),往往無法正確地識(shí)別閂鎖信號(hào)LS,存在引起驅(qū)動(dòng)電路誤工作的問題。
另外,該驅(qū)動(dòng)電路使閂鎖信號(hào)LS依次通過延遲電路,簡單地在時(shí)間上錯(cuò)開而構(gòu)成。因此,雖然可使供給數(shù)據(jù)驅(qū)動(dòng)器202(信號(hào)線驅(qū)動(dòng)電路)的電源電流的峰值減小,但來自數(shù)據(jù)驅(qū)動(dòng)器202的輸出卻錯(cuò)開了。即,該數(shù)據(jù)驅(qū)動(dòng)器202并不同時(shí)一并輸出模擬電壓而構(gòu)成。
從而,在液晶顯示裝置中,各輸出的充電時(shí)間發(fā)生分散,其結(jié)果是,發(fā)生了顯示不均勻等。
發(fā)明內(nèi)容
本發(fā)明就是為解決上述現(xiàn)有的問題而進(jìn)行的。而且,其目的在于,提供一種謀求電源電流的峰值減少、同時(shí)可防止輸出時(shí)刻的分散的驅(qū)動(dòng)裝置,以及配備了該驅(qū)動(dòng)裝置的顯示模塊。
為了達(dá)到這一目的,本發(fā)明的驅(qū)動(dòng)裝置(本驅(qū)動(dòng)裝置)被設(shè)計(jì)成包括根據(jù)所輸入的水平同步信號(hào),配備了閂鎖并輸出1個(gè)水平同步期間部分的顯示數(shù)據(jù)的閂鎖單元的存儲(chǔ)電路;根據(jù)從閂鎖單元輸出的顯示數(shù)據(jù),生成用于驅(qū)動(dòng)顯示部的多個(gè)驅(qū)動(dòng)信號(hào)的變換電路;以及輸入由變換電路生成的多個(gè)驅(qū)動(dòng)信號(hào),并輸出給顯示部的開關(guān)電路,上述存儲(chǔ)電路包括使對一部分閂鎖單元的水平同步信號(hào)的輸入延遲的延遲電路;以及全部閂鎖單元輸出顯示數(shù)據(jù)后,將顯示啟動(dòng)信號(hào)輸出給開關(guān)電路的控制電路,上述開關(guān)電路根據(jù)顯示啟動(dòng)信號(hào)的輸入,將從變換電路輸入的多個(gè)驅(qū)動(dòng)信號(hào)同時(shí)輸出給顯示部。
本驅(qū)動(dòng)裝置具有根據(jù)水平同步信號(hào)將驅(qū)動(dòng)信號(hào)輸出給液晶面板等的顯示部的作為所謂源驅(qū)動(dòng)器的功能。
這里,所謂驅(qū)動(dòng)信號(hào),是指用于輸入到顯示部的源線(源信號(hào)線)的信號(hào)。另外,驅(qū)動(dòng)信號(hào)的數(shù)目根據(jù)顯示部中的源線數(shù)目和信號(hào)的顏色數(shù)目等來決定。
即,本驅(qū)動(dòng)裝置根據(jù)水平同步信號(hào)由存儲(chǔ)電路的閂鎖單元來閂鎖1個(gè)水平期間部分的顯示數(shù)據(jù)。而且,將被閂鎖的顯示數(shù)據(jù)由變換電路變換成驅(qū)動(dòng)信號(hào),經(jīng)開關(guān)電路輸出給顯示部。
這里,變換電路是用于生成驅(qū)動(dòng)信號(hào)的電路。作為這樣的變換電路,例如可舉出變換顯示數(shù)據(jù)的電平的電平移位電路,或根據(jù)進(jìn)行了電平變換的顯示數(shù)據(jù)選擇模擬電壓的DA變換電路等。
另外,特別是,在本驅(qū)動(dòng)裝置中,存儲(chǔ)電路包括使對一部分閂鎖單元的水平同步信號(hào)的輸入延遲的延遲電路。
從而,在本驅(qū)動(dòng)裝置中,由閂鎖單元閂鎖顯示數(shù)據(jù)的時(shí)刻可以是多個(gè)。因此,將顯示數(shù)據(jù)輸出到變換電路的時(shí)刻(驅(qū)動(dòng)信號(hào)的生成時(shí)刻)也隨閂鎖單元而異。
由此,在本驅(qū)動(dòng)裝置中,用于驅(qū)動(dòng)閂鎖單元和變換電路的電源電流的輸入時(shí)刻同樣地也并不一致。因此,可防止過大的峰值電流(驅(qū)動(dòng)全部閂鎖單元和變換電路那樣的電流)流到用于流過電源電流的線中。從而,可避免產(chǎn)生起因于這樣的峰值電流的噪聲。
此外,在本驅(qū)動(dòng)裝置中,存儲(chǔ)電路包括控制電路。該控制電路將顯示啟動(dòng)信號(hào)(輸出定時(shí)信號(hào))輸出給開關(guān)電路。
特別是,在本驅(qū)動(dòng)裝置中,控制電路被設(shè)計(jì)成由全部閂鎖單元將顯示數(shù)據(jù)輸出給變換電路后,輸出顯示啟動(dòng)信號(hào)。即,在顯示啟動(dòng)信號(hào)輸出時(shí),形成從全部閂鎖單元輸出顯示數(shù)據(jù)、由變換電路生成全部驅(qū)動(dòng)信號(hào)的階段。
而且,在本驅(qū)動(dòng)裝置中,在這樣的階段接受了顯示啟動(dòng)信號(hào)的開關(guān)電路將全部驅(qū)動(dòng)信號(hào)一起輸出給顯示部的全部源線。
由此,在本驅(qū)動(dòng)裝置中,驅(qū)動(dòng)信號(hào)的輸出時(shí)刻沒有分散。即,可將驅(qū)動(dòng)信號(hào)同時(shí)輸出給顯示部的全部源線。因此,例如,在顯示部中可使驅(qū)動(dòng)信號(hào)的充電時(shí)間一致。從而,可避免在顯示部產(chǎn)生顯示不均勻。
本發(fā)明的其它的目的、特征和優(yōu)點(diǎn)可通過以下所示的記述而被充分地理解。另外,本發(fā)明的優(yōu)點(diǎn)在參照了附圖的下面的說明中變得明白。
圖1是示出本發(fā)明的一個(gè)實(shí)施例的驅(qū)動(dòng)裝置的主要部分的結(jié)構(gòu)的框圖。
圖2是示出包括了圖1所示的驅(qū)動(dòng)裝置的液晶顯示裝置的主要部分的結(jié)構(gòu)的圖。
圖3是示出液晶面板的結(jié)構(gòu)的圖。
圖4是示出液晶驅(qū)動(dòng)波形之一例的圖,是示出來自源驅(qū)動(dòng)器的輸出信號(hào)的驅(qū)動(dòng)波形、來自柵驅(qū)動(dòng)器的輸出信號(hào)的驅(qū)動(dòng)波形、對置電極的電位、像素電極的電壓波形和施加于液晶的電壓的圖。
圖5是示出液晶驅(qū)動(dòng)波形之另一例的圖,是示出來自源驅(qū)動(dòng)器的輸出信號(hào)的驅(qū)動(dòng)波形、來自柵驅(qū)動(dòng)器的輸出信號(hào)的驅(qū)動(dòng)波形、對置電極的電位、像素電極的電壓波形和施加于液晶的電壓的圖。
圖6(a)是示出保持存儲(chǔ)電路的結(jié)構(gòu)的框圖,圖6(b)是示出保持存儲(chǔ)電路的保持閂鎖單元的結(jié)構(gòu)的圖。
圖7是示出從右側(cè)的延遲電路輸入到控制電路時(shí)的保持存儲(chǔ)電路的結(jié)構(gòu)的框圖。
圖8是示出在右方向和左方向各配備1個(gè)延遲電路時(shí)的保持存儲(chǔ)電路的結(jié)構(gòu)的框圖。
圖9是示出在源驅(qū)動(dòng)器的主要的塊結(jié)構(gòu)中所供給的電源的圖。
圖10是示出保持存儲(chǔ)電路中的控制電路的結(jié)構(gòu)的框圖。
圖11是示出DA變換電路的結(jié)構(gòu)的圖。
圖12是控制電路中的信號(hào)的時(shí)序圖。
圖13是示出現(xiàn)有的驅(qū)動(dòng)電路之一例的框圖。
圖14是圖13所示的驅(qū)動(dòng)電路驅(qū)動(dòng)時(shí)的信號(hào)的時(shí)序圖。
圖15是示出采用了現(xiàn)有的另一驅(qū)動(dòng)電路的液晶顯示裝置的主要部分的結(jié)構(gòu)的圖。
圖16是示出圖15所示的液晶顯示裝置中的源驅(qū)動(dòng)器的結(jié)構(gòu)的圖。
圖17是示出邏輯電路和電平移位電路部的GND線中的峰值電流的圖。
圖18是示出使閂鎖信號(hào)延遲時(shí)的時(shí)鐘信號(hào)CK、啟動(dòng)脈沖SP和閂鎖信號(hào)LS的時(shí)序圖。
具體實(shí)施例方式
現(xiàn)說明本發(fā)明的一個(gè)實(shí)施例。
圖2是示出本實(shí)施例的液晶顯示裝置(本液晶顯示裝置;顯示模塊)的主要部分的結(jié)構(gòu)的框圖。如該圖所示,本液晶顯示裝置包括液晶面板1、驅(qū)動(dòng)器IC2、驅(qū)動(dòng)器IC3、控制器4和液晶驅(qū)動(dòng)電源5。
本液晶顯示裝置是有源矩陣方式的液晶顯示裝置,在液晶面板1上,具有將包括了TFT(薄膜晶體管)的液晶顯示元件配置成矩陣狀的結(jié)構(gòu)。另外,在液晶面板1的各液晶顯示元件中包括對置電極(共用電極)6。
驅(qū)動(dòng)器IC2、驅(qū)動(dòng)器IC3、控制器4和液晶驅(qū)動(dòng)電源5對液晶面板1的驅(qū)動(dòng)進(jìn)行控制。
在本液晶顯示裝置中,響應(yīng)于來自控制器4的輸出,驅(qū)動(dòng)器IC2、IC3將從液晶驅(qū)動(dòng)電源5輸出的電壓有選擇地施加于液晶面板1。由此,在液晶面板1中進(jìn)行顯示。
驅(qū)動(dòng)器IC2由n個(gè)(n自然數(shù))的源驅(qū)動(dòng)器SD...構(gòu)成。另外,驅(qū)動(dòng)器IC3由m個(gè)(m自然數(shù))的柵驅(qū)動(dòng)器GD...構(gòu)成。
源驅(qū)動(dòng)器SD和柵驅(qū)動(dòng)器GD分別由IC(集成電路)構(gòu)成。源驅(qū)動(dòng)器SD(驅(qū)動(dòng)裝置)驅(qū)動(dòng)液晶面板1上的源信號(hào)線14(參照圖3)。柵驅(qū)動(dòng)器GD驅(qū)動(dòng)液晶面板1上的柵信號(hào)線15(參照圖3)。
控制器4將從外部輸入的顯示數(shù)據(jù)作為數(shù)字信號(hào)的顯示數(shù)據(jù)D輸出給驅(qū)動(dòng)器IC2。
另外,控制器4也將用于控制源驅(qū)動(dòng)器SD的控制信號(hào)S1輸出給驅(qū)動(dòng)器IC2。該控制信號(hào)S1為后述的水平同步信號(hào)(閂鎖信號(hào))LS、啟動(dòng)脈沖SP和源驅(qū)動(dòng)器用時(shí)鐘信號(hào)(以下,稱為時(shí)鐘信號(hào))CK。另外,顯示數(shù)據(jù)D例如是與紅、綠、藍(lán)對應(yīng)的RGB的各信號(hào)(顯示數(shù)據(jù)DR、DG、DB)。
再有,水平同步信號(hào)LS、時(shí)鐘信號(hào)CK、顯示數(shù)據(jù)D被輸入到各源驅(qū)動(dòng)器SD中。另一方面,啟動(dòng)脈沖SP僅被輸入到某1個(gè)(在本實(shí)施例中最接近于控制器4)的源驅(qū)動(dòng)器SD中。
另外,控制器4將垂直同步信號(hào)和柵驅(qū)動(dòng)器用時(shí)鐘信號(hào)等的控制信號(hào)S2輸出給驅(qū)動(dòng)器IC3。
驅(qū)動(dòng)器IC2的各源驅(qū)動(dòng)器SD經(jīng)控制器4輸入數(shù)字信號(hào)的顯示數(shù)據(jù)D,并將該顯示數(shù)據(jù)D以時(shí)分方式閂鎖于內(nèi)部。其后,源驅(qū)動(dòng)器SD與從控制器4輸入的水平同步信號(hào)LS(閂鎖信號(hào),參照圖1)同步地進(jìn)行顯示數(shù)據(jù)D的D/A(數(shù)字/模擬)變換。借助于該變換,源驅(qū)動(dòng)器SD得到灰度顯示用的模擬電壓(灰度顯示電壓)。
而且,源驅(qū)動(dòng)器SD從各灰度顯示電壓(液晶驅(qū)動(dòng)電壓)的輸出端子(后述的輸出端子X1~Z100;參照圖1)輸出所得到的模擬電壓。所輸出的模擬電壓經(jīng)源信號(hào)線14(如后述;參照圖3),分別被輸入到與各輸出端子X1~Z100對應(yīng)的液晶面板1內(nèi)的液晶顯示元件中。
再有,后面將詳述該源驅(qū)動(dòng)器SD的結(jié)構(gòu)。
液晶驅(qū)動(dòng)電源5將用于使液晶面板1顯示的電壓供給驅(qū)動(dòng)器IC2、IC3。液晶驅(qū)動(dòng)電源5例如將用于使灰度顯示用電壓發(fā)生的后述基準(zhǔn)電壓供給驅(qū)動(dòng)器IC2。
再有,在圖2中,省略了用于將源驅(qū)動(dòng)器SD和柵驅(qū)動(dòng)器GD的驅(qū)動(dòng)電壓供給驅(qū)動(dòng)器IC2、IC3的電源。
接著,用圖3說明液晶面板1的結(jié)構(gòu)。
液晶面板1具有對像素電極11...、像素電容12...、像素電極11施加電壓使之通/斷的元件即TFT(開關(guān)元件)13...、源信號(hào)線14...、柵信號(hào)線15...、對置電極6...。再有,包括上舉物件各1個(gè)的區(qū)域,即圖中A所示的區(qū)域?yàn)?個(gè)像素部分的液晶顯示元件。另外,液晶被夾持于像素電極11與對置電極6之間。
從上述源驅(qū)動(dòng)器SD,將與顯示對象的像素的亮度對應(yīng)的灰度顯示電壓(從源驅(qū)動(dòng)器SD輸出的輸出信號(hào)(驅(qū)動(dòng)信號(hào)))供給源信號(hào)線14。
從柵驅(qū)動(dòng)器GD將掃描信號(hào)供給柵信號(hào)線15,使沿縱向排列的TFT13依次導(dǎo)通。
如通過處于導(dǎo)通狀態(tài)的TFT13,將源信號(hào)線14的電壓施加到與該TFT13的漏連接的像素電極11上,則電荷被蓄積于像素電極11與對置電極6之間的像素電容12中。從而,施加于液晶的電壓改變,液晶的透光率也隨之改變。由此,在液晶面板1上進(jìn)行顯示。
這里,用表示液晶驅(qū)動(dòng)波形之一例的圖4和圖5說明施加于液晶的電壓(液晶電壓)。
再有,圖4和圖5所示的a和a’是表示來自源驅(qū)動(dòng)器SD的輸出信號(hào)的驅(qū)動(dòng)波形的符號(hào)。另外,b和b’是表示來自柵驅(qū)動(dòng)器GD的輸出信號(hào)的驅(qū)動(dòng)波形的符號(hào)。另外,c和c’是表示對置電極6的電位的符號(hào)。
另外,d和d’是表示像素電極11的電壓波形的符號(hào)。液晶電壓是像素電極11與對置電極6的電位差,在圖中用斜線表示。
例如,在圖4所示的情形下,當(dāng)驅(qū)動(dòng)波形b(柵驅(qū)動(dòng)器GD的輸出信號(hào))為高電平時(shí),TFT13處于導(dǎo)通狀態(tài)。由此,驅(qū)動(dòng)波形a(源驅(qū)動(dòng)器SD的輸出信號(hào))與c(對置電極6的電位)之差(液晶電壓)被施加到像素電極11上。
其后,如驅(qū)動(dòng)波形b為低電平,則TFT13處于關(guān)斷狀態(tài)。這時(shí),在像素中借助于像素電容12而維持像素電極11的電壓,從而維持液晶電壓(圖中的斜線)。與圖5的情形一樣,液晶電壓得以維持。
再有,圖5的情形與圖4的情形相比,液晶電壓降低了。
這樣,通過使液晶電壓以模擬方式發(fā)生變化,以模擬方式改變了液晶的透光率,實(shí)現(xiàn)了灰度顯示??娠@示的灰度級(jí)數(shù)由液晶電壓(模擬電壓)的選擇分支的數(shù)目決定。
接著,用圖1說明源驅(qū)動(dòng)器SD的詳細(xì)的結(jié)構(gòu)。
源驅(qū)動(dòng)器SD分別驅(qū)動(dòng)100×3(RGB)個(gè)像素(液晶顯示元件),進(jìn)行26=64級(jí)灰度的顯示。即,從圖2所示的控制器4輸出的顯示數(shù)據(jù)D分別由6位的3種顯示數(shù)據(jù)(DR(對應(yīng)于紅)、DG(對應(yīng)于綠)、DB(對應(yīng)于藍(lán)))構(gòu)成。
如圖1所示,源驅(qū)動(dòng)器SD包括輸入閂鎖電路21、移位寄存電路22、取樣存儲(chǔ)電路23、保持存儲(chǔ)電路(保持存儲(chǔ)電路部,存儲(chǔ)電路)24、電平移位電路(變換部,變換電路)25、DA變換電路(變換部,變換電路)26、輸出電路(變換部,變換電路)27、開關(guān)電路(開關(guān)電路部)28和基準(zhǔn)電壓發(fā)生電路29。
移位寄存電路22與所輸入的時(shí)鐘信號(hào)CK同步地,使所輸入的啟動(dòng)脈沖SP移位??刂菩盘?hào)從移位寄存電路22的各級(jí)輸出到取樣存儲(chǔ)電路23中。
再有,啟動(dòng)脈沖SP是與數(shù)據(jù)信號(hào)D的水平同步信號(hào)LS同步的信號(hào)。另外,在移位寄存電路22中,被移位的啟動(dòng)脈沖SP作為啟動(dòng)脈沖SP被輸入到相鄰的源驅(qū)動(dòng)器SD的移位寄存電路中,并同樣地被移位。然后,該啟動(dòng)脈沖SP從控制器4被傳送至最遠(yuǎn)的源驅(qū)動(dòng)器SD的移位寄存電路中。
輸入閂鎖電路21備有與各色對應(yīng)的輸入端子。而且,輸入閂鎖電路21暫時(shí)地閂鎖被分別串行輸入到這些端子的顯示數(shù)據(jù)DR、DG、DB(各6位),并送至取樣存儲(chǔ)電路23。
取樣存儲(chǔ)電路23使用來自移位寄存電路22的各級(jí)的輸出信號(hào)(控制信號(hào)),對從輸入閂鎖電路21以時(shí)分方式送來的顯示數(shù)據(jù)DR、DG、DB(R、G、B各6位,總計(jì)18位)進(jìn)行取樣(以時(shí)分方式取樣)。
然后,在1個(gè)水平同步期間部分的顯示數(shù)據(jù)DR、DG、DB齊備以前,取樣存儲(chǔ)電路23暫時(shí)地存儲(chǔ)各顯示數(shù)據(jù)DR、DG、DB。
然后,在取樣存儲(chǔ)電路23中,在1個(gè)水平同步期間部分的顯示數(shù)據(jù)DR、DG、DB已齊備時(shí),在水平同步信號(hào)LS被輸入到保持存儲(chǔ)電路24的同時(shí),各顯示數(shù)據(jù)DR、DG、DB也被輸入到保持存儲(chǔ)電路24中。
保持存儲(chǔ)電路24依據(jù)水平同步信號(hào)LS,閂鎖所輸入的顯示數(shù)據(jù)DR、DG、DB,在下一個(gè)水平同步信號(hào)LS輸入之前保持(維持)這些數(shù)據(jù),并輸出到電平移位電路25中。關(guān)于保持存儲(chǔ)電路24的結(jié)構(gòu),將在以后詳述。
電平移位電路25由于適合于對施加到液晶面板1的電壓電平進(jìn)行處理的下一級(jí)的DA變換電路26,所以是通過升壓等對顯示數(shù)據(jù)DR、DG、DB的信號(hào)電平進(jìn)行變換的電路。
即,電平移位電路25將顯示數(shù)據(jù)DR、DG、DB的信號(hào)電平進(jìn)行電平變換,變換至施加于液晶面板1的最大驅(qū)動(dòng)電壓電平,生成數(shù)字的顯示數(shù)據(jù)D’R、D’G、D’B(各6位)。然后,電平移位電路25將顯示數(shù)據(jù)D’R、D’G、D’B輸出到DA變換電路26中。
基準(zhǔn)電壓發(fā)生電路29依據(jù)來自液晶驅(qū)動(dòng)電源5(參照圖2)的基準(zhǔn)電壓VR,產(chǎn)生用于灰度顯示的64個(gè)電平的模擬電壓,輸出到DA變換電路26中。該模擬電壓為施加于液晶面板1的源信號(hào)線14的灰度顯示電壓(在64級(jí)灰度顯示的情況下,為64個(gè)電平的電壓值)的DA變換電路26將從電平移位電路25輸入的顯示數(shù)據(jù)D’R、D’G、D’B變換為模擬電壓。即,DA變換電路26根據(jù)顯示數(shù)據(jù)D’R、D’G、D’B,從64個(gè)電平的電壓值中選擇1個(gè)電平,輸出到輸出電路27中。
即,如圖11所示,DA變換電路26有對應(yīng)于6位中的每一位(位0~位5)的開關(guān)(SW0~SW5)。
而且,DA變換電路26分別選擇與6位的顯示數(shù)據(jù)D’R、D’G、D’B對應(yīng)的開關(guān)SW0~SW5。由此,DA變換電路26選擇從基準(zhǔn)電壓發(fā)生電路29輸入的64個(gè)電平的電壓值中的1個(gè)電平。
輸出電路27對被DA變換電路26選擇的模擬信號(hào)進(jìn)行放大,并且變?yōu)榈妥杩馆敵?,生成灰度顯示電壓。然后,將所生成的灰度顯示電壓輸出到開關(guān)電路28中。
該輸出電路27是緩沖電路,例如是由使用了差動(dòng)放大電路的電壓跟隨電路構(gòu)成。
開關(guān)電路28有用于控制灰度顯示電壓的輸出的模擬開關(guān)。該模擬開關(guān)依據(jù)從保持存儲(chǔ)電路24輸入的LSOUT(如后述;為顯示啟動(dòng)信號(hào)),ON(導(dǎo)通)/OFF(非導(dǎo)通)狀態(tài)發(fā)生切換。
如為導(dǎo)通狀態(tài),則開關(guān)電路28將與灰度電平對應(yīng)的模擬信號(hào)(灰度顯示電壓(驅(qū)動(dòng)信號(hào)))經(jīng)輸出端子X1~X100、Y1~Y100、Z1~Z100同時(shí)一并輸出給液晶面板1的源信號(hào)線14(參照圖3)。
這樣一來,64級(jí)灰度顯示的各源驅(qū)動(dòng)器SD根據(jù)顯示數(shù)據(jù)DR、DG、DB,將與灰度電平對應(yīng)的模擬信號(hào)輸出給液晶面板1,進(jìn)行64級(jí)灰度的顯示。
再有,灰度顯示電壓的輸出端子X1~X100、Y1~Y100、Z1~Z100分別是與顯示數(shù)據(jù)DR、DG、DB對應(yīng)的輸出端子,分別由X、Y、Z共100個(gè)端子構(gòu)成。
另外,以后詳述開關(guān)電路28的工作。
這里,用圖9說明在源驅(qū)動(dòng)器SD的主要的塊結(jié)構(gòu)中供電的電源。
再有,所謂圖9所示的邏輯電路,是指在低電壓下可驅(qū)動(dòng)的邏輯電路部分,稱為輸入閂鎖電路21、移位寄存電路22、取樣存儲(chǔ)電路23。
如圖9所示,邏輯電源和邏輯GND被連接到邏輯電路和保持存儲(chǔ)電路24上。
另外,模擬電源是用于驅(qū)動(dòng)液晶面板1的高電壓電源。而且,該模擬電源、模擬GND和SUB-GND被連接到電平移位電路(高電壓側(cè))25、DA變換電路26、輸出電路27和開關(guān)電路28上。再有,SUB-GND是為了使電源更加穩(wěn)定而設(shè)置的。
接著,說明保持存儲(chǔ)電路24。
如圖6(a)所示,保持存儲(chǔ)電路24包括控制電路(控制裝置)31、延遲電路(延遲裝置)32...、以及保持閂鎖單元(保持閂鎖裝置、閂鎖單元)33...、倒相電路34、34。
再有,保持存儲(chǔ)電路24對1個(gè)輸出電路27包括多個(gè)(對應(yīng)于輸出端子的數(shù)目)的保持閂鎖單元33。即,保持存儲(chǔ)電路24對6位的顯示數(shù)據(jù)包括6個(gè)保持閂鎖單元33。
圖6(b)是示出圖6(a)所示的B區(qū)域的保持閂鎖單元33的圖。如該圖所示,各保持閂鎖單元33被設(shè)計(jì)成輸入對應(yīng)的顯示數(shù)據(jù)D和水平同步信號(hào)LS。而且,各保持閂鎖單元33被設(shè)計(jì)成按照水平同步信號(hào)LS的輸入時(shí)序?qū)@示數(shù)據(jù)D輸出到對應(yīng)輸出端子上。
另外,在保持存儲(chǔ)電路24中,保持閂鎖單元33...被分為左右2個(gè)組(對應(yīng)于輸出端子X1~Z50的第1組和對應(yīng)于輸出端子Z100~X51的第2組)。
另外,保持閂鎖單元33的閂鎖(對保持閂鎖單元33的水平同步信號(hào)LS的輸入)對每組并行地進(jìn)行。
另外,在保持閂鎖電路24中,從兩端向中央依次將水平同步信號(hào)LS供給各保持閂鎖單元33。
即,在對應(yīng)于輸出端子X1~Z50的第1組中,從左側(cè)起依次供給水平同步信號(hào)LS。另一方面,在對應(yīng)于輸出端子Z100~X51的第2組中,從右側(cè)起依次供給水平同步信號(hào)LS。
另外,在保持閂鎖單元33的列中的兩端,對每個(gè)組包括(對應(yīng))3個(gè)延遲電路32。
在保持閂鎖單元33的列中的兩端配備的保持閂鎖單元33(對應(yīng)于輸出端子X1、Z100的保持閂鎖單元)中,經(jīng)多級(jí)(此處為2級(jí))倒相電路34、34分別供給水平同步信號(hào)LS。
另外,在這些相鄰的保持閂鎖單元(對應(yīng)于輸出端子Y1、Y100的保持閂鎖單元)中,供給在1個(gè)延遲電路32中延遲了的水平同步信號(hào)LS。
此外,在該相鄰的保持閂鎖單元(對應(yīng)于輸出端子Z1、X100的保持閂鎖單元)中,供給在2個(gè)延遲電路32中延遲了的水平同步信號(hào)LS。另外,在該相鄰以后的保持閂鎖單元(對應(yīng)于輸出端子X2~Z99的保持閂鎖單元)中,供給在3個(gè)延遲電路32中延遲了的水平同步信號(hào)LS。
這樣,在保持存儲(chǔ)電路24中,串行輸入的水平同步信號(hào)LS被錯(cuò)開相當(dāng)于延遲電路32的延遲時(shí)間的時(shí)間部分,輸入到各保持閂鎖單元33中。
此外,按照該水平同步信號(hào)LS的輸入時(shí)序,顯示數(shù)據(jù)DR、DG、DB從取樣存儲(chǔ)電路23被取入到各保持閂鎖單元33,輸出給電平移位電路25。
從而,電平移位電路25也被錯(cuò)開相當(dāng)于上述延遲時(shí)間的時(shí)間部分,進(jìn)行工作。
接著,用圖10和圖6(a)說明保持存儲(chǔ)電路24的控制電路31的結(jié)構(gòu)。
控制電路31根據(jù)經(jīng)倒相電路34、34輸入的水平同步信號(hào)LS和經(jīng)后述的延遲電路32輸入的水平同步信號(hào)LS,生成LSOUT并輸出給開關(guān)電路28。
即,被設(shè)計(jì)成利用從控制電路31輸出的LSOUT來切換開關(guān)電路28的模擬開關(guān)的ON(導(dǎo)通)/OFF(非導(dǎo)通)狀態(tài)。
如圖10或圖6(a)所示,輸入給保持存儲(chǔ)電路24的水平同步信號(hào)(閂鎖信號(hào))LS經(jīng)2個(gè)倒相電路34,輸入給控制電路31的第1輸入端子CTRB-LS。
另外,該第1輸入端子CTRB-LS經(jīng)一級(jí)倒相電路35,被連接到NAND型的R-S觸發(fā)器(R-SF/F)的一方的輸入端子RB上。
另外,控制電路31的第2輸入端子CTSB-LS經(jīng)上述多級(jí)的延遲電路32,與第1輸入端子CTRB-LS連接。另外,第2輸入端子CTSB-LS經(jīng)一級(jí)倒相電路36,被連接到R-SF/F的另一方的輸入端子SB上。
接著,用圖12說明保持存儲(chǔ)電路24的控制電路31和開關(guān)電路28的工作。圖12是控制電路31中的信號(hào)的時(shí)序圖。
如上所述,開關(guān)電路28的模擬開關(guān)根據(jù)從保持存儲(chǔ)電路24的控制電路31輸出的LSOUT,被切換ON(導(dǎo)通)/OFF(非導(dǎo)通)狀態(tài)。
如果被輸入到控制電路31的第1輸入端子CTRB-LS的水平同步信號(hào)LS從“低”電平變到“高”電平,則如圖12所示,來自控制電路31的輸出信號(hào)即LSOUT與水平同步信號(hào)LS一樣,從“低”電平變到“高”電平。然后,該“高”電平的LSOUT被供給開關(guān)電路28中的各模擬開關(guān)的柵。
其結(jié)果是,模擬開關(guān)成為OFF(非導(dǎo)通)狀態(tài),全部輸出端子X1~Z100同時(shí)成為高阻抗?fàn)顟B(tài)(HiZ)。再有,此時(shí),供給R-SF/F的輸入端子RB的輸入信號(hào)從“高”電平變到“低”電平。
其后,從“低”電平變到“高”電平的水平同步信號(hào)(左-LS)經(jīng)第1組的最終的延遲電路32,被供給控制電路31的第2輸入端子CTSB-LS。據(jù)此,供給R-SF/F的輸入端子SB的輸入信號(hào)從“高”電平變到“低”電平。
從而,LSOUT從“高”電平變到“低”電平。然后,該“低”電平的LSOUT被供給開關(guān)電路28中的各模擬開關(guān)的柵。
其結(jié)果是,模擬開關(guān)成為ON(導(dǎo)通狀態(tài)),全部輸出端子X1~Z100的高阻抗?fàn)顟B(tài)同時(shí)解除(HiZ解除)。據(jù)此,從各輸出端子X1~Z100一并同時(shí)輸出灰度顯示電壓,作為模擬信號(hào)。
如上所述,在本液晶顯示裝置中,保持存儲(chǔ)電路24包括使對一部分的保持閂鎖單元33的水平同步信號(hào)LS的輸入延遲的延遲電路32。
從而,在本液晶顯示裝置中,閂鎖顯示數(shù)據(jù)的時(shí)刻因保持閂鎖單元33而異。因此,將顯示數(shù)據(jù)輸出給電平移位電路25的時(shí)刻也因保持閂鎖單元33而異。
由此,在本液晶顯示裝置中,用于驅(qū)動(dòng)各保持閂鎖單元33和各電平移位電路25的電源電流的輸入時(shí)刻同樣是不一致的。因此,可防止用于流過電流的線中流過的峰值電流(流過邏輯電源和邏輯GND的峰值電流)變得過大。從而,可避免起因于如此過大的峰值電流的噪聲的發(fā)生。
此外,在本液晶顯示裝置中,控制電路31被設(shè)計(jì)成在全部保持閂鎖單元33將顯示數(shù)據(jù)輸出給電平移位電路后,輸出顯示啟動(dòng)信號(hào)LSOUT。因此,在顯示啟動(dòng)信號(hào)LSOUT輸出時(shí),從全部保持閂鎖單元33輸出顯示數(shù)據(jù),達(dá)到全部灰度顯示電壓由電路25~27生成的階段。
然后,在本液晶顯示裝置中,在這樣的階段接受到顯示啟動(dòng)信號(hào)LSOUT的開關(guān)電路28將全部灰度顯示電壓一并輸出給液晶面板1的全部源信號(hào)線14。
由此,在本液晶顯示裝置中,灰度顯示電壓的輸出時(shí)刻并不分散。即,將灰度顯示電壓同時(shí)輸出給液晶面板1的全部源信號(hào)線14。因此,例如在液晶面板1中,充電到灰度顯示電壓的時(shí)間一致。從而,可避免在液晶面板1中產(chǎn)生顯示不均勻。
另外,在本液晶顯示裝置中,控制電路31被設(shè)計(jì)成將最遲被輸入的水平同步信號(hào)LS輸入給保持閂鎖單元33,并根據(jù)該輸入將顯示啟動(dòng)信號(hào)LSOUT輸出給液晶面板1。由此,可很容易設(shè)定由控制電路31產(chǎn)生的顯示啟動(dòng)信號(hào)LSOUT的輸出的時(shí)刻。
另外,在本液晶顯示裝置中,延遲電路32被配置在對一部分的保持閂鎖單元33的水平同步信號(hào)LS的輸入路徑上,被設(shè)計(jì)成輸入水平同步信號(hào)LS,經(jīng)過預(yù)定時(shí)間后輸出給保持閂鎖單元33。由此,可容易使對一部分保持閂鎖單元33的水平同步信號(hào)LS的輸入延遲。
另外,保持閂鎖單元33具備與灰度顯示電壓的數(shù)目(源信號(hào)線14的數(shù)目)相同的數(shù)目。另外,保持閂鎖單元33被分為2個(gè)組,同時(shí)各組分別有延遲電路32,延遲了的水平同步信號(hào)LS被輸入到各組的保持閂鎖單元33中。
由此,對每組進(jìn)行使用了延遲電路32的閂鎖。從而,可縮短被輸入給控制電路31的水平同步信號(hào)LS(有最長延遲的水平同步信號(hào)LS)的延遲程度。因此,在水平同步信號(hào)LS被輸入給控制電路31后,可延長直至下一個(gè)水平同步信號(hào)LS被輸入給保持閂鎖單元33(延遲電路32)的時(shí)間。
即,在從源驅(qū)動(dòng)器SD輸出水平同步信號(hào)LS后,可延長直至下一個(gè)水平同步信號(hào)被輸入給源驅(qū)動(dòng)器SD的時(shí)間。其結(jié)果是,可防止源驅(qū)動(dòng)器SD產(chǎn)生的水平同步信號(hào)LS被誤認(rèn),可防止源驅(qū)動(dòng)器SD的誤工作。
另外,在本顯示裝置中,水平同步信號(hào)LS被設(shè)計(jì)成對各組并行輸入。
另外,上述各組被構(gòu)成為具有各自串聯(lián)配置了多個(gè)延遲電路32的延遲電路列。而且,各延遲電路32被設(shè)計(jì)成將輸入了的水平同步信號(hào)LS在經(jīng)過預(yù)定時(shí)間后輸出給與其自身連接的保持閂鎖單元33和延遲電路32。由此,根據(jù)各組中的延遲電路32的數(shù)目,可設(shè)定保持閂鎖單元33產(chǎn)生的閂鎖時(shí)刻數(shù)目。從而,可使閂鎖時(shí)刻更加不一致,因此峰值電流更小。
另外,控制電路31被設(shè)定為輸入被屬于1個(gè)特定組(第1組)的延遲電路32延遲了的水平同步信號(hào)LS。進(jìn)而,第1組形成具有將延遲電路32列的末端的延遲電路32與控制電路31連接的電路列的結(jié)構(gòu)。而且,該末端的延遲電路32被設(shè)計(jì)成將被輸入的水平同步信號(hào)LS在經(jīng)過預(yù)定時(shí)間后輸出給與其自身連接的保持閂鎖單元33和控制電路31。由此,可從特定組的延遲電路32簡單地將水平同步信號(hào)LS輸出給控制電路31。
再有,經(jīng)上述延遲電路32的連接形態(tài)未作特別限定。例如,水平同步信號(hào)LS不按Z100、Y100...Z51、X51那樣的順序向左流動(dòng),而可以按X51、Y51...Y100、Z100那樣的順序向右流動(dòng)。
另外,對本實(shí)施例來說,圖6(a)示出下述結(jié)構(gòu)例從保持閂鎖單元33中的第1組的末級(jí)的(左端的)延遲電路32輸出的水平同步信號(hào)(末級(jí)輸出)左-LS輸入給控制電路31的第2輸入端子CTSB-LS。然而,本液晶顯示裝置不限定于這樣的結(jié)構(gòu)例。
例如,如圖7所示,本液晶顯示裝置可形成下述結(jié)構(gòu)從第2組的末級(jí)的(右端的)延遲電路32輸出的水平同步信號(hào)(末級(jí)輸出)右-LS輸入給控制電路31的第2輸入端子CTSB-LS。
或者,如圖8所示,可這樣構(gòu)成本液晶顯示裝置,使得每組各配置1個(gè)延遲電路32。按照該結(jié)構(gòu),形成了將多個(gè)保持閂鎖單元33與1個(gè)延遲電路32連接的結(jié)構(gòu)。
另外,對第1組和第2組可配置數(shù)目互不相同的延遲電路32。這時(shí),最好形成這樣的結(jié)構(gòu)將供給延遲電路32的個(gè)數(shù)多的一方的組的閂鎖信號(hào)LS輸入連接到控制電路31的第1輸入端子CTRB-LS上。
另外,在本實(shí)施例中,保持存儲(chǔ)電路24的保持閂鎖單元33被分為左右2個(gè)組。然而,關(guān)于這些保持閂鎖單元33的組數(shù),1個(gè)也可,3個(gè)以上也可。
另外,在本實(shí)施例中,在保持存儲(chǔ)電路24中具備2個(gè)倒相電路34。然而,倒相電路34的數(shù)目1個(gè)也可,3個(gè)以上也可。
另外,在本液晶顯示裝置中,驅(qū)動(dòng)器IC2和驅(qū)動(dòng)器IC3與液晶面板1的ITO(銦錫氧化膜)端子電連接。關(guān)于這樣的電連接,例如可通過安裝TCP(帶式載體封裝)來進(jìn)行。TCP是在具有布線的膜上安裝了IC芯片的封裝。
另外,例如也可經(jīng)ACF(各向異性導(dǎo)電膜)將IC芯片以熱壓焊方式安裝在液晶面板1的ITO端子上而進(jìn)行該電連接。
另外,為了使本液晶顯示裝置小型化,可用1個(gè)芯片(或者2至3個(gè)芯片)構(gòu)成控制器4、液晶驅(qū)動(dòng)電源5、驅(qū)動(dòng)器IC2、IC3。
另外,在本實(shí)施例中,用液晶顯示裝置作為顯示模塊加以說明。然而,如果是根據(jù)顯示數(shù)據(jù)進(jìn)行顯示的顯示裝置,作為本發(fā)明的顯示模塊,并不限定于液晶顯示裝置。
如上所述,本發(fā)明的驅(qū)動(dòng)裝置(本驅(qū)動(dòng)裝置)被設(shè)計(jì)成包括根據(jù)所輸入的水平同步信號(hào),配備了閂鎖并輸出1個(gè)水平同步期間部分的顯示數(shù)據(jù)的閂鎖單元的存儲(chǔ)電路;根據(jù)從閂鎖單元輸出的顯示數(shù)據(jù),生成用于驅(qū)動(dòng)顯示部的多個(gè)驅(qū)動(dòng)信號(hào)的變換電路;以及輸入由變換電路生成的多個(gè)驅(qū)動(dòng)信號(hào),并輸出給顯示部的開關(guān)電路,上述存儲(chǔ)電路包括使對一部分閂鎖單元的水平同步信號(hào)的輸入延遲的延遲電路;以及全部閂鎖單元輸出顯示數(shù)據(jù)后,將顯示啟動(dòng)信號(hào)輸出給開關(guān)電路的控制電路,上述閂鎖電路根據(jù)顯示啟動(dòng)信號(hào)的輸入將所輸入的多個(gè)驅(qū)動(dòng)信號(hào)同時(shí)輸出給顯示部。
本驅(qū)動(dòng)裝置具有根據(jù)水平同步信號(hào),將驅(qū)動(dòng)信號(hào)輸出給液晶面板等顯示部的所謂源驅(qū)動(dòng)器的功能。
這里,所謂驅(qū)動(dòng)信號(hào),是指用于輸入到顯示部的源線(源信號(hào)線)中的信號(hào)。另外,驅(qū)動(dòng)信號(hào)的數(shù)目根據(jù)顯示部中的源線的數(shù)目和信號(hào)的顏色數(shù)目等來決定。
即,本驅(qū)動(dòng)裝置根據(jù)水平同步信號(hào),借助于存儲(chǔ)電路的閂鎖單元閂鎖1個(gè)水平期間部分的顯示數(shù)據(jù)。然后,借助于變換電路將被閂鎖的顯示數(shù)據(jù)變換為驅(qū)動(dòng)信號(hào),經(jīng)開關(guān)電路輸出給顯示部。
這里,變換電路是用于生成驅(qū)動(dòng)信號(hào)的電路。作為這樣的變換電路,例如可舉出變換顯示數(shù)據(jù)的電平的電平移位電路,或者根據(jù)進(jìn)行了電平變換的顯示數(shù)據(jù)而選擇模擬電壓的DA變換電路等。
另外,特別是,在本驅(qū)動(dòng)裝置中,存儲(chǔ)電路包括使對一部分閂鎖單元的水平同步信號(hào)的輸入延遲的延遲電路。
從而,在本驅(qū)動(dòng)裝置中,用閂鎖單元來閂鎖顯示數(shù)據(jù)的時(shí)刻可以是多個(gè)。因此,將顯示數(shù)據(jù)輸出給變換電路的時(shí)刻(驅(qū)動(dòng)信號(hào)的生成時(shí)刻)也因閂鎖單元而異。
由此,在本驅(qū)動(dòng)裝置中,用于驅(qū)動(dòng)閂鎖單元和變換電路的電源電流的輸入時(shí)刻同樣并不一致。因此,可防止過大的峰值電流(驅(qū)動(dòng)全部閂鎖單元和變換電路的電流)流過用于流動(dòng)電源電流的線中。從而,可避免起因于這樣的峰值電流的噪聲的發(fā)生。
此外,在本驅(qū)動(dòng)裝置中,存儲(chǔ)電路包括控制電路。該控制電路將顯示啟動(dòng)信號(hào)(輸出定時(shí)信號(hào))輸出給開關(guān)電路。
特別是,在本驅(qū)動(dòng)裝置中,控制電路被設(shè)計(jì)成在用全部閂鎖單元將顯示數(shù)據(jù)輸出給變換電路后,輸出顯示啟動(dòng)信號(hào)。即,在顯示啟動(dòng)信號(hào)輸出時(shí),從全部閂鎖單元輸出顯示數(shù)據(jù),達(dá)到用變換電路生成了全部驅(qū)動(dòng)信號(hào)的階段。
然后,在本驅(qū)動(dòng)裝置中,在這樣的階段接受到顯示啟動(dòng)信號(hào)的開關(guān)電路將全部驅(qū)動(dòng)信號(hào)一并輸出給顯示部的全部源線。
由此,在本驅(qū)動(dòng)裝置中,驅(qū)動(dòng)信號(hào)的輸出時(shí)刻并不分散。即,可將驅(qū)動(dòng)信號(hào)同時(shí)輸出給顯示部的全部源線。因此,例如在顯示部中,充電到驅(qū)動(dòng)信號(hào)的時(shí)間一致。從而,可避免在顯示部中產(chǎn)生顯示不均勻。
另外,在本驅(qū)動(dòng)裝置中,控制電路最好被設(shè)計(jì)成將最遲被輸入的水平同步信號(hào)輸入給閂鎖單元,并根據(jù)該輸入將顯示啟動(dòng)信號(hào)輸出給顯示部。由此,可很容易設(shè)定顯示啟動(dòng)信號(hào)的輸出時(shí)刻。
另外,在本驅(qū)動(dòng)裝置中,延遲電路最好被配置在對一部分閂鎖單元的水平同步信號(hào)的輸入路徑上,被設(shè)計(jì)成輸入水平同步信號(hào),經(jīng)過預(yù)定時(shí)間后輸出給閂鎖單元。由此,可容易使對一部分閂鎖單元的水平同步信號(hào)的輸入延遲。
另外,閂鎖單元最好具備與驅(qū)動(dòng)信號(hào)相同的數(shù)目。另外,在該結(jié)構(gòu)中,閂鎖單元最好被分為多個(gè)組,同時(shí)各組分別有延遲電路,延遲了的水平同步信號(hào)被輸入到各組的至少1個(gè)閂鎖單元中。
由此,對每組進(jìn)行使用了延遲電路的閂鎖。從而,可縮短被輸入給控制電路的水平同步信號(hào)(有最長延遲的水平同步信號(hào))的延遲程度。因此,在水平同步信號(hào)被輸入給控制電路后,可延長直至下一個(gè)水平同步信號(hào)被輸入給閂鎖單元(延遲電路)的時(shí)間。其結(jié)果是,可防止控制電路或者閂鎖單元(延遲電路)產(chǎn)生的水平同步信號(hào)被誤認(rèn),可防止驅(qū)動(dòng)電路的誤工作。
另外,這時(shí),最好將水平同步信號(hào)對各組并行輸入。
另外,在上述各組中包括多個(gè)延遲電路時(shí),最好構(gòu)成為具有各自串聯(lián)配置了這些延遲電路的延遲電路列。而且,各延遲電路最好被設(shè)計(jì)成將輸入了的水平同步信號(hào)在經(jīng)過預(yù)定時(shí)間后輸出給與其自身連接的閂鎖單元和延遲電路。
在該結(jié)構(gòu)中,根據(jù)各組中的延遲電路的數(shù)目,可設(shè)定閂鎖單元產(chǎn)生的閂鎖時(shí)刻數(shù)目。從而,可使閂鎖時(shí)刻更加不一致,因此可使峰值電流更小。
另外,控制電路最好被設(shè)定為輸入被屬于1個(gè)特定組的延遲電路延遲了的水平同步信號(hào)。
另外,該特定組最好是具有將延遲電路列的末端的延遲電路與控制電路連接的電路列的結(jié)構(gòu)。而且,該末端的延遲電路最好被設(shè)計(jì)成將所輸入的水平同步信號(hào)在經(jīng)過預(yù)定時(shí)間后輸出給與其自身連接的閂鎖單元和控制電路。由此,可從特定組的延遲電路簡單地將水平同步信號(hào)輸出給控制電路。
另外,上述特定組與其它組相比,最好具有由最多的延遲電路構(gòu)成的延遲電路列。
另外,也可以說本發(fā)明的目的在于提供一種謀求電源電流的峰值減少、同時(shí)可防止因水平同步信號(hào)(閂鎖信號(hào))被誤認(rèn)而造成的誤工作、可防止輸出時(shí)刻的分散性的驅(qū)動(dòng)裝置,以及配備該驅(qū)動(dòng)裝置的顯示模塊。
另外,可按以下方式表現(xiàn)圖13所示的結(jié)構(gòu)。圖13所示的X驅(qū)動(dòng)器由下述部分構(gòu)成移位寄存器101;K位(這里,K=4)并列的閂鎖A電路102;一起閂鎖的閂鎖B電路103;對4位DI1~DI4進(jìn)行譯碼,制成16個(gè)DO0~DO15的譯碼器104;將譯碼器104的輸出提升至液晶驅(qū)動(dòng)電壓的電平移位器105;以及將電平移位器105的輸出供給控制端子、選擇24=16個(gè)電平的灰度信號(hào)中的1個(gè)信號(hào)的模擬開關(guān)組106。
這里,在閂鎖A電路102的各級(jí)的內(nèi)部各連接4個(gè)半閂鎖器107,在閂鎖B電路103的各級(jí)的內(nèi)部各連接4個(gè)半閂鎖器108。從而,閂鎖A電路102的各級(jí)與移位寄存器101的相應(yīng)級(jí)的輸出Qn(n為1~M的整數(shù))同步地取入4位PD1~PD4。這樣一來,所閂鎖的數(shù)據(jù)用閂鎖脈沖LCL被一起取入閂鎖B電路103中。在閂鎖B電路103中所閂鎖的數(shù)據(jù)對各級(jí)用譯碼器104進(jìn)行譯碼。
然后,如果利用D11~D14的數(shù)據(jù)選擇DO0~DO15中的1個(gè),則經(jīng)電平移位器105,選擇16個(gè)模擬開關(guān)組106中的1個(gè),作為從外部供給的16個(gè)液晶驅(qū)動(dòng)電壓的灰度電平GSV0~GSV15內(nèi)的相應(yīng)的1個(gè)作為驅(qū)動(dòng)器的輸出供給源線。
另外,圖14可以說是圖13所示的X驅(qū)動(dòng)器驅(qū)動(dòng)時(shí)的信號(hào)的時(shí)序圖。現(xiàn)用圖14說明X驅(qū)動(dòng)器中的信號(hào)(主要的輸入信號(hào)、內(nèi)部信號(hào)、輸出信號(hào))。
對移位寄存器101輸入時(shí)鐘信號(hào)XCL和啟動(dòng)脈沖XSP(輸入信號(hào))。然后,從移位寄存器101將Q1~QM(內(nèi)部輸出信號(hào))輸入到閂鎖A電路102的對應(yīng)級(jí)中。圖中,Qa指來自移位寄存器101的第a級(jí)的輸出。
PD1~4是對第1級(jí)的閂鎖A電路102的輸入信號(hào),是4位的數(shù)字信號(hào)。從閂鎖A電路102輸出QA1~QAM。再有,QAa(1≤a≤M)是閂鎖A電路102的第a級(jí)的輸出信號(hào)。
閂鎖A電路102在來自移位寄存器101的輸出信號(hào)的上升沿對4位數(shù)據(jù)PD1~4進(jìn)行掃描,輸出QA1~QAM。
對閂鎖B電路103輸入閂鎖時(shí)鐘輸入信號(hào)LCL。閂鎖B電路103在閂鎖時(shí)鐘輸入信號(hào)LCL的下降沿對閂鎖A電路102的輸出信號(hào)QAa(1≤a≤M)進(jìn)行掃描,輸出QB。然后,經(jīng)譯碼器104、電平移位器105、模擬開關(guān)106,輸出模擬化了的最終的輸出信號(hào)0。再有,信號(hào)中的“i”意味著第i行的數(shù)據(jù)。
另外,以往,由于液晶顯示裝置在電視用畫面和個(gè)人計(jì)算機(jī)用畫面方面的有效應(yīng)用,在要求大畫面化的基礎(chǔ)上,開發(fā)不斷取得進(jìn)展。另一方面,在最近,由于在市場急劇擴(kuò)大的移動(dòng)電話等便攜式終端方面的有效應(yīng)用,適合于便攜式顯示裝置的中小型液晶顯示裝置以及液晶驅(qū)動(dòng)裝置的開發(fā)正在取得進(jìn)展。從而,與符合于上述用途的液晶顯示裝置以及液晶驅(qū)動(dòng)裝置的畫面一致地,液晶驅(qū)動(dòng)裝置還強(qiáng)烈要求小型、質(zhì)輕、低功耗(含電池驅(qū)動(dòng))、多輸出、高速、顯示品質(zhì)提高,特別是,強(qiáng)烈要求低成本。
另外,圖15所示的交流信號(hào)發(fā)生電路206可以對掃描線中對應(yīng)于選擇時(shí)刻的時(shí)鐘脈沖CL1進(jìn)行計(jì)數(shù),可以使施加于多條掃描線中的每一條的交流信號(hào)M的極性改變。另外,掃描驅(qū)動(dòng)器203根據(jù)時(shí)鐘脈沖CL1,用交流信號(hào)切換由進(jìn)行移位工作的移位寄存器和接受其輸出信號(hào)的驅(qū)動(dòng)電壓發(fā)生電路所形成的驅(qū)動(dòng)電壓V1或V5與V2或V6,并輸出給對應(yīng)的掃描線電極,以此使掃描線電極為選擇/非選擇電平。另外,在對每幀中的多條掃描線切換其極性的情況下,用交流信號(hào)M使之成為V2那樣的選擇電平以代替驅(qū)動(dòng)電壓V1,使之成為V6那樣的非選擇電平以代替V5。
另外,關(guān)于圖1所示的結(jié)構(gòu)中的信號(hào)處理,也可表現(xiàn)如下。即,來自控制器4的顯示數(shù)據(jù)DR、DG、DB被輸入給輸入閂鎖電路21并被閂鎖。另一方面,啟動(dòng)脈沖SP與時(shí)鐘信號(hào)CK同步地依次被傳送到移位寄存電路22內(nèi)。然后,響應(yīng)于從該移位寄存電路22的各級(jí)輸出的控制信號(hào),從輸入閂鎖電路21輸出的顯示數(shù)據(jù)DR、DG、DB以時(shí)分方式被取入取樣存儲(chǔ)器23,被暫時(shí)存儲(chǔ)起來。
然后,按照水平同步信號(hào)LS的時(shí)序,如果1行部分的顯示數(shù)據(jù)DR、DG、DB被取入取樣存儲(chǔ)器23中,則存儲(chǔ)于該取樣存儲(chǔ)器23中的顯示數(shù)據(jù)DR、DG、DB在被存儲(chǔ)于保持存儲(chǔ)器24中的同時(shí)被閂鎖。該顯示數(shù)據(jù)DR、DG、DB的閂鎖被維持到下一個(gè)水平同步信號(hào)LS被輸入為止。
其后,所閂鎖的顯示數(shù)據(jù)DR、DG、DB在電平移位電路25中以電平變換方式被變換至施加于液晶面板1的最大驅(qū)動(dòng)電壓電平后,被輸入至D/A變換電路26。然后,在D/A變換電路26中,從根據(jù)由液晶驅(qū)動(dòng)電源5輸出的基準(zhǔn)電壓在基準(zhǔn)電壓發(fā)生電路29中所生成的液晶面板1的施加于源信號(hào)線14的灰度顯示電壓(在64級(jí)灰度顯示的情況下,有64個(gè)電平的電壓值)中選擇與顯示數(shù)據(jù)DR、DG、DB對應(yīng)的1個(gè)電壓值,經(jīng)輸出電路27和開關(guān)電路28輸出。
這樣一來,64級(jí)灰度顯示的各源驅(qū)動(dòng)器SD根據(jù)顯示數(shù)據(jù)DR、DG、DB,將對應(yīng)于灰度電平的模擬信號(hào)輸出給液晶面板1,進(jìn)行64級(jí)灰度的顯示。
另外,在本液晶顯示裝置中,與保持閂鎖單元33一樣,電平移位電路25也錯(cuò)開與延遲電路32所產(chǎn)生的延遲時(shí)間相當(dāng)?shù)臅r(shí)間部分而工作。由此,可減少流入邏輯電源(GND線)的峰值電流。
另外,圖8的結(jié)構(gòu)在左右方向各形成1個(gè)延遲電路,也可以說是將多個(gè)保持閂鎖單元33與1個(gè)延遲電路32連接那樣的結(jié)構(gòu)。另外,在各自(各組)的左右方向(在初級(jí)一側(cè)和末級(jí)一側(cè))延遲電路32的個(gè)數(shù)不同時(shí),被供給延遲電路32的個(gè)數(shù)多的一方的保持閂鎖單元組的閂鎖信號(hào)LS被連接到控制電路31的第1輸入端子CTRB-LS即可。
另外,邏輯電源和邏輯GND雖然與邏輯電路、保持存儲(chǔ)電路24連接,但這時(shí),在用高電壓驅(qū)動(dòng)進(jìn)行切換的電平移位電路25中的噪聲并不增大,可以說上述保持存儲(chǔ)電路24包括了延遲電路32是用來防止這種噪聲的。
另外,關(guān)于本實(shí)施例,可以表述如下。即,如圖1所示,本實(shí)施例的源驅(qū)動(dòng)器SD包括根據(jù)所輸入的水平同步信號(hào)LS閂鎖對應(yīng)于1個(gè)水平同步期間的顯示數(shù)據(jù)D的保持存儲(chǔ)電路24,以及利用電平移位電路25、DA變換電路26和輸出電路27等的變換部將從所閂鎖的顯示數(shù)據(jù)D變換成的多個(gè)驅(qū)動(dòng)信號(hào)輸出給液晶面板1的開關(guān)電路28,用上述驅(qū)動(dòng)信號(hào)驅(qū)動(dòng)液晶面板1。
另外,如圖6(a)所示,在源驅(qū)動(dòng)器SD中,保持存儲(chǔ)電路24包括使所輸入的水平同步信號(hào)LS延遲的延遲電路32;根據(jù)被該延遲電路32延遲了的水平同步信號(hào)LS,閂鎖顯示數(shù)據(jù)D的保持閂鎖單元33;如果輸入被該延遲電路32延遲了的水平同步信號(hào)LS,則將LSOUT(顯示啟動(dòng)信號(hào))輸出給開關(guān)電路28的控制電路31,開關(guān)電路28根據(jù)LSOUT,經(jīng)輸出端子X1~Z100,將多個(gè)驅(qū)動(dòng)信號(hào)同時(shí)輸出給液晶面板1。這里,驅(qū)動(dòng)信號(hào)的數(shù)目根據(jù)液晶面板1的像素?cái)?shù)目及表示顯示數(shù)據(jù)D的顏色的數(shù)目(例如,為RGB三色)等來決定。
由此,根據(jù)被延遲電路32延遲了的水平同步信號(hào)LS閂鎖顯示數(shù)據(jù)D,因而,從保持存儲(chǔ)電路24輸出的顯示數(shù)據(jù)D變得錯(cuò)開由延遲電路造成的延遲時(shí)間部分。從而,可使供給源驅(qū)動(dòng)器SD的電源電流分散,以謀求電源電流的峰值的減少。
另外,根據(jù)LSOUT,通過配備同時(shí)輸出多個(gè)驅(qū)動(dòng)信號(hào)的開關(guān)電路28,可防止輸出驅(qū)動(dòng)信號(hào)的時(shí)刻的分散性。從而,例如可防止液晶面板1中驅(qū)動(dòng)信號(hào)的充電時(shí)間的分散性,可提供沒有顯示不均勻的顯示模塊。
另外,LSOUT最好是指示輸入到延遲電路32前后的水平同步信號(hào)LS的電平變化的信號(hào)。由此,根據(jù)水平同步信號(hào)LS的電平中的“高”與“低”之間的變化,可知開關(guān)電路28輸出驅(qū)動(dòng)信號(hào)的時(shí)刻。從而,利用簡單的結(jié)構(gòu),開關(guān)電路28可同時(shí)輸出多個(gè)驅(qū)動(dòng)信號(hào)。
另外,如圖6(a)所示,保持閂鎖單元33被配備與驅(qū)動(dòng)信號(hào)相同的數(shù)目(與輸出端子X1~Z100相同的數(shù)目),同時(shí)被分為多個(gè)組(這里,為信號(hào)流向右的第1組和信號(hào)流向左的第2組這2個(gè)組),延遲電路32被配備成每個(gè)組至少對應(yīng)1個(gè)(在圖6(a)中,為每組各3個(gè)),水平同步信號(hào)LS對每個(gè)組最好被輸入給保持閂鎖單元33和對應(yīng)的延遲電路32。這里,組的數(shù)目不作特別限定。由此可對每個(gè)組進(jìn)行使用了延遲電路32的閂鎖。
從而,盡管用延遲電路32使水平同步信號(hào)LS延遲,還是可以在例如將延遲了的水平同步信號(hào)LS輸入給控制電路31以后,延長直至輸入下一個(gè)定時(shí)(下一個(gè)水平期間)的水平同步信號(hào)的時(shí)間。其結(jié)果是,可防止水平同步信號(hào)LS的被誤認(rèn),可防止源驅(qū)動(dòng)器SD的誤工作。
另外,最好將對應(yīng)于各組之中某1個(gè)的被延遲電路32延遲了的水平同步信號(hào)LS輸入給控制電路31。再有,在圖6(a)中,左-LS被輸入給控制電路31。由此,利用被延遲了的1個(gè)水平同步信號(hào)LS可產(chǎn)生LSOUT。
從而,例如,采用延遲時(shí)間最長(經(jīng)過最多的延遲電路32)的水平同步信號(hào)LS,將LSOUT輸入給開關(guān)電路28,從而能可靠地同時(shí)輸出全部驅(qū)動(dòng)信號(hào)。
另外,在對應(yīng)于每個(gè)組的延遲電路32的數(shù)目不同的情況下,將水平同步信號(hào)LS輸入給控制電路31的某1個(gè)組最好是對應(yīng)的延遲電路32最多的組中的某1個(gè)組。由此,可采用延遲時(shí)間最長的水平同步信號(hào)LS,將LSOUT輸入給開關(guān)電路28。從而,能可靠地同時(shí)輸出全部驅(qū)動(dòng)信號(hào)。
另外,關(guān)于本發(fā)明的驅(qū)動(dòng)裝置,可以表述如下。即,本發(fā)明的驅(qū)動(dòng)裝置包括根據(jù)所輸入的水平同步信號(hào)閂鎖對應(yīng)于1個(gè)水平同步期間的顯示數(shù)據(jù)的保持存儲(chǔ)電路部;以及將從上述所閂鎖的顯示數(shù)據(jù)被變換部變換成的多個(gè)驅(qū)動(dòng)信號(hào)輸出給顯示部的開關(guān)電路部,是用上述驅(qū)動(dòng)信號(hào)驅(qū)動(dòng)顯示部的驅(qū)動(dòng)裝置,其特征在于上述保持存儲(chǔ)電路部包括使所輸入的上述水平同步信號(hào)延遲的延遲裝置;根據(jù)被該延遲裝置延遲了的上述水平同步信號(hào)閂鎖上述顯示數(shù)據(jù)的保持閂鎖裝置;如輸入被上述延遲裝置延遲了的上述水平同步信號(hào),則將顯示啟動(dòng)信號(hào)輸出給上述開關(guān)電路部的控制裝置,上述開關(guān)電路部根據(jù)上述顯示啟動(dòng)信號(hào),同時(shí)輸出上述多個(gè)驅(qū)動(dòng)信號(hào)。
這里,驅(qū)動(dòng)信號(hào)的數(shù)目根據(jù)顯示部的像素?cái)?shù)目及表示信號(hào)的顏色的數(shù)目(例如,為RGB三色)等來決定。另外,所謂從所閂鎖的顯示數(shù)據(jù)變換為驅(qū)動(dòng)信號(hào)的變換部,例如是指變換所輸入信號(hào)的電平的電平移位電路。另外,該變換部是從根據(jù)基準(zhǔn)電壓而產(chǎn)生的灰度顯示用的模擬電壓中選擇與所輸入的信號(hào)對應(yīng)的電壓的DA變換電路。
在上述的結(jié)構(gòu)中,根據(jù)被該延遲裝置延遲了的水平同步信號(hào)來閂鎖顯示數(shù)據(jù)。由此,從保持存儲(chǔ)電路部輸出的顯示數(shù)據(jù)變得錯(cuò)開由延遲裝置造成的延遲時(shí)間部分。從而,可使供給驅(qū)動(dòng)電路的電源電流分散,以謀求電源電流的峰值的減少。
另外,根據(jù)顯示啟動(dòng)信號(hào),配備同時(shí)輸出多個(gè)驅(qū)動(dòng)信號(hào)的開關(guān)電路部。由此,可防止輸出驅(qū)動(dòng)信號(hào)的時(shí)刻的分散性。從而,例如可防止顯示部中驅(qū)動(dòng)信號(hào)的充電時(shí)間的分散性。進(jìn)而可提供沒有顯示不均勻的顯示模塊。
上述驅(qū)動(dòng)裝置中的保持閂鎖裝置最好被配備與驅(qū)動(dòng)信號(hào)相同的數(shù)目,同時(shí)被分為多個(gè)組,延遲裝置最好被配備成每個(gè)組至少對應(yīng)1個(gè),水平同步信號(hào)對每個(gè)組最好被輸入給保持閂鎖裝置和對應(yīng)的延遲裝置。
按照該結(jié)構(gòu),對每個(gè)組進(jìn)行使用了延遲裝置的閂鎖。
從而,盡管用延遲裝置使水平同步信號(hào)延遲,還是可以在例如將控制裝置(源驅(qū)動(dòng)器)中延遲了的水平同步信號(hào)輸入以后,延長直至輸入下一個(gè)定時(shí)(下一個(gè)水平期間)的水平同步信號(hào)的時(shí)間。其結(jié)果是,可防止源驅(qū)動(dòng)器產(chǎn)生的水平同步信號(hào)的被誤認(rèn),可防止驅(qū)動(dòng)電路(源驅(qū)動(dòng)器)的誤工作。
另外,最好將上述驅(qū)動(dòng)裝置設(shè)計(jì)成對應(yīng)于各組之中某1個(gè)組的被延遲裝置延遲了的水平同步信號(hào)被輸入給控制裝置。按照該結(jié)構(gòu),利用被延遲了的1個(gè)水平同步信號(hào)產(chǎn)生顯示啟動(dòng)信號(hào)。
從而,例如,通過采用延遲時(shí)間最長的水平同步信號(hào),將顯示啟動(dòng)信號(hào)輸入給開關(guān)電路部,能可靠地同時(shí)輸出全部驅(qū)動(dòng)信號(hào)。另外,在上述驅(qū)動(dòng)裝置中,在對應(yīng)于每個(gè)組的延遲裝置的數(shù)目不同的情況下,其中的某1個(gè)組最好是對應(yīng)的延遲裝置最多的組中的某1個(gè)組。按照上述結(jié)構(gòu),可采用延遲時(shí)間最長的水平同步信號(hào),將顯示啟動(dòng)信號(hào)輸入給開關(guān)電路部。從而,能可靠地同時(shí)輸出全部驅(qū)動(dòng)信號(hào)。
另外,在上述驅(qū)動(dòng)裝置中,顯示啟動(dòng)信號(hào)最好是指示輸入到延遲裝置前后的水平同步信號(hào)的電平變化的信號(hào)。按照上述結(jié)構(gòu),根據(jù)水平同步信號(hào)的電平中的“高”與“低”之間的變化,可知開關(guān)電路部輸出驅(qū)動(dòng)信號(hào)的時(shí)刻。從而,利用簡單的結(jié)構(gòu),開關(guān)電路部可同時(shí)輸出多個(gè)驅(qū)動(dòng)信號(hào)。
另外,本發(fā)明的顯示模塊的特征在于,包括上述驅(qū)動(dòng)裝置和使顯示數(shù)據(jù)顯示的顯示部。在該模塊中,可使供給驅(qū)動(dòng)電路的電源電流分散。從而,可謀求電源電流的峰值的減少。另外,可防止輸出驅(qū)動(dòng)信號(hào)的時(shí)刻的分散性,可提供沒有顯示不均勻的顯示模塊。進(jìn)而,可防止水平同步信號(hào)的被誤認(rèn),可提供沒有誤工作的顯示模塊。
記載于發(fā)明的詳細(xì)說明事項(xiàng)中的具體的實(shí)施形態(tài)和實(shí)施例始終是用于闡明本發(fā)明的技術(shù)內(nèi)容的實(shí)施形態(tài)和實(shí)施例。從而,本發(fā)明不應(yīng)局限于這些具體的例子作狹義的解釋。即,在本發(fā)明的宗旨和下述權(quán)利要求的范圍內(nèi),本發(fā)明可進(jìn)行種種變更。
權(quán)利要求
1.一種驅(qū)動(dòng)裝置,其特征在于,它被設(shè)計(jì)成包括根據(jù)所輸入的水平同步信號(hào),配備了閂鎖并輸出1個(gè)水平同步期間部分的顯示數(shù)據(jù)的閂鎖單元的存儲(chǔ)電路;根據(jù)從閂鎖單元輸出的顯示數(shù)據(jù),生成用于驅(qū)動(dòng)顯示部的多個(gè)驅(qū)動(dòng)信號(hào)的變換電路;以及輸入由變換電路生成的多個(gè)驅(qū)動(dòng)信號(hào),并輸出給顯示部的開關(guān)電路,上述存儲(chǔ)電路包括使對一部分閂鎖單元的水平同步信號(hào)的輸入延遲的延遲電路;以及全部閂鎖單元輸出顯示數(shù)據(jù)后,將顯示啟動(dòng)信號(hào)輸出給開關(guān)電路的控制電路,上述開關(guān)電路根據(jù)顯示啟動(dòng)信號(hào)的輸入,將從變換電路輸入的多個(gè)驅(qū)動(dòng)信號(hào)同時(shí)輸出給顯示部。
2.如權(quán)利要求1所述的驅(qū)動(dòng)裝置,其特征在于上述控制電路被設(shè)計(jì)成,輸入最遲被輸入給閂鎖單元的水平同步信號(hào),并根據(jù)該輸入,將顯示啟動(dòng)信號(hào)輸出給顯示部。
3.如權(quán)利要求2所述的驅(qū)動(dòng)裝置,其特征在于上述延遲電路被設(shè)計(jì)成,被配置在對一部分閂鎖單元的水平同步信號(hào)的輸入路徑上,輸入水平同步信號(hào),經(jīng)過預(yù)定時(shí)間后,輸出給閂鎖單元。
4.如權(quán)利要求3所述的驅(qū)動(dòng)裝置,其特征在于上述閂鎖單元被配備成與驅(qū)動(dòng)信號(hào)有相同的數(shù)目。
5.如權(quán)利要求4所述的驅(qū)動(dòng)裝置,其特征在于在上述閂鎖單元被分為多個(gè)組的同時(shí),各組分別有延遲電路,被延遲了的水平同步信號(hào)被輸入給各組中的至少1個(gè)閂鎖單元。
6.如權(quán)利要求5所述的驅(qū)動(dòng)裝置,其特征在于上述水平同步信號(hào)被并行輸入給各組。
7.如權(quán)利要求6所述的驅(qū)動(dòng)裝置,其特征在于上述控制電路輸入被屬于1個(gè)特定組的延遲電路延遲了的水平同步信號(hào)。
8.如權(quán)利要求7所述的驅(qū)動(dòng)裝置,其特征在于上述組被設(shè)計(jì)成,有串聯(lián)配置了多個(gè)延遲電路的延遲電路列,各延遲電路將所輸入的水平同步信號(hào)在經(jīng)過預(yù)定時(shí)間后,輸出給與其自身連接的閂鎖單元和延遲電路。
9.如權(quán)利要求8所述的驅(qū)動(dòng)裝置,其特征在于上述特定組被設(shè)計(jì)成,有將延遲電路列的末端的延遲電路連接到控制電路上的電路列,該末端的延遲電路將所輸入的水平同步信號(hào)在經(jīng)過預(yù)定時(shí)間后,輸出給與其自身連接的閂鎖單元和控制電路。
10.如權(quán)利要求9所述的驅(qū)動(dòng)裝置,其特征在于上述特定組與其它組相比,有由最多的延遲電路構(gòu)成的延遲電路列。
11.一種驅(qū)動(dòng)裝置,它是包括根據(jù)所輸入的水平同步信號(hào),閂鎖對應(yīng)于1個(gè)水平同步期間的顯示數(shù)據(jù)的保持存儲(chǔ)電路部;以及將從上述所閂鎖的顯示數(shù)據(jù)被變換部變換成的多個(gè)驅(qū)動(dòng)信號(hào)輸出給顯示部的開關(guān)電路部,用上述驅(qū)動(dòng)信號(hào)驅(qū)動(dòng)顯示部的驅(qū)動(dòng)裝置,其特征在于上述保持存儲(chǔ)電路部包括使所輸入的上述水平同步信號(hào)延遲的延遲裝置;根據(jù)被該延遲裝置延遲了的上述水平同步信號(hào)閂鎖上述顯示數(shù)據(jù)的保持閂鎖裝置;如輸入被上述延遲裝置延遲了的上述水平同步信號(hào),則將顯示啟動(dòng)信號(hào)輸出給上述開關(guān)電路部的控制裝置,上述開關(guān)電路部根據(jù)上述顯示啟動(dòng)信號(hào),同時(shí)輸出上述多個(gè)驅(qū)動(dòng)信號(hào)。
12.如權(quán)利要求11所述的驅(qū)動(dòng)裝置,其特征在于上述保持閂鎖裝置被配備與驅(qū)動(dòng)信號(hào)相同的數(shù)目,同時(shí)被分為多個(gè)組,上述延遲裝置被配備成上述每個(gè)組至少對應(yīng)1個(gè),上述水平同步信號(hào)對上述每個(gè)組被輸入給上述保持閂鎖裝置和對應(yīng)的上述延遲裝置。
13.如權(quán)利要求12所述的驅(qū)動(dòng)裝置,其特征在于對上述控制電路輸入被上述各組中的對應(yīng)于某1個(gè)組的延遲電路延遲了的上述水平同步信號(hào)。
14.如權(quán)利要求13所述的驅(qū)動(dòng)裝置,其特征在于在對應(yīng)于上述每個(gè)組的延遲裝置的數(shù)目不同的情況下,上述某1個(gè)組是對應(yīng)的延遲裝置最多的組中的某1個(gè)組。
15.如權(quán)利要求11所述的驅(qū)動(dòng)裝置,其特征在于上述顯示啟動(dòng)信號(hào)是表示被輸入給上述延遲裝置的信號(hào)與從該延遲裝置輸出的信號(hào)不同的期間的信號(hào)。
16.一種顯示模塊,其特征在于包括權(quán)利要求1~15的任一項(xiàng)中所述的驅(qū)動(dòng)裝置和使顯示數(shù)據(jù)顯示的顯示部。
全文摘要
源驅(qū)動(dòng)器包括保持存儲(chǔ)電路和開關(guān)電路。保持存儲(chǔ)電路包括使所輸入的水平同步信號(hào)LS延遲的延遲電路;根據(jù)被延遲電路延遲了的水平同步信號(hào)閂鎖顯示數(shù)據(jù)的保持閂鎖單元;如輸入被延遲電路延遲了的水平同步信號(hào),則將顯示啟動(dòng)信號(hào)輸出給開關(guān)電路的控制電路。開關(guān)電路根據(jù)顯示啟動(dòng)信號(hào),同時(shí)輸出多個(gè)驅(qū)動(dòng)信號(hào)。由此,在謀求電源電流的峰值減少的同時(shí),可防止因水平同步信號(hào)的被誤認(rèn)而造成的誤工作,可防止輸出時(shí)刻的分散性。
文檔編號(hào)G09G3/28GK1534586SQ200410031399
公開日2004年10月6日 申請日期2004年3月29日 優(yōu)先權(quán)日2003年3月28日
發(fā)明者清水幸浩 申請人:夏普株式會(huì)社