專利名稱:半導體集成電路及其驅(qū)動方法
技術領域:
本發(fā)明涉及用于半導體集成電路及其驅(qū)動方法的技術。本發(fā)明也涉及一種發(fā)光器件,該發(fā)光器件在其驅(qū)動電路部分和象素部分中含有本發(fā)明的半導體集成電路;特別是,本發(fā)明涉及一種有源矩陣發(fā)光器件,它含有本發(fā)明的半導體集成電路作為驅(qū)動電路部分中的信號線驅(qū)動電路,它含有排列形成矩陣圖案的多個象素,每個象素含有開關元件和發(fā)光元件。
發(fā)光器件的一個實例是有一個陽極和一個陰極的有機發(fā)光二極管(OLED)。它具有在上述陽極和陰極之間夾有有機化合物層的結構。有機化合物層通常有疊層結構,可由Eastman Kodak Company的Tang提出的″空穴輸運層,發(fā)光層和電子輸運層″的疊層結構表示。
為了使發(fā)光元件發(fā)射光,驅(qū)動發(fā)光元件的半導體器件是由有大的導通電流的多晶硅(polysilicon)(多晶硅)形成的。流入發(fā)光元件的電流量和發(fā)光元件的亮度互相成正比,由此,發(fā)光元件發(fā)光強度與流到有機化合物層的電流量有關。作為驅(qū)動發(fā)光元件的半導體器件,使用多晶硅形成的多晶硅晶體管。
然而,使用有發(fā)光元件的發(fā)光器件顯示多灰度級的圖象時,可以給出驅(qū)動器件的方法,例如模擬灰度級法(模擬驅(qū)動法),或數(shù)字灰度級法(數(shù)字驅(qū)動法)。兩者的差別在于,它們控制發(fā)光元件處于發(fā)光或不發(fā)光狀態(tài)的方法。前者,模擬灰度級法利用控制流入發(fā)光元件的電流由此得到灰度級的模擬方法。后者,數(shù)字灰度級法,利用其中發(fā)光元件只能在兩種狀態(tài)驅(qū)動,即開態(tài)(幾乎100%發(fā)光)和關態(tài)(幾乎0%發(fā)光)。
另外,利用發(fā)光元件為實例,提出電流輸入法,借助可以劃分輸入發(fā)光器件的信號類型。在這種電流輸入法中,可以假設控制流入發(fā)光元件的電流量,而不受驅(qū)動發(fā)光元件的TFT的影響。
電流輸入法可應用上述的模擬灰度級法和數(shù)字灰度級法。電流輸入法是一種方法,其中輸入到象素的視頻信號是一個電流,而發(fā)光元件的發(fā)光可以依照流入發(fā)光元件的輸入視頻信號(電流)的電流控制。
下面,參照
圖14解釋使用發(fā)光器件的電流輸入法和由此的驅(qū)動方法的一個象素的電路結構的實例。在圖14中,一個象素具有信號線1401,第一到第三掃描線1402到1404,電源線1405,晶體管1406到1409,電容器元件1410和發(fā)光元件1411。電流源電路1412提供給信號線。
晶體管1406的柵電極連接到第一掃描線1402。晶體管1406的第一電極連接到信號線1401,而它的第二電極連接到晶體管1407的第一電極、晶體管1408的第一電極和晶體管1409的第一電極。晶體管1407的柵電極連接到第二掃描線1403。晶體管1407的第二電極連接到晶體管1408的柵電極。晶體管1408的第二電極連接到電流線1405。晶體管1409的柵電極連接到第三掃描線1404。晶體管1409的第二電極連接到發(fā)光元件1411的電極之一。電容器元件1410連接在晶體管1408的柵電極和第二電極之間,以保持晶體管1408的柵源電壓。電流線1405和發(fā)光元件1411的陰極接收一個給定電位,以保持相互間的電位差。
下面描述從視頻信號寫到光發(fā)射的操作。首先,脈沖輸入到第一掃描線1402和第二掃描線1403,使晶體管1406和1407導通。在這一點流入信號線1401的信號電流用Idata表記,并由電流源電路1412供電。
晶體管1406剛剛導通后,在電容器元件1410上還沒有電荷保存,因此晶體管1408保持在關態(tài)。換言之,這時只有在電容器元件1410上已經(jīng)積累的電荷引起的電流在流動。
其后,電荷慢慢積累在電容器元件1410上,引起兩個電極之間的電位差。當電極間的電位差達到晶體管1408的閾值Vth時,晶體管1408導通產(chǎn)生電流流動。然后流入電容器元件1410的電流慢慢減少。然而,減少的電流并不會停止在電容器元件1410上進行的電荷積累。
在電容1410上的電荷積累,一直持續(xù)到它的兩個電極上的電位差即晶體管1408的柵源電壓,達到一個給定電壓,它是高到足以引起電流Idata在晶體管1408中流動的電壓(VGS)。當電荷積累結束時,電流Idata還在晶體管1408中繼續(xù)流動。如上所述,進行了信號寫操作。最后,第一掃描線1402和第二掃描線1403停止被選擇,關閉晶體管1406和1407。
下面是光發(fā)射操作。脈沖輸入到第三掃描線1404,使晶體管1409導通。通過前述操作中寫入并保持在電容器1410上的VGS,使晶體管1408導通,電流從電流源線1405流動。這引起發(fā)光元件1411發(fā)光。這時如果晶體管1408設置為在飽和區(qū)工作,即使當晶體管1408的源漏電壓被改變時,流入發(fā)光元件1411的光發(fā)射電流IEL也不會偏離Idata。
如前所述,電流輸入法是指一種方法,其中漏電流值等于或與電流源電路1412置定的信號電流值成正比的漏電流在晶體管1408的源漏之間流動,發(fā)光元件1411發(fā)光,其強度與漏電流相應。通過使用對如上所述的電流輸入法象素,可以減少構成象素的各晶體管間的特性漲落的影響,一個期望的電流可以供給它的發(fā)光元件。其它電流輸入法象素電路,已在US6,229,506B1和JP2001-147659A中報道。
在使用電流輸入法的發(fā)光器件中,嚴格反映視頻信號的信號電流必須被輸入到象素。然而,當多晶硅晶體管用于建立輸入信號電流到像素的驅(qū)動電路(電路相應于圖14中的電流源電路1412)時,在各多晶硅晶體管之間的特性漲落導致信號電流的漲落和顯示圖象的不均勻。特性漲落是由晶體生長方向和晶粒間界的缺陷,疊層厚度不均勻和膜圖形化的不夠精確引起的。因為在各多晶硅晶體管之間的大的特性漲落,難以產(chǎn)生精確信號電流,顯示的圖象將充滿垂直連續(xù)的條紋。
換言之,對使用電流輸入法的發(fā)光器件,必須減小構成把信號電流輸入到象素的驅(qū)動電路的各晶體管之間的特性漲落的影響。這意味著,對構成驅(qū)動電路的晶體管和構成象素的晶體管兩者,都必須減少特性漲落的影響。
發(fā)明內(nèi)容
本發(fā)明已對上述問題作了考慮,因此本發(fā)明的一個目的是提供一種半導體集成電路,以及驅(qū)動這種半導體集成電路的方法,該集成電路減小電流源電路的電流源之間晶體管特性漲落的影響,直至晶體管特性不影響該電路。
本發(fā)明的另一個目的是提供一種發(fā)光器件,它包含驅(qū)動電路部分和象素部分,其中驅(qū)動電路部分含有該半導體集成電路。
特別是,本發(fā)明的一個目的是提供一種有源矩陣發(fā)光器件,它含有該半導體集成電路作為驅(qū)動電路部分中的信號線驅(qū)動電路,它含有排列形成矩陣圖案的多個象素,它在每個象素中含有開關元件和發(fā)光元件。
本發(fā)明的另一個目的是提供一種發(fā)光器件,其中象素部分和驅(qū)動電路部分的半導體元件由多晶硅薄膜晶體管組成,在同一襯底上集成形成象素部分和驅(qū)動電路部分。
電流源電路由一個或多個電流源構成。一個電流源有一個或多個晶體管。提供恒定電流的電流源稱為恒流源。
本發(fā)明的半導體集成電路,其特征在于具有信號線,一輸出將被輸入到信號線的電流的電流源電路,和一個每次經(jīng)過一個給定的時間開關電流源電路的裝置,該電流源連接到信號線,(此后簡稱為開關裝置。開關裝置包含有開關功能的多個電路,因此也稱為開關電路)。
本發(fā)明的開關裝置開關連接到信號線的電流源,并由此以給定時間間隔開關輸入到信號線的電流,即使從電流源電路輸出的電流存在漲落。因此,流入發(fā)光器件的電流量,即亮度看起來隨時間變均勻,可以解決顯示不均勻性。于是提供了一種不受晶體管特性漲落影響的發(fā)光器件。
圖2是指出本發(fā)明的一種半導體集成電路結構的示意圖。
圖3是指出本發(fā)明的一種半導體集成電路結構的示意圖。
圖4是本發(fā)明的信號線驅(qū)動方法的時序圖。
圖5是指出本發(fā)明的一種半導體集成電路結構的示意圖。
圖6是指出本發(fā)明的一種半導體集成電路結構的示意圖。
圖7是指出本發(fā)明的一種半導體集成電路的開關裝置的結構示意圖。
圖8是指出本發(fā)明的一種半導體集成電路結構的示意圖。
圖9是指出本發(fā)明的一種半導體集成電路結構的示意圖。
圖10是指出本發(fā)明的一種半導體集成電路結構的示意圖。
圖11A到圖11C是本發(fā)明的信號線驅(qū)動方法的時序圖。
圖12A和12B是指出本發(fā)明的發(fā)光器件的結構示意圖。
圖13A和13B是指出本發(fā)明的一種半導體集成電路結構的示意圖。
圖14是發(fā)光器件一個象素的電路圖。
圖15A到15H是指出應用本發(fā)明的發(fā)光器件的電子設備示意圖。
如圖6所示,電流源C(i),C(i+1)和C(i+2)通過開關裝置連接到信號線S(m)。本發(fā)明特征在于,開關裝置從來自三個電流源C(i),C(i+1)和C(i+2)的電流I(i)、電流I(i+1)和電流I(i+2)中選擇將被輸入到信號線S(m)的一個電流,并每次在經(jīng)過給定的時間時從一個電流開關到另一個電流。
下面描述開關裝置。圖7給出開關裝置的結構。電流源C(i)、C(i+1)和C(i+2)分別具有使電流I(i)、I(i+1)和I(i+2)流動的特性。電流源C(i)、C(i+1)和C(i+2)這樣放置,使得它們可以通過開關連接到信號線S(m)。一個信號輸入到開關,根據(jù)該信號,開關把信號線S(m)連接到電流源C(i),C(i+1)和C(i+2)中的一個。
當開關建立與電流源C(i)的連接時,電流I(i)流入信號線S(m)。當開關建立與電流源C(i+1)的連接時,電流I(i+1)流入信號線S(m)。當開關與電流源C(i+2)連接時,電流I(i+2)流入信號線S(m)。簡而言之,將要流入信號線S(m)的電流在I(i),I(i+1)和I(i+2)之間開關。
為容易理解,圖6和圖7的實例集中注意一個信號線和三個電流源。然而,如下列實施例所示,一個實際的信號線驅(qū)動電路有多個信號線和多個電流源。作為圖7中的開關裝置的開關有一個端子,但是實際上,開關功能由模擬開關或如下列實施例中所示的其它電路提供。
在這一給定時間周期開關的周期是非常短的。因此,即使在電流源間存在特性差別,即電流源供給的電流有漲落,顯示的圖象對人眼似乎是均勻的。
用上述的開關裝置,本發(fā)明得到包含不受晶體管特性影響的電流源電路的一種半導體集成電路。這使得提供一種發(fā)光器件成為可能,它能把希望的信號電流供給發(fā)光元件并能夠顯示均勻的圖象。
使用功能概括本發(fā)明,本發(fā)明是一種半導體集成電路,它包含m個信號線S1,S2,...Sm;電流源電路,包含i個電流源C1,C2,...Ci;以及開關裝置,包含n個開關單元U1,U2,...和Un,電路特征在于n個開關單元分別連接到i個電流源中的j個電流源;第M個信號線SM連接到第N個開關單元UN,開關單元UN連接到第F1(N)電流源、第F2(N)電流源、第F3(N)電流源,...和第Fj(N)電流源,它們滿足功能Fk(x)(k=1~j,x=1~n)。
本發(fā)明是一種半導體集成電路,它包含m個信號線S1,S2,...和Sm;電流源電路,包含i個電流源C1,C2,...和Ci;以及開關裝置,包含n個開關單元U1,U2,...和Un,電路特征在于n個開關單元分別連接到i個電流源中的j個電流源;第M信號線SM連接到第N開關單元UN,開關單元UN是連接到第F1(N)電流源、第F2(N)電流源、第F3(N)電流源,...和第Fj(N)電流源,它們滿足功能Fk(x)(k=1~j,x=1~n);并且第(M-1)信號線SM-1連接到第(N-1)開關單元UN-1,開關單元UN-1連接到第F1(N-1)電流源、第F2(N-1)電流源、第F3(N-1)電流源,...,和第Fj(N-1)個電流源,它們滿足功能Fk(x)。
在本發(fā)明中,相鄰的開關單元可以共享一個電流源。采用上述功能,例如當i=3時,這表示為電流源滿足F3(N)=F2(N+1)=F1(N+2)。換言之,相鄰的開關單元可以共享第N電流源、第(N+1)電流源、和第(N+2)電流源。為了給出另一個實例,當i=5時,電流源滿足F5(N)=F4(N+1)=F3(N+2)=F4(N+3)=F5(N+4);且相鄰開關單元可以共享第N,第(N+1),第(N+2),第(N+3)和第(N+4)電流源。
如上所述,本發(fā)明允許開關單元共享電流源。這消除了在一個信號線和它的相鄰信號線之間的邊界,并使均勻的電流在所有信號線中流動。結果,在顯示屏的任何部分中均沒有形成邊界,有可能提供一種在顯示圖象中沒有條紋又發(fā)光均勻的發(fā)光器件。
本發(fā)明解決了用于半導體集成電路的元件間特性的漲落問題。當其特性漲落受到控制時的元件是除多晶硅晶體管之外的晶體管,例如是單晶硅晶體管,也可以提供同樣的效果。
本發(fā)明的一個具體的實例在圖1中指出。在這個實施例中給出的描述涉及n溝道晶體管組成的電流源。一個晶體管可以是n溝道極性,也可以是p溝道極性,通常晶體管的極性是由象素的極性確定的。當電流從一個象素流向電流源電路時,極性希望是n型。當電流從電流源電路流入象素時,極性希望是p型。這是因為便于固定晶體管的源電位。
圖1指出的是晶體管Tr(i)到Tr(i+5),開關裝置和信號線S(m)到S(m+5)。晶體管Tr(i)到Tr(i+5)分別組成了電流源C(i)到C(i+5)。晶體管Tr(i)到Tr(i+5)的柵電極是連接到電流控制線,它們的源電極連接到VSS。電流值由加在電流控制線上的電壓控制。
為簡單起見,此處晶體管Tr(i)到Tr(i+5)的柵電極連接到同一個電流控制線。然而,晶體管可以連接到不同的電流控制線,通過把不同電平的電壓加到電流控制線,具有不同的電流值。在這種情況下,不同的晶體管把電流輸出到不同的目的地,加到電流控制線上的電壓必須根據(jù)目的地的開關而開關。
如果晶體管Tr(i)到Tr(i+5)有相同的特性,電流I(i)到I(i+5)互相相等。然而,在理論上,在晶體管Tr(i)到Tr(i+5)中的特性漲落大,因此電流I(i)到I(i+5)是變化的。本發(fā)明的開關裝置從電流I(i)到I(i+5)中選擇將被輸入到信號線的電流,每次經(jīng)過給定的時間從一個電流開關到另一個電流。相應地,在發(fā)光元件中流動的電流也以給定時間間隔開關。結果,對人眼來說,發(fā)光在整個時間里是平均的,減少了亮度不均勻。
圖2指出有模擬開關(也稱傳輸門)的開關裝置的結構。在圖2中,與圖1中相同的那些元件采用相同的符號標記。電路這樣設計,使得晶體管Tr(i)到Tr(i+5)的漏電極連接到信號線S(m)到S(m+5)。然而,一條信號線可以連接到三個電流源。使用開關功能,從三個電流源中選擇一個用于一個信號線。
例如,當選擇端子1的信號被輸入到開關裝置,信號線S(m+1)連接到電流源C(i)時,那么信號線S(m+2)連接到電流源C(i+1),隨后的信號線和電流源以類似方式連接。其次,選擇端子2的信號被輸入到開關裝置以連接信號線S(m+1)到電流源C(i+1),連接信號線S(m+2)到電流源C(i+2),隨后的信號線和電流源以類似方式連接。再次,選擇端子3的信號被輸入到開關裝置以連接信號線S(m+1)到電流源C(i+2),并連接信號線S(m+2)到電流源C(i+3),隨后的信號線和電流源以類似方式連接。因此,三個電流源的電流交替輸入到一個信號線,避免了不均勻的顯示。
使用表述本發(fā)明的功能概括這種連接,當i=3,并且a=-1,b=0和c=1(a,b和c是整數(shù),且a≠b≠c)時,設置電流源,使得滿足F1(N)=N+a,F(xiàn)2(N)=N+b,和F3(N)=N+c。
圖3指出一個具體的實例,其中模擬開關用于有開關功能的開關裝置。在圖3中,與圖2相同的那些元件采用相同的符號標記,電流源C(i)到C(i+5)分別有晶體管Tr(i)到Tr(i+5)。
在圖3中用A(1)到A(1+2)和A(1)b到A(1+2)b標記的是連接到多個模擬開關的引線。模擬開關分成幾組,一組模擬開關連接到一個信號線(開關單元)。在圖3中,開關單元U(n)到U(n+5)每個有三個模擬開關并分別連接到信號線S(m)到S(m+5)。開關單元一起形成開關裝置。
在電流源C(i+1)中,晶體管Tr(i+1)的漏電極連接到開關單元U(n+1)的模擬開關之一、開關單元U(n)的模擬開關之一和開關單元U(n+2)的模擬開關之一。簡而言之,晶體管的漏電極連接到從三個開關單元的每個中選出的一個模擬開關。其余的電流源C(i),C(i+2),C(i+3),C(i+4)和C(i+5),類似地連接到它們相應的模擬開關。
當信號輸入到線A(1)和A(1)b時,將被連接的模擬開關被選中并變?yōu)閷āH缓箅娏鲝呐c選中的模擬開關相接的電流源流動到信號線,例如,從電流源C(i+1)到信號線S(m+2)。類似地,電流從電流源C(i+1),C(i+3),C(i+4),C(i+5)和C(i+6)分別流動到信號線S(m),S(m+2),S(m+3),S(m+4)和S(m+5)。這稱為選擇(1)。
其次,信號被輸入到線A(1+1)和A(1+1)b,而且將被連接的一個模擬開關被選中并變?yōu)閷āR蚨娏鲝呐c選中的模擬開關相接的電流源流動到信號線,例如,從電流源C(i+1)到信號線S(m+1)。類似地,電流從電流源C(i+1),C(i+3),C(i+4),C(i+5)和C(i+6)分別流動到信號線S(m+1),S(m+3),S(m+4),S(m+5)和S(m+6)。雖然圖3中未指出,電流源C(i+6)是電流源C(i+5)的右邊的電流源。這稱為選擇(2)。
其次,信號輸入到線A(1+2)和A(1+2)b,而且將被連接的一個模擬開關被選中并變?yōu)閷?。因而電流從與選中的模擬開關相接的電流源流動到信號線,例如,從電流源C(i+1)到信號線S(m)。類似地,電流從電流源C(i+1),C(i+3),C(i+4),C(i+5)和C(i+6)分別流動到信號線S(m-1),S(m+1),S(m+2),S(m+3)和S(m+4)。雖然圖3未指出,信號線S(m-1)是信號線S(m)的左邊的信號線。這稱為選擇(3)。
選擇(1)到(3)以給定時間間隔重復。用這種方式,即使當從電流源C(i)到C(i+5)輸入到信號線S(m)到S(m+5)的電流存在漲落,顯示的圖象表面上是均勻的。
本發(fā)明的信號線驅(qū)動電路中的開關周期將參照圖4的時序圖進行描述。圖4中F1到F3分別表示第一到第三幀周期,發(fā)光器件顯示一個圖象需要一幀周期。通常一幀周期設為大約1/60秒,以避免人眼察覺的閃爍。圖4的A(1)到A(1+2)和A(1)b到A(1+2)b表示輸入到線A(1)到A(1+2)和A(1)b到A(1+2)b的信號的電位。
其間輸入到A(1)的信號電位是高(H)且輸入到A(1)b的信號電位是低(L)的一個開關周期在第一幀周期F1置位。在這個開關周期里,連接到線A(1)和A(1)b的模擬開關變?yōu)閷?,電流從與非導通的模擬開關相接的晶體管輸入到信號線。相應地,每個開關單元中僅一個模擬開關變?yōu)閷ā?br>
其間輸入到A(1+1)的信號電位是高(H)且輸入到A(1+1)b的信號電位是低(L)的一個開關周期在第二幀周期F2置位。在這個開關周期里,連接到線A(1+1)和A(1+1)b的模擬開關變?yōu)閷?,電流從與非導通的模擬開關相接的晶體管輸入到信號線。
其間輸入到A(1+2)的信號電位是高(H)且輸入到A(1+2)b的信號電位是低(L)的一個開關周期在第三幀周期F3置位。在這個開關周期里,連接到線A(1+2)和A(1+2)b的模擬開關變?yōu)閷ǎ娏鲝呐c非導通的模擬開關相接的晶體管輸入到信號線。
幀周期F1到F3重復,允許開關裝置依序開關流入信號線S(m)到S(m+5)的電流。
在這個實施例中的描述涉及一種結構,其中連接到具有n型晶體管的電流源的電源線是VSS,電流從象素流到VSS。然而,加上所述晶體管的極性根據(jù)象素極性而設定。相應地,如果電路結構是電流流向象素,那么電源線是Vdd,電流源的晶體管給定為p型導電性。
下面描述是電流源有DA變換功能的情況。例如,當輸入3位數(shù)字視頻信號時,這個電流源成為輸出具有8個灰度級的模擬值電流的電流源電路。
圖5指出這種電流源電路的一個具體的電路結構。如圖5所示,每個電流源有三個晶體管Tr1(i),Tr2(i)和Tr3(i)。三個晶體管Tr1(i),Tr2(i)和Tr3(i)的W(柵寬度)/L(柵長度)比取為1∶2∶4。因而,用同樣的柵電壓加到晶體管Tr1(i),Tr2(i)和Tr3(i)上,在晶體管中流動的電流比率為1∶2∶4。簡而言之,從一個電流源供給的電流比率是1∶2∶4,電流量可以控制在23=8級。相應地,電流源電路可以由一3位數(shù)字視頻信號輸出8個灰度級的模擬值電流。
晶體管Tr1(i),Tr2(i)和Tr3(i)變?yōu)閷ㄟ€是關閉,是通過控制加在它們柵上的電壓控制的。這個方法可以控制從電流源C(i)到C(i+5)輸出的電流的電流值。然而,來自電流源C(i)到C(i+5)和信號線S(m)到S(m+5)的電流的組合由開關裝置改變。因此,加到每個電流源C(i)到C(i+5)的晶體管Tr1(i),Tr2(i)和Tr3(i)的電壓,必須根據(jù)組合開關進行開關。
通過給電流源一個上述DA變換功能,一個圖象可以高精度灰度級顯示。位數(shù)可以置到適合個別的情況,晶體管根據(jù)置位數(shù)設計。
在采用本發(fā)明的上述信號線驅(qū)動電路的發(fā)光器件里,視覺上減小了象素顯示不均勻性,發(fā)光器件可以顯示沒有不均勻性的一致圖象。如果本發(fā)明應用到外部電路,當信號通過外部電路輸入到信號線時,本發(fā)明可以提供一致的圖象而沒有顯示不均勻性。
而且,如果其信號線驅(qū)動電路的半導體元件是多晶硅晶體管,本發(fā)明可能減小發(fā)光器件的大小和重量。這是因為多晶硅晶體管可以用于其象素部分的半導體元件,相應地象素部分和包括信號線驅(qū)動電路的外圍電路部分也可以在同一襯底上集成形成。當象素部分和外圍電路部分集成形成在同一襯底上,外部電路是不必要的。由于可以避免外部電路連接到信號線的復雜工藝和不成功的連接,本發(fā)明改善了發(fā)光器件的可靠性。
圖8指出一種結構,其中電流源C(i)到C(i+5)通過開關裝置連接到信號線S(m)到S(m+5)。本發(fā)明的開關裝置有開關從電流源發(fā)送的電流的功能。為了避免復雜的制圖,在圖8中示意性圖解說明開關功能以僅給出3個端子和開關。
例如,信號線S(m+2)能夠連接到電流源C(i+2),C(i+3)和C(i+4)中的任何一個。簡而言之,一個信號線可以連接到最近的電流源和最近的電流源右邊的2個相鄰的電流源。這個原則用于連接其余信號線S(m),S(m+1),S(m+3),S(m+4)和S(m+5)到電流源。
采用表述本發(fā)明的功能概括這種連接,當i=3和a=-2,b=-1和c=0(a,b和c是整數(shù),且a≠b≠c)時,電流源置位到滿足F1(N)=N+a,F(xiàn)2(N)=N+b,和F3(N)=N+c。
根據(jù)本發(fā)明的信號線和電流源之間的連接關系,連接信號線與最近的電流源即最近列中的電流源不總是必要的,但是信號線也可以連接到較遠的電流源。圖9示出的連接結構給出其一個實例。
在圖9中,電流源C(i)到C(i+6)是通過開關裝置連接到信號線S(m)到S(m+6)。這個開關裝置也有3個端子和開關。
例如,信號線S(m+2)可以連接到電流源C(i),C(i+2)和C(i+4)中任何一個。簡而言之,一個信號線可以連接到最近的電流源并連接到最近電流源每邊的第二個電流源。這個原則用于連接其余信號線S(m),S(m+1),S(m+3),S(m+4),S(m+5)和S(m+6)到電流源。
采用表述本發(fā)明的功能概括這種連接,當i=3和a=-2,b=0和c=-2(a,b和c是整數(shù),且a≠b≠c)時,電流源設置為滿足F1(N)=N+a,F(xiàn)2(N)=N+b,和F3(N)=N+c。
根據(jù)本發(fā)明的信號線和電流源之間的連接關系,連接到一個信號線的電流源數(shù)不限定為3。圖10示出一個開關單元連接5個電流源的實例。
在圖10中,電流源C(i)到C(i+6)通過開關裝置連接到信號線S(m)到S(m+6)。這個開關裝置中的開關單元有5個端子和開關。
例如,信號線S(m+2)可以連接到電流源C(i),C(i+1),C(i+2),C(i+3)和C(i+4)中任何一個。簡而言之,一個信號線可以連接到最近的電流源,和每側的2個相鄰電流源。這個原則用于連接其余信號線S(m),S(m+1),S(m+3),S(m+4)和S(m+5)到電流源。
采用表述本發(fā)明的功能概括這種連接,當i=5和a=-2,b=-1,c=0,d=1和e=2(a,b,c,d和e是整數(shù),且a≠b≠c≠d≠e)時,電流源設置到滿足F1(N)=N+a,F(xiàn)2(N)=N+b,F(xiàn)3(N)=N+c,F(xiàn)4(N)=N+d和F5(N)=N+e。
如圖10那樣,當可以連到一個信號線的電流源數(shù)目更大時,顯示的圖象看起來更均勻,且更減少不均勻性。
在這個實施例中,流入信號線的電流可以由實施例1中描述的方法開關,實施例1采用模擬開關開關電流源。這個實施例也可以采用有DA變換功能的電流源(細節(jié)見實施例1)。簡而言之,這個實施例可以與實施例1中的開關裝置和電流源組合。
如上所述,本發(fā)明的信號線和電流源之間的連接關系,只要一個信號線是連接到2個或更多個電流源,允許電流源數(shù)目和位置不對稱,并且流入信號線的電流可被開關。
本實施例描述一個實例,其中本發(fā)明的發(fā)光器件,通過劃分一個幀周期(與輸入的視頻信號的同步時序相關的一個單位幀周期)為子幀周期,以灰度級顯示圖象(這種顯示方法稱為時間比率灰度級驅(qū)動顯示)。
首先解釋時間比率灰度級驅(qū)動顯示。在采用數(shù)字視頻信號(數(shù)字驅(qū)動)的時間比率灰度級驅(qū)動法中,寫周期Ta和顯示周期(也稱為發(fā)光周期)Ts在一幀周期里交替重復,以顯示一幅圖象。
例如,當一幅圖象是由n位數(shù)字視頻信號顯示時,一個幀周期至少有n個寫周期和n個顯示周期。n個寫周期分別與n位視頻信號有關,n個顯示周期同樣與n位視頻信號有關。
如圖11A所示,寫周期Tam(m是一個在1到n范圍里的任意數(shù))后面跟隨與同一位數(shù)有關的顯示周期,在這種情況是顯示周期Tsm。一個寫周期Ta和一個顯示周期Ts組成一個子幀周期SF。由與第m位相關的寫周期Tam和顯示周期Tsm組成的子幀周期是SFm。顯示周期Ts1到Tsn的長度這樣設置,以便滿足Ts1∶Ts2∶...∶Tsn=20∶21∶...∶2(n-1)。
在每個子幀周期中,根據(jù)數(shù)字視頻信號的位,決定發(fā)光器件是否發(fā)光。為了控制灰度級數(shù),控制其中發(fā)光器件發(fā)射光的一幀周期中顯示周期總長度。
為了改進顯示圖象的質(zhì)量,具有長的顯示周期的子幀周期可被劃分成幾個周期。具體的劃分方法,見日本專利申請?zhí)?000-267164。
在這個實施例中,在子幀周期的顯示周期中,期望對從電流源流到信號線的電流進行開關。如果開關是在寫周期里進行的,輸入電流,即關于發(fā)光元件是否發(fā)光的信息,可能傳輸不成功。通過在如此短的周期里間或開關,發(fā)光元件的亮度的漲落進一步減小,顯示的均勻性進一步改善。
圖11B給出使用3位信號的具體的實例。在圖11B中,一個幀周期有子幀周期SF1,SF2和SF3。子幀周期SF1,SF2和SF3分別有寫周期Ta1,Ta2和Ta3和顯示周期Ts1,Ts2和Ts3。其中信號線與電流源之間的連線進行開關的周期(此后簡稱為開關周期)1,2和3分別提供在顯示周期Ts1,Ts2和Ts3里。從電流源輸入到信號線的電流在開關周期1到3內(nèi)進行開關。用這種方法,開關可以在短周期里間或動作,顯示圖象看起來更均勻。
在圖11B中的開關周期1到3每個都剛好放在寫周期之前。然而,只要開關周期在顯示周期內(nèi),它可以在任何時幀置定。
圖11C是輸入到模擬開關的時序圖。在第一幀中,A1在SF1里是導通,A2在SF2里是導通,和A3在SF3里是導通。在第二幀中,A2在SF1里是導通,A3在SF2里是導通,和A1在SF3里是導通。雖然在圖11C中沒有指出,第三幀也是類似的,A3在SF1里是導通,A1在SF2里是導通,和A2在SF3里是導通。
如果在子幀周期SF1到SF3里,A1到A3的導通態(tài)是固定的(從第一到第三幀中,如果A1在SF1里是導通,A2在SF2里是導通,和A3在SF3里是導通),那么漲落不可能被充分均勻。相應地,如圖11C所給出,期望它們的導通態(tài)從一個子幀周期到另一個子幀周期改變,從一個幀周期到另一個幀周期改變。
本實施例只是一個實例,哪個信號在哪個子幀周期輸入,可以置定以適合個別情況。對于輸入信號的具體方法,見圖4。
在本實施例中,優(yōu)選使用實施例1的電流源電路,它有DA變換功能,以提高灰度級數(shù)。本實施例可以與實施例1和2相組合。
本發(fā)明的發(fā)光器件包括在襯底401上多個象素排列成矩陣的象素部分402,并且包括在象素部分402外圍的信號線驅(qū)動電路1203,第一掃描線驅(qū)動電路404和第二掃描線驅(qū)動電路405。雖然,圖12(A)中提供信號線驅(qū)動電路1203和二個掃描線驅(qū)動電路404和405,但本發(fā)明不限于此,可以依照象素結構任意設計。信號通過FPC406,從外側饋給信號線驅(qū)動電路1203,第一掃描線驅(qū)動電路404和第二掃描線驅(qū)動電路405。
用圖12(B)描述第一掃描線驅(qū)動電路404和第二掃描線驅(qū)動電路405的結構和操作。第一掃描線驅(qū)動電路404和第二掃描線驅(qū)動電路405每個都包括移位寄存器407和緩沖器408。操作簡單地描述為移位寄存器407根據(jù)時鐘信號(G-CLK),起始脈沖(S-SP)和反相時鐘信號(G-CLKb)依序輸出取樣脈沖;其后,在緩沖器408中放大的取樣脈沖輸入到掃描線;每個掃描線置位到被選擇態(tài);信號電流Idata在被選擇信號線的控制下依次寫入象素。
注意,結構可以這樣,使得電平移位電路安排在移位寄存器407和緩沖器408之間。布置電平移位電路使電壓幅度能夠增加。
下面將要描述信號線驅(qū)動電路1203的結構。注意,本實施例可以與實施例1,2和3任意組合。
本發(fā)明的信號線驅(qū)動電路中提供的電流源,可以不排列成一條直線,可被移動和排列。而且,兩個信號線驅(qū)動電路可以對象素部分對稱。就是說,只要電流源通過開關裝置連接到信號線,本發(fā)明不限制電流源的排列。
圖13(A)是用于執(zhí)行1位數(shù)字分級顯示情況的信號線驅(qū)動電路1203的示意圖。信號線驅(qū)動電路1203包括移位寄存器1211,第一閂鎖電路1212,第二閂鎖電路1213和恒流電路1214。移位寄存器1211,第一閂鎖電路1212和第二閂鎖電路1213,用作圖1指出的用于視頻信號的開關。
此外,恒流電路1214由多個電流源組成。圖13(B)指出移位寄存器1211,第一閂鎖電路1212和第二閂鎖電路1213的具體電路。
操作簡單描述如下。移位寄存器1211由例如多個觸發(fā)電路(FF)構成的。時鐘信號(S-CLK),起始脈沖(S-SP)和反相時鐘信號(S-CLKb)在輸入其中,根據(jù)這些信號的時序依序輸出取樣脈沖。
從移位寄存器1211輸出的取樣脈沖被輸入到第一閂鎖電路1212。數(shù)字視頻信號已被輸入到第一閂鎖電路1212,視頻信號根據(jù)取樣脈沖的輸入時序保持在每列中。
在第一閂鎖電路1212中,當視頻信號在每列中的保持操作完成到最后一列時,在水平返回期間,閂鎖脈沖輸入到第二閂鎖電路1213,保持在第一閂鎖電路1212中的視頻信號分批傳輸?shù)降诙V鎖電路1213。結果,保持在第二閂鎖電路1213中的一行視頻信號同時輸入到視頻開關。進行視頻開關的通-斷操作,以控制到象素的信號的輸入,因而顯示灰度。
當保持在第二閂鎖電路1213中的視頻信號提供給恒流電路1214時,取樣脈沖又在移位寄存器1211中輸出。此后,操作迭代反復,處理一幀視頻信號。
此外,實施例5可以與實施例1,2,3和4中的描述的本發(fā)明任意組合。
圖15(A)指出一種發(fā)光器件,它包含外殼2001,支撐基座2002,顯示部分2003,揚聲器部分2004,視頻輸入端2005等。本發(fā)明的發(fā)光器件可以應用于顯示部分2003。此外,圖15(A)指出的發(fā)光器件是用本發(fā)明完成的。由于發(fā)光器件是自發(fā)光型器件,它不需要背景光,因此可以得到一個比液晶顯示器還薄的顯示部分。注意,發(fā)光器件包括所有信息顯示器件,例如個人計算機,電視廣播發(fā)射機接收機和廣告顯示器。
圖15(B)指出一種數(shù)字靜物照相機,它包含主體2101,顯示部分2102,圖象接收部分2103,操作鍵2104,外連端口2105,快門2106等。本發(fā)明的發(fā)光器件可以應用于顯示部分2102。此外,在圖15(B)中指出的數(shù)字靜物照相機是用本發(fā)明完成的。
圖15(C)給出一種筆記本個人計算機,它包含主體2201,外殼2202,顯示部分2203,鍵盤2204,外連端口2205,指針式鼠標2206等。本發(fā)明的發(fā)光器件可以應用于顯示部分2203。此外,在圖15(C)中指出的發(fā)光器件是用本發(fā)明完成的。
圖15(D)指出一種移動計算機,它包含主體2301,顯示部分2302,開關2303,操作鍵2304,紅外端口2305等。本發(fā)明的發(fā)光器件可以應用于顯示部分2303。此外,圖15(D)給出的移動計算機是用本發(fā)明完成的。
圖15(E)給出一種具有記錄介質(zhì)(具體地,DVD再現(xiàn)裝置)的便攜式圖象再現(xiàn)裝置,它包含主體2401,外殼2402,顯示部分A2403,顯示部分B2404,記錄介質(zhì)(例如DVD)讀入部分2405,操作鍵2406,揚聲器部分2407等。顯示部分A2403主要顯示圖象信息,顯示部分B2404主要顯示字符信息。本發(fā)明的發(fā)光器件可以應用于顯示部分A2403和顯示部分B2404。注意,家用游戲機等包括在具有記錄介質(zhì)的圖象再現(xiàn)裝置中。此外,圖15(E)指出的DVD再現(xiàn)裝置是用本發(fā)明完成的。
圖15(F)指出一種護目型顯示器(頭戴顯示器),它包含主體2501,顯示部分2502,鏡臂部分2503等。本發(fā)明的發(fā)光器件可以應用于顯示部分2502。圖15(F)指出的擴目型顯示器是用本發(fā)明完成的。
圖15(G)指出一種視頻攝像機,它包含主體2601,顯示部分2602,外殼2603,外連端口2604,遙控接收部分2605,圖象接收部分2606,電池2607,音頻輸入部分2608,操作鍵2609,目鏡部分2610等等。本發(fā)明的發(fā)光器件可以應用于顯示部分2602。圖15(G)指出的視頻攝像機是用本發(fā)明完成的。
此處,圖15(H)給出一種移動電話,它包括主體2701,外殼2702,顯示部分2703,音頻輸入部分2704,音頻輸出部分2705,操作鍵2706,外連端口2707,天線2708等。本發(fā)明的發(fā)光器件可以應用于顯示部分2703。注意,通過在黑色背景上顯示白色字符,移動電話的電流消耗可以減小。此外,圖15(H)指出的移動電話是用本發(fā)明完成的。
將來,當發(fā)光材料的發(fā)光強度增加時,發(fā)光器件將能夠應用于通過展開和投影包含從透鏡等輸出的圖象信息的光的正面型和背面型投影儀。
事例繼續(xù)在增加,其中上述電子設備顯示通過電子通信線路,如互連網(wǎng)和CATY(有線電視)播送的信息。特別是,增加的是那些顯示電影信息的事例。由于發(fā)光材料的響應速度很高,發(fā)光器件優(yōu)選地用于動畫圖象顯示。
由于發(fā)光器件在發(fā)光部分消耗功率,希望這樣顯示信息使得發(fā)光部分盡可能減小。因此,在發(fā)光器件用于移動信息終端的顯示部分,特別是移動電話,音頻錄音重放設備等發(fā)光器件主要顯示字符信息的情況下,優(yōu)選用非發(fā)光部分作為背景,在發(fā)光部分中形成字符信息。
如上所述,本發(fā)明的應用范圍是非常寬的,所以本發(fā)明可以應用于所有領域的電子設備。根據(jù)本實施例的電子設備可以使用根據(jù)實施例1到5的任何之一的信號線驅(qū)動電路結構。
本發(fā)明可以提供一種半導體集成電路和驅(qū)動半導體集成電路的方法,其中電流源電路中晶體管間的特性漲落的影響減小,直到晶體管特性不影響電路。本發(fā)明的半導體集成電路可以用于驅(qū)動電路部分以提供帶有象素部分的發(fā)光器件。特別是,本發(fā)明的半導體集成電路可以應用于驅(qū)動電路部分的信號線驅(qū)動電路以提供一種有源矩陣發(fā)光器件,其中象素這樣排列使得形成矩陣圖案,每個象素有開關元件和發(fā)光元件。本發(fā)明也可以提供一種發(fā)光器件,其中象素部分和驅(qū)動電路部分的元件是多晶硅薄膜晶體管以在同一襯底上集成形成象素部分和驅(qū)動電路部分。
權利要求
1.一種半導體集成電路,包含m個信號線S1,S2,...,和Sm;電流源電路,包括i個電流源C1,C2,...,和Ci;和開關裝置,包括n個開關單元U1,U2,...,和Un,其中m個信號線中的一個通過n個開關單元中的一個連接到i個電流源中的一個,并且其中n個開關單元每個具有選擇與之相接的電流源之一的功能。
2.一種半導體集成電路,包含m個信號線S1,S2,...,和Sm;電流源電路,包括i個電流源C1,C2,...,和Ci;和開關裝置,包括n個開關單元U1,U2,...,和Un,其中,m個信號線S1,S2,...,和Sm中的第m信號線SM連接到n個開關單元U1,U2,...,和Un中的第N開關單元UN,并且其中,開關單元UN可電連接到從第F1(N)電流源、第F2(N)電流源、第F3(N)電流源,...,和第Fj(N)電流源中選擇的一個電流源,它們依次滿足功能Fk(x)(k=1~j,1≤j≤i,x=1~n)。
3.一種半導體集成電路,包含m個信號線S1,S2,...,和Sm;電流源電路,包括i個電流源C1,C2,...,和Ci;和開關裝置,包括n個開關單元U1,U2,...,和Un,其中n個開關單元每個連接到i個電流源中的j電流源,其中m個信號線S1,S2,...,和Sm中的第M信號線SM連接到n個開關單元U1,U2,...,和Un中的第N開關單元UN,其中開關單元UN電連接到從第F1(N)電流源、第F2(N)電流源、第F3(N)電流源,...和第Fj(N)個電流源中選擇的一個電流源,它們依次滿足功能Fk(x)(k=1~j,1≤j≤i,x=1~n),其中m個信號線S1,S2,...,和Sm中的第(M-1)信號線SM-1連接到n個開關單元U1,U2,...,和Un中的第(N-1)開關單元UN-1,并且其中開關單元UN-1電連接到第F1(N-1)電流源、第F2(N-1)電流源、第F3(N-1)電流源,...和第Fj(N-1)電流源中選擇的一個電流源,它們依次滿足功能Fk(x)。
4.根據(jù)權利要求1所述的半導體集成電路,還包含第一閂鎖電路,第二閂鎖電路,和移位寄存器,第二閂鎖電路連接到第一閂鎖電路,移位寄存器連接到第二閂鎖電路。
5.根據(jù)權利要求2所述的半導體集成電路,還包含第一閂鎖電路,第二閂鎖電路,和移位寄存器,第二閂鎖電路連接到第一閂鎖電路,移位寄存器連接到第二閂鎖電路。
6.根據(jù)權利要求3所述的半導體集成電路,還包含第一閂鎖電路,第二閂鎖電路,和移位寄存器,第二閂鎖電路連接到第一閂鎖電路,移位寄存器連接到第二閂鎖電路。
7.根據(jù)權利要求2所述的半導體集成電路,其中當i=3時,電流源被設置為滿足F1(N)=N+a,F(xiàn)2(N)=N+b和F3(N)=N+c(a,b和c是整數(shù),且a≠b≠c)。
8.根據(jù)權利要求3所述的半導體集成電路,其中當i=3時,電流源被設置為滿足F1(N)=N+a,F(xiàn)2(N)=N+b和F3(N)=N+c(a,b和c是整數(shù),且a≠b≠c)。
9.根據(jù)權利要求7所述的半導體集成電路,其中a=-1,b=0和c=1。
10.根據(jù)權利要求8所述的半導體集成電路,其中a=-1,b=0和c=1。
11.根據(jù)權利要求2所述的半導體集成電路,其中當i=5時,電流源被設置為滿足F1(N)=N+a,F(xiàn)2(N)=N+b,F(xiàn)3(N)=N+c,F(xiàn)4(N)=N+d和F5(N)=N+e(a,b,c,d和e是整數(shù),且a≠b≠c≠d≠e)。
12.根據(jù)權利要求3所述的半導體集成電路,其中當i=5時,電流源被設置為滿足F1(N)=N+a,F(xiàn)2(N)=N+b,F(xiàn)3(N)=N+c,F(xiàn)4(N)=N+d和F5(N)=N+e(a,b,c,d和e是整數(shù),且a≠b≠c≠d≠e)。
13.根據(jù)權利要求11所述的半導體集成電路,其中,a=-2,b=-1,c=0,d=1和e=2。
14.根據(jù)權利要求12所述的半導體集成電路,其中,a=-2,b=-1,c=0,d=1和e=2。
15.根據(jù)權利要求1所述的半導體集成電路,其中每個電流源具有晶體管。
16.根據(jù)權利要求2所述的半導體集成電路,其中每個電流源具有晶體管。
17.根據(jù)權利要求3所述的半導體集成電路,其中每個電流源具有晶體管。
18.根據(jù)權利要求1所述的半導體集成電路,其中晶體管包含多晶硅薄膜晶體管。
19.根據(jù)權利要求2所述的半導體集成電路,其中晶體管包含多晶硅薄膜晶體管。
20.根據(jù)權利要求3所述的半導體集成電路,其中晶體管包含多晶硅薄膜晶體管。
21.根據(jù)權利要求1所述的半導體集成電路,其中每個電流源有多個晶體管,并且其中多個晶體管全部有相同的柵長與柵寬比。
22.根據(jù)權利要求2所述的半導體集成電路,其中每個電流源有多個晶體管,并且其中多個晶體管全部有相同的柵長與柵寬比。
23.根據(jù)權利要求3所述的半導體集成電路,其中每個電流源有多個晶體管,并且其中多個晶體管全部有相同的柵長與柵寬比。
24.根據(jù)權利要求1所述的半導體集成電路,其中開關單元由模擬開關組成。
25.根據(jù)權利要求2所述的半導體集成電路,其中開關單元由模擬開關組成。
26.根據(jù)權利要求3所述的半導體集成電路,其中開關單元由模擬開關組成。
27.一種發(fā)光器件,包括權利要求1的半導體集成電路。
28.一種發(fā)光器件,包括權利要求2的半導體集成電路。
29.一種發(fā)光器件,包括權利要求3的半導體集成電路。
30.一種驅(qū)動半導體集成電路的方法,包括m個信號線S1,S2,...,和Sm;電流源電路,包括i個電流源C1,C2,...,和Ci;和開關裝置,包括n個開關單元U1,U2,...,和Un,其中m個信號線中的一個通過n個開關單元中的一個連接到i個電流源中的一個,并且其中n個開關單元,每次經(jīng)過給定的時間從連接的電流源的一個選擇開關到另一個選擇。
31.一種驅(qū)動半導體集成電路的方法,包括m個信號線S1,S2,...,和Sm;電流源電路,包括i個電流源C1,C2,...,和Ci;開關裝置,包括n個開關單元U1,U2,...和Un,第一閂鎖電路,第二閂鎖電路,和移位寄存器,第二閂鎖電路連接到第一閂鎖電路,移位寄存器連接到第二閂鎖電路,m個信號線中的一個通過n個開關單元中的一個連接到i個電流源中的一個,其中開關單元,每次經(jīng)過給定的時間從連接的電流源的一個選擇開關到另一個選擇,其中從選擇的電流源輸入到信號線的電流,受從第一閂鎖電路、第二閂鎖電路和移位寄存器發(fā)出的信號控制。
32.根據(jù)權利要求30所述的驅(qū)動半導體集成電路的方法,其中給定周期是設置在一個單位幀周期內(nèi),該單位幀周期與輸入到信號線的視頻信號的同步時序相關。
33.根據(jù)權利要求31所述的驅(qū)動半導體集成電路的方法,其中給定周期是設置在一個單位幀周期內(nèi),該單位幀周期與輸入到信號線的視頻信號的同步時序相關。
34.根據(jù)權利要求32所述的驅(qū)動半導體集成電路的方法,其中單位幀周期有m(m是等于或大于2的自然數(shù))個子幀周期SF1,SF2,...,和SFm,m個子幀周期SF1,SF2,...,和SFm分別有寫周期Ta1,Ta2,...,和Tam,和顯示周期Ts1,Ts2,...,和Tsm,并且其中給定周期是設置在每個顯示周期內(nèi)。
35.根據(jù)權利要求33所述的驅(qū)動半導體集成電路的方法,其中單位幀周期有m(m是等于或大于2的自然數(shù))個子幀周期SF1,SF2,...,和SFm,m個子幀周期SF1,SF2,...,和SFm分別有寫周期Ta1,Ta2,...和Tam,和顯示周期Ts1,Ts2,...,和Tsm,并且其中給定周期是設置在每個顯示周期內(nèi)。
36.一種驅(qū)動信號線驅(qū)動電路的方法,其中采用權利要求30中的任何一個的驅(qū)動方法。
37.一種驅(qū)動信號線驅(qū)動電路的方法,其中采用權利要求31中的任何一個的驅(qū)動方法。
38.一種半導體集成電路,包含m個信號線S1,S2,...和Sm;電流源電路,包括i個電流源C1,C2,...,和Ci;和其中在m個信號線S1,S2,...,和Sm中第M信號線SM可依次電連接到i個電流源C1,C2,...和Ci中的至少兩個。
全文摘要
由于制造步驟和采用襯底的差別產(chǎn)生的諸如晶體管柵長度,柵寬度,和柵絕緣膜厚度的漲落的因素,引起晶體管閾電壓和遷移率的漲落。晶體管特性漲落的影響引起供給象素的電流值的漲落,造成顯示圖象產(chǎn)生條紋。本發(fā)明提供一種發(fā)光器件,它減小構成信號線驅(qū)動電路的電流源電路中晶體管特性的影響,直到晶體管特性不影響器件,它能顯示清晰的圖象,不出現(xiàn)無規(guī)則性。本發(fā)明的信號線驅(qū)動電路能夠在顯示圖象中避免條紋和不均勻的亮度。同時,本發(fā)明使得在同一襯底上用多晶硅集成形成象素部分和驅(qū)動部分的元件成為可能。用這種方法,提供了減小的大小和電流消耗的顯示器件,以及使用這種顯示器件的電子設備。
文檔編號G09G3/30GK1443002SQ03119938
公開日2003年9月17日 申請日期2003年3月6日 優(yōu)先權日2002年3月6日
發(fā)明者木村肇, 小山潤 申請人:株式會社半導體能源研究所