專利名稱:液晶顯示器的源驅(qū)動(dòng)放大器的制作方法
技術(shù)領(lǐng)域:
本發(fā)明是有關(guān)液晶顯示器驅(qū)動(dòng)電路的技術(shù)領(lǐng)域,尤指一種可用于例如薄膜晶體管液晶顯示器的驅(qū)動(dòng)電路的源驅(qū)動(dòng)放大器。
薄膜晶體管液晶顯示器(TFT LCD)是一種主動(dòng)式陣列型的顯示器,構(gòu)成陣列的每一個(gè)單位像素(Dot或稱Pixel)都含有一個(gè)驅(qū)動(dòng)電極與一個(gè)跟其它像素共用的共同電極(Common)。而LCD需要交流(AC)信號(hào)來(lái)驅(qū)動(dòng),也就是在顯示第一個(gè)圖框(Frame)時(shí),加在驅(qū)動(dòng)電極的電壓相對(duì)于共同電極則必需是負(fù)電壓。
由于陣列與共同電極規(guī)劃的不同及影像品質(zhì)的考量,最常用的驅(qū)動(dòng)方式有兩種,一是點(diǎn)反轉(zhuǎn)(Dot inversion)驅(qū)動(dòng),另一種是線反轉(zhuǎn)(Rowinversion或)驅(qū)動(dòng)。其中,在點(diǎn)反轉(zhuǎn)驅(qū)動(dòng)的系統(tǒng)中,如第一個(gè)圖框的奇數(shù)線的奇數(shù)點(diǎn)以相對(duì)于共同電極的負(fù)電壓驅(qū)動(dòng),而第一個(gè)圖框的偶數(shù)線的奇數(shù)點(diǎn)則以相對(duì)于共同電極的負(fù)電壓驅(qū)動(dòng),偶數(shù)點(diǎn)則以相對(duì)于共同電共的正電壓驅(qū)動(dòng);之后,第二個(gè)圖框的奇數(shù)線的奇數(shù)點(diǎn)則以相對(duì)于共同電極的負(fù)電壓驅(qū)動(dòng),該線的偶數(shù)點(diǎn)以相對(duì)于共同電極正電壓驅(qū)動(dòng),同時(shí),第二圖框的偶數(shù)線的奇數(shù)點(diǎn)則以相對(duì)于共同電極的正電壓驅(qū)動(dòng),偶數(shù)點(diǎn)則以相對(duì)于共同電極的負(fù)電壓驅(qū)動(dòng)。
在線反轉(zhuǎn)的系統(tǒng)中,第一個(gè)圖框的奇數(shù)線的所有點(diǎn)若是以相對(duì)于共同電極的正電壓驅(qū)動(dòng),是偶數(shù)線的所有點(diǎn)以相對(duì)于共同電極的負(fù)電壓驅(qū)動(dòng),之后,第二個(gè)圖框的奇數(shù)線的所有點(diǎn)以相對(duì)于共同電極的負(fù)電壓驅(qū)動(dòng),偶數(shù)線的所有點(diǎn)則以相對(duì)于共同電極的正電壓驅(qū)動(dòng)。
圖5顯示一個(gè)K行XL行(K columns by L rows)的主動(dòng)式薄膜晶體管液晶顯示器的驅(qū)動(dòng)構(gòu)造,如圖所示,在水平方向若需K個(gè)像素901,就必須以K個(gè)通道(Channel)的源驅(qū)動(dòng)單元902(Source Drive Unit SDU)來(lái)驅(qū)動(dòng)。在垂直方向則有一閘極驅(qū)動(dòng)器903(Gate driver)來(lái)依序?qū)⒚織l掃描線904(Line)的各個(gè)像素901的電壓驅(qū)動(dòng)抽樣并保持在像素901的驅(qū)動(dòng)電極上。
圖6進(jìn)一步顯示一個(gè)主動(dòng)式薄膜晶體管液晶顯示器用的源驅(qū)動(dòng)單元902,其具有一個(gè)由極性切換信號(hào)PN(Polarity Switch)所控制的多工器911(MUX),以便切換一正極性數(shù)位對(duì)類比轉(zhuǎn)換器912(positive DAC,簡(jiǎn)稱P-DAC)或負(fù)極性數(shù)位對(duì)類比轉(zhuǎn)換器913(negative DAC,簡(jiǎn)稱N-DAC)的輸出給一個(gè)運(yùn)算放大器914所構(gòu)成的電壓隨耦器(Voltagefollower),放大驅(qū)動(dòng)能力以產(chǎn)生驅(qū)動(dòng)輸出DRVO,再經(jīng)由受輸出致能(Output Enable,OE)信號(hào)控制的互補(bǔ)式金氧半導(dǎo)體傳輸閘915(CMOStransmission gate)輸出驅(qū)動(dòng)電壓VLCD到薄膜晶體管液晶顯示器面板(Panel)的驅(qū)動(dòng)行(Column)的線上,其工作波形如圖7所示,其中,P-DAC912及N-DAC913受輸入數(shù)位資料控制以產(chǎn)生對(duì)應(yīng)亮度所需的驅(qū)動(dòng)電壓,而P-DAC912及N-DAC913的輸出大致上相似但對(duì)稱于共同電極電壓,以便符合AC驅(qū)動(dòng)的要求。
而為了省電,該P(yáng)-DAC912及N-DAC913的輸出電壓范圍通常由VSS+0.1V一直到VDD-0.1V。因此,源驅(qū)動(dòng)單元902內(nèi)所使用的運(yùn)算放大器914就必須有全軌對(duì)軌(Full rail-to-rail)的能力。而且,在輸出高于共同電極的電壓時(shí),需有很大的電流源出(Current source out)能力,以便將薄膜晶體管液晶顯示器的負(fù)載電容(主要為面板上的布線雜散電容)快速充電到高電位。另外在輸出低于共同電極的電壓時(shí),則需有很大的電流汲入(current sink)能力。以便將薄膜晶體管液晶顯示器的負(fù)載電容上原本的高電位快速放電到所驅(qū)動(dòng)的低電位。
為符合這一要求,傳統(tǒng)源驅(qū)動(dòng)單元所用的運(yùn)算放大器如圖8所示,是一種full rail-to-rail的AB類運(yùn)算放大器(參考美國(guó)專利US6,100,762)。其由一NMOS對(duì)(N1,N2)構(gòu)成的差動(dòng)放大器與一P-MOS對(duì)(P1,P2)構(gòu)成的差動(dòng)放大器并聯(lián)作為輸入。兩者的輸出電流則以電流鏡(N5 N6,N7_N8,P5_P6)相加合成在節(jié)點(diǎn)A輸出,再推動(dòng)由(N9,N10,N12,N13,N14與P10,P11,P12)所構(gòu)成的AB類放大器作為運(yùn)算放大器的輸出,以便獲得很大的電流源出與汲入能力。
前述已知運(yùn)算放大器的缺點(diǎn)在于其直流偏置(DC offset)很大,原因是CMOS制程里各個(gè)MOS的臨界電壓(Threshold voltage VTH)的差異常達(dá)到±數(shù)mV至±數(shù)十mV,此種差異為產(chǎn)生直流偏置的主要成份。而此種Full rail-to-rail的AB類運(yùn)算放大器由VTH差異所引起的直流偏置又特別嚴(yán)重,其分析如下當(dāng)Vin<VTH_N1時(shí),VOS_L=gmP1ΔVTH_P1P2+gmN5ΔVTH_N5N6+gmN7ΔVTH_N7N8+gmP5_LΔVTH_P5P6gmP1]]>當(dāng)VTH_N1<Vin<(VDD-VTH_P1)時(shí),VOS_M=gmP1ΔTH_P1P2+gmN1ΔVTH_N1N2+gmN5ΔVTH_N5N6+gmNTΔVTH_N7N8+gmP5_NΔVTH_P5P6gmP1+gmN1]]>當(dāng)(VDD-VTH_P1)<Vin時(shí),VOS_H=gmN1ΔVTH_N1N2+gmP5_HΔVTH_P5P6gmN1;]]>其中,gmpi,gmnj代表PMOS晶體管(Pi,i=1,2,3…)及NMOS晶體管(Nj,j=1,2,3…)的轉(zhuǎn)換電導(dǎo)(Transferconductance),gmp5_H,gmp5_M,gmp5_L由于導(dǎo)通電流的不同而互不相同,ΔVTH_N1N2代表NMOS差動(dòng)對(duì)(Differential pair)N1及N2的臨界電壓差異,而其他的差動(dòng)對(duì)或電流鏡對(duì)(Current mirror pair)亦以相同的符號(hào)代表。
事實(shí)上,在中點(diǎn)電壓段VTH_N1<Vin<(VDD-VTH_P1)時(shí),此種AB類運(yùn)算放大器的直流偏置常達(dá)到±15mV,甚至±20mV,在低點(diǎn)電壓Vin<VTH_N1時(shí),甚至到±40mV。
而一個(gè)主動(dòng)式薄膜晶體管液晶顯示器會(huì)使用到數(shù)千通道的源驅(qū)動(dòng)單元,如各個(gè)通道間存在如此大的直流偏置的差異,代表著驅(qū)動(dòng)到各個(gè)像素的電壓存在著不同的固定誤差,如此各點(diǎn)間就會(huì)有亮度不均勻,造成顯示的畫面均勻度(Uniformity)不佳的問(wèn)題.
此外,這種AB類運(yùn)算放大器的增益(gain)極大,加上如圖8所示的節(jié)點(diǎn)B的雜散電容,將會(huì)引發(fā)輸出阻抗中含有一電感成分,此電感成分會(huì)與液晶顯示器的電容共振,產(chǎn)生一峰值增益(Peak gain),使得放大器的增益邊際(Gain margin)不足而容易振蕩。為了防止振蕩必須把補(bǔ)償電容CC加大,但加大了補(bǔ)償電容CC后,放大器的頻寬變得很低,造成電壓變動(dòng)率(Voltage skew rate)不足,而無(wú)法高速驅(qū)動(dòng)液晶顯示器負(fù)載。因此得加入NMOS及PMOS晶體管N4及P4來(lái)作為加速偏壓(Turbobias)來(lái)加快電壓變動(dòng)率。但如圖9所示,加入共模正回授后,會(huì)引起波形的前緣有很大的超越理(Overshoot),而必須等超越量消失后,才能將此電壓抽樣并保持到LCD的驅(qū)動(dòng)電極上,如此仍然限制了驅(qū)動(dòng)速度。
于日本專利公開09-018253號(hào)專利所揭示的運(yùn)算放大電路中,其源驅(qū)動(dòng)單元使用一半個(gè)數(shù)的NMOS差動(dòng)輸入的A類放大器,作為源出放大器(Source amplifier)以提供大的電流源出(Current source out)能力,及使用一半個(gè)數(shù)的PMOS差動(dòng)輸入的A類放大器,作為汲入放大器(Sinkamplifier)以提供大的電流汲入(Current sink)能力,其中,源出放大器的輸入永遠(yuǎn)接到P-DAC,汲入放大器則永遠(yuǎn)接到N-DAC。
前述電路結(jié)構(gòu)雖可提供低直流偏置的特性,然而于其源出放大器永遠(yuǎn)只有電流源出能力強(qiáng),但下拉(Pull low)能力只有μA級(jí),因此,若某一條掃描線時(shí)的輸出驅(qū)動(dòng)電壓比前一條時(shí)的輸出驅(qū)動(dòng)電壓低甚多,則需很久時(shí)間才能拉低到所要的電壓(仍是大于共同電極的電壓);同理,汲入放大器也有上拉(Pull high)很慢的問(wèn)題,因此,系統(tǒng)必須多作一個(gè)電位重置(Potential reset)工作,也就是每?jī)蓷l線間必須以CMOS傳輸閘快速地將液晶顯示器械的負(fù)載電容充電或放電到共同電極的電壓。如此增加了電路與控制信號(hào)復(fù)雜度,更嚴(yán)重的是電位重置也需要數(shù)μs的時(shí)間,因此會(huì)限制驅(qū)動(dòng)速度。
此外,前述電路結(jié)構(gòu)的驅(qū)動(dòng)器中有一半個(gè)數(shù)具有大的電流源出能力,另一半個(gè)數(shù)的電流源出能力只有μA級(jí)。所以,無(wú)法用作線反轉(zhuǎn)驅(qū)動(dòng),因?yàn)榫€反轉(zhuǎn)驅(qū)動(dòng)時(shí),所有該線的像素必須同時(shí)以相對(duì)于共同電極的正電壓驅(qū)動(dòng)或同時(shí)以相對(duì)于共同電極的負(fù)電壓驅(qū)動(dòng),故而限制了其功能與用途。因此,前述已知電路實(shí)有予以改進(jìn)的必要。
本發(fā)明的目的在提供一種液晶顯示器的源驅(qū)動(dòng)放大器,其可有效解決直流偏置問(wèn)題,并可用在點(diǎn)反轉(zhuǎn)及線反轉(zhuǎn)的系統(tǒng)上,且無(wú)電位重置的需要。
為達(dá)到上述目的,本發(fā)明包括一第一輸入電路,可由一極性切換信號(hào)以切換成為NMOS差動(dòng)放大電路或偏壓電路;一第二輸入電路,可由該極性切換信號(hào)以切換成為偏壓電路或PMOS差動(dòng)放大電路,其中,當(dāng)該極性切換信號(hào)為第一狀態(tài)時(shí),該第一第二輸入電路分別被切換成為NMOS差動(dòng)放大電路及偏壓電路,而當(dāng)該極性切換信號(hào)為第二狀態(tài)時(shí),該第一、第二輸入電路分別被切換成偏壓電路及PMOS差動(dòng)放大電路;以及,一輸出晶體管對(duì),具有一NMOS晶體管及一PMOS晶體管,其中,切換為NMOS差動(dòng)放大電路的第一輸出電路的輸出系推動(dòng)該輸出晶體管對(duì)的PMOS晶體管,以作為源出的放大輸出級(jí),并以該NMOS晶體管所提供的電流作為偏壓;而作為PMOS差動(dòng)放大電路的第二輸出電路的輸出則推動(dòng)該輸出晶體管對(duì)的NMOS晶體管,以作為汲入的放大輸出級(jí),并以該P(yáng)MOS晶體管所提供的電流作為偏壓。
下面結(jié)合附圖和實(shí)施例對(duì)本發(fā)明作具體說(shuō)明
圖1為本發(fā)明的源驅(qū)動(dòng)放大器的電路圖,圖2為本發(fā)明的源驅(qū)動(dòng)放大器在PN=VDD時(shí)的等效電路圖,圖3為本發(fā)明的源驅(qū)動(dòng)放大器在PN=VSS時(shí)的等效電路圖,圖4為本發(fā)明的源驅(qū)動(dòng)放大器的工作波形圖,圖5為已知技術(shù)的K行×L列的主動(dòng)式薄膜晶體管液晶顯示器的驅(qū)動(dòng)構(gòu)造示意圖,圖6為一主動(dòng)式薄膜晶體管液晶顯示器用的源驅(qū)動(dòng)單元的電路圖,圖7為已知技術(shù)的薄膜晶體管液晶顯示器的驅(qū)動(dòng)波形圖,圖8為傳統(tǒng)液晶顯示器的源驅(qū)動(dòng)單元所用的運(yùn)算放大器的電路圖,圖9為已知技術(shù)的薄膜晶體管液晶顯示器的工作波形圖。
有關(guān)本發(fā)明液晶顯示器的源驅(qū)動(dòng)放大器的一較佳實(shí)施例,請(qǐng)先參閱圖1所示,其由一第一輸入電路11、一第二輸入電路12、一反相器13、一切換電路14、一補(bǔ)償電容CC、及一輸出晶體管對(duì)15所構(gòu)成,其中的第一及第二輸入電路11及12大致呈對(duì)稱狀,并依據(jù)驅(qū)動(dòng)系統(tǒng)原已有的極性切換信號(hào)端PN來(lái)切換放大器的結(jié)構(gòu)。
前述第一輸入電路11由NMOS晶體管N1、N2、N3及PMOS晶體管P4、P5、P6、P7所構(gòu)成,其中,晶體管N1及N2的源極連接晶體管N3及P7的汲極,晶體管N1、P6、及P4的汲極連接在一起,晶體管P5的閘極與汲極相連,再與晶體管P4的閘極、晶體管P6、P7的源極及晶體管N2的汲極相連,晶體管N1及N2的閘極分別連接兩差動(dòng)電壓輸入端IP及IN,晶體管N3的閘極連接一偏壓端VB2,其源極連接系統(tǒng)低電位VSS,晶體管P4及P5的源極連接電壓源VDD,晶體管P6及P7的閘極則連接該極性切換信號(hào)端PN。
前述第二輸入電路12由PMOS晶體管P1、P2、P3及NMOS晶體管N4、N5、N6、N7所構(gòu)成,其中晶體管P1及P2的源極連接晶體管P3及N7的汲極,晶體管P1、N6及N4的汲極連接在一起,晶體管N5的閘極與汲極相連,再與晶體管N4的閘極、晶體管N6、N7的源極及晶體管P2的汲極相連,晶體管P1及P2的閘極分別連接兩差動(dòng)電壓輸入端IP及IN,晶體管P3的閘極連接偏壓端VB1,其源極連接電壓源VDD,晶體管N4及N5的源極連接系統(tǒng)低電位VSS,晶體管N5及N7的閘極則連接該極性切換信號(hào)端PN。
該反相器13由PMOS晶體管P21及NMOS晶體管N21所構(gòu)成,反相器13的輸入端連接該極性切換信號(hào)端PN,以在輸出端產(chǎn)生一反相信號(hào)~PN。
該輸出晶體管對(duì)15由PMOS晶體管P12連接NMOS晶體管N12構(gòu)成,其中,兩晶體管P12及N12的汲極連接該補(bǔ)償電容CC的一端。
該切換電路14由PMOS晶體管P8及NMOS晶體管N8所構(gòu)成,其中,兩晶體管P8及N8的閘極相連且連接至反相器13的輸出端,兩晶體管P8及N8的汲極相連并連接至該補(bǔ)償電容CC的另一端,以作為放大器的輸出端OUT,晶體管P8的源極與該第一輸入電路11的晶體管N1、P6及P4汲極連接處相連,并連接至輸出晶體管對(duì)15的晶體管P12的閘極,晶體管N8的源極與該第二輸入電路12的晶體管P1、N6及N4的汲極連接處相連,并連接至輸出晶體管對(duì)15的晶體管N12的閘極。
以前述本發(fā)明的源驅(qū)動(dòng)放大器的電路結(jié)構(gòu),當(dāng)PN=VDD以進(jìn)行輸出高于共同電極的電壓信號(hào)時(shí),第二輸入電路12的晶體管N7及N6導(dǎo)通(On),因此,晶體管P2不作用,晶體管N4及N5呈現(xiàn)并聯(lián)狀態(tài),而第一輸入電路11的晶體管P6 及P7關(guān)閉(Off)不產(chǎn)生作用,反相器13的輸出~PN為VSS,故切換電路14的晶體管P8導(dǎo)通而N8則關(guān)閉。
因此,當(dāng)PN=VDD時(shí),本發(fā)明的源驅(qū)動(dòng)放大電路的等效電路重繪于圖2中,如圖所示,第二輸入電路12切換成為一偏壓電路,其中的并聯(lián)晶體管N4、N5與輸出晶體管對(duì)15的晶體管N12形成電流鏡電路。而第一輸入電路11切換成為一NMOS差動(dòng)放大電路,其中的晶體管N1及N2的閘極為差動(dòng)輸入端,晶體管P4及P5形成的電流鏡對(duì)系晶體管N1及N2的主動(dòng)負(fù)載(Active load)。
作為差動(dòng)放大電路的第一輸入電路11的輸出則推動(dòng)輸出晶體管對(duì)15的晶體管P12,作為源出(Source out)的放大輸出級(jí),并以晶體管N12所提供的電流作為偏壓,故得以形成一源出能力很大的A類放大器,以作為源出放大器(Source amplifier)。且此時(shí)切換電路13將第一輸出電路11的輸出切換連接至該補(bǔ)償電容CC,可補(bǔ)償晶體管P12的相位提升放大器的穩(wěn)定性。
當(dāng)PN=VSS以進(jìn)行輸出低于共同電極的電壓信號(hào)時(shí),第一輸入電路11的晶體管P7及P6導(dǎo)通,因此,晶體管N2不起作用,晶體管P4及P5呈并聯(lián)狀態(tài),而第二輸入電路12的晶體管N6及N7關(guān)閉,不產(chǎn)生作用,又反相器13的輸出~PN為VDD,故切換電路14的晶體管N8導(dǎo)通而P8則關(guān)閉。
因此,當(dāng)PN=VSS時(shí),本發(fā)明的源驅(qū)動(dòng)放大器的等效電路重繪于圖3中,如圖所示,第一輸入電路11切換成為一偏壓電路,其中的并聯(lián)晶體管P4、P5與輸出晶體管對(duì)15的晶體管P12形成電流鏡電路。而第二輸入電路12切換成為一PMOS差動(dòng)放大電路,其中的晶體管P1及P2的閘極為差動(dòng)輸入端,晶體管N4及N5形成的電流鏡對(duì)系晶體管P1及P2的主動(dòng)負(fù)載(Active load)。
作為差動(dòng)放大電路的第二輸入電路12的輸出則推動(dòng)輸出晶體管對(duì)15的晶體管N12,作為汲入(Sink in)的放大輸出級(jí),并以晶體管P12所提供的電流作為偏壓,故得以形成一汲入能力很大的A類放大器,以作為汲入放大器(Sink amplifier)且此時(shí)切換電路13將第二輸出電路12的輸出切換連接至該補(bǔ)償電容CC,可補(bǔ)償晶體管N12的相位提升放大器的穩(wěn)定性。
由以上的電路結(jié)構(gòu),本發(fā)明的源驅(qū)動(dòng)放大器使可達(dá)成薄膜晶體管液晶顯示器驅(qū)動(dòng)所需的特性與規(guī)格,而其直流偏置(DC offset)特性如下分析當(dāng)Vin<Vcommon時(shí)VOS_L=gmN4ΔVTH_N4N5+gmP1ΔVTH_P1P2gmP1,]]>當(dāng)Vcommom<Vin時(shí)VOS_H=gmP4ΔVTH_P4P5+gmN1ΔVTH_N1N2gmN1,]]>由方程式可知,本發(fā)明的放大器的直流偏置特性由低壓到高壓都會(huì)比已知的運(yùn)算放大器好,且影響直流偏置特性的參數(shù)項(xiàng)目數(shù)少而較好設(shè)計(jì),同時(shí)生產(chǎn)時(shí)影響良率的因素也會(huì)較少,故而會(huì)有較高的良率。
此外,本發(fā)明的放大器的增益較低(比AB類少了一級(jí)放大)且輸出阻抗中不含電感成分,所以公僅需較小的補(bǔ)償電容CC即可。
如圖4顯示本發(fā)明的輸出驅(qū)動(dòng)波形,相較于已知的放大器,可知本發(fā)明的波形略快,超越量很小,且只需4μs波形就達(dá)到穩(wěn)態(tài)(而已知放大器需要7μs),因此驅(qū)動(dòng)速度可以快很多,而使閃爍(Flicker)現(xiàn)象降低。
此外,本發(fā)明的源驅(qū)動(dòng)放大器的每一個(gè)通道的放大器都可以同時(shí)切換成很大的電流源出能力的源出放大器,或者是很大汲入能力的汲入放大器,所以可以用在點(diǎn)反轉(zhuǎn)驅(qū)動(dòng)或者是線反轉(zhuǎn)驅(qū)動(dòng)系統(tǒng)上。又由于本發(fā)明的源驅(qū)動(dòng)放大器在任何一次的輸出都與前一次的輸出是相反極性,且上拉能力與下拉能力也同時(shí)切換,因此不須作電位重置。
需要說(shuō)明的是,上述諸多實(shí)施例僅為了便于說(shuō)明而舉例而已,本發(fā)明所主張的權(quán)利范圍自應(yīng)以申請(qǐng)專利范圍所述為準(zhǔn),而非限于上述實(shí)施例。
權(quán)利要求
1.一種液晶顯示器的源驅(qū)動(dòng)放大器,其特征在于,其包括一第一輸入電路,可由一極性切換信號(hào)以切換成為NMOS差動(dòng)放大電路或偏壓電路;一第二輸入電路,可由該極性切換信號(hào)以切換成為偏壓電路或PMOS差動(dòng)放大電路,其中,當(dāng)該極性切換信號(hào)為第一狀態(tài)時(shí),該第一、第二輸入電路分別被切換成為NMOS差動(dòng)放大電路及偏壓電路,而當(dāng)該極性切換信號(hào)為第二狀態(tài)時(shí),該第一、第二輸入電路分別被切換成偏壓電路及PMOS差動(dòng)放大電路;以及一輸出晶體管對(duì),具有一NMOS晶體管及一PMOS晶體管,其中,切換為NMOS差動(dòng)放大電路的第一輸出電路的輸出系推動(dòng)該輸出晶體管對(duì)的PMOS晶體管,以作為源出的放大輸出級(jí),并以該NMOS晶體管所提供的電流作為偏壓;而作為PMOS差動(dòng)放大電路的第二輸出電路的輸出則推動(dòng)該輸出晶體管對(duì)的NMOS晶體管,以作為汲入的放大輸出級(jí),并以該P(yáng)MOS晶體管所提供的電流作為偏壓。
2.如權(quán)利要求1所述的液晶顯示器的源驅(qū)動(dòng)放大器,其特征在于,其中該第一輸入電路由第一至第三NMOS晶體管及第四至第七晶體管所構(gòu)成,當(dāng)中,第一及第二NMOS晶體管的源極連接第三NMOS及第七PMOS晶體管的汲極,第一NMOS、第六及第四PMOS晶體管的汲極連接在一起,第五PMOS晶體管的閘極與汲極相連,再與第四PMOS晶體管的閘極、第六及第七PMOS晶體管的源極及第二NMOS晶體管的汲極相連,第一及第二NMOS晶體管的閘極分別連接第一及第二差動(dòng)電壓輸入端,第三NMOS晶體管的閘極連接第一偏壓端,其源極連接系統(tǒng)低電位,第四及第五PMOS晶體管的源極連接電壓源,第六及第七PMOS晶體管的閘極則連接該極性切換信號(hào)端。
3.如權(quán)利要求2所述的液晶顯示器的源驅(qū)動(dòng)放大器,其特征在于,其中該第二輸入電路由第一至第三PMOS晶體管及第四至第七NMOS晶體管所構(gòu)成,當(dāng)中,第一及第二PMOS晶體管的源極連接第三PMOS及第七NMOS晶體管的汲極,第一PMOS、第六及第四NMOS晶體管的汲極連接在一起,第五NMOS晶體管的閘極與汲極相連,再與第四PMOS晶體管的閘極、第六及第七NMOS晶體管的源極及第二PMOS晶體管的汲極相連,第一及第二PMOS晶體管的閘極分別連接第一及第二差動(dòng)電壓輸入端,第三PMOS晶體管的閘極連接第二偏壓端,其源極連接電壓源,第四及第五NMOS晶體管的源極連接系統(tǒng)低電位,第六及第七晶體管的閘極則連接該極性切換信號(hào)端。
4.如權(quán)利要求3所述的液晶顯示器的源驅(qū)動(dòng)放大器,其特征在于,更包含一補(bǔ)償電容;以及一切換電路,在該極性切換信號(hào)為第一狀態(tài)時(shí),將第一輸出電路的輸出切換連接至該補(bǔ)償電容,而在該極性切換信號(hào)為第二狀態(tài)時(shí),將第二輸出電路的輸出切換連接至該補(bǔ)償電容。
5.如權(quán)利要求4所述的液晶顯示器的源驅(qū)動(dòng)放大器,其特征在于,更包含一反相器,將該極性切換信號(hào)反相以產(chǎn)生一反相極性切換信號(hào),并輸入該切換電路以供判斷極性切換信號(hào)的狀態(tài)。
6.如權(quán)利要求4所述的液晶顯示器的源驅(qū)動(dòng)放大器,其特征在于,其中該反相器由一PMOS晶體管及一NMOS晶體管所構(gòu)成,以將極性切換信號(hào)予以反相而產(chǎn)生一反相信號(hào)。
7.如權(quán)利要求4所述的液晶顯示器的源驅(qū)動(dòng)放大器,其特征在于,其中該輸出晶體管對(duì)由一PMOS晶體管連接一NMOS晶體管所構(gòu)成,其中,該兩晶體管的汲極連接該補(bǔ)償電容的一端。
8.如權(quán)利要求7所述的液晶顯示器的源驅(qū)動(dòng)放大器,其特征在于,其中該切換電路由一PMOS晶體管及一NMOS晶體管所構(gòu)成,其中,該兩晶體管的閘極相連且連接至反相器的輸出端,該兩晶體管的汲極相連并連接至該補(bǔ)償電容的另一端,該切換電路的PMOS晶體管的源極與該第一輸入電路的第一NMOS晶體管的汲極及該輸出晶體管對(duì)的PMOS晶體管的閘極相連,該切換電路的NMOS晶體管的源極與該第二輸入電路的第一PMOS晶體管的汲極及該輸出晶體管對(duì)的NMOS晶體管的閘極相連。
9.如權(quán)利要求8所述的液晶顯示器的源驅(qū)動(dòng)放大器,其特征在于,其中該極性切換信號(hào)的第一狀態(tài)為電壓源電位。
10.如權(quán)利要求8所述的液晶顯示器的源驅(qū)動(dòng)放大器,其特征在于,其中該極性切換信號(hào)的第二狀態(tài)為系統(tǒng)低電壓。
全文摘要
本發(fā)明為一種液晶顯示器的源驅(qū)動(dòng)放大器,其具有第一及第二輸入電路,其中切換為NMOS差動(dòng)放大電路的第一輸出電路的輸出推動(dòng)一輸出晶體管對(duì)的PMOS晶體管,作為源出的放大輸出級(jí),并以輸出晶體管對(duì)的NMOS晶體管所提供的電流為偏壓,而作為PMOS差動(dòng)放大電路的第二輸出電路的輸出則推動(dòng)該輸出晶體管對(duì)的NMOS晶體管,以作為汲入的放大輸出級(jí),并以輸出晶體管對(duì)的PMOS晶體管所提供的電流作為偏壓。
文檔編號(hào)G09G3/36GK1383123SQ01115458
公開日2002年12月4日 申請(qǐng)日期2001年4月26日 優(yōu)先權(quán)日2001年4月26日
發(fā)明者莊達(dá)昌 申請(qǐng)人:凌陽(yáng)科技股份有限公司