專(zhuān)利名稱(chēng):嵌入式比賽計(jì)時(shí)計(jì)分器的制作方法
技術(shù)領(lǐng)域:
本實(shí)用新型涉及一種計(jì)時(shí)計(jì)分器,具體涉及嵌入式比賽計(jì)時(shí)計(jì)分器。
背景技術(shù):
現(xiàn)有的計(jì)分計(jì)時(shí)器廣泛應(yīng)用于籃球,排球、乒乓球等競(jìng)賽中,但現(xiàn)有的計(jì)分計(jì)時(shí)器對(duì)計(jì)分和計(jì)時(shí)的精度差,無(wú)法隨時(shí)對(duì)計(jì)時(shí)、計(jì)分器的進(jìn)行校正和調(diào)整,且傳統(tǒng)的計(jì)分計(jì)時(shí)器功耗高,集成化后體積大。
實(shí)用新型內(nèi)容本實(shí)用新型是為了解決目前的計(jì)時(shí)計(jì)分器無(wú)法隨時(shí)對(duì)計(jì)時(shí)、計(jì)分進(jìn)行校正和調(diào)整,且傳統(tǒng)的計(jì)分計(jì)時(shí)器功耗高,集成化后體積大的問(wèn)題。嵌入式比賽計(jì)時(shí)計(jì)分器,它包括計(jì)時(shí)顯示器、硬件譯碼器、計(jì)分顯示器、串行/并行轉(zhuǎn)換器、比分調(diào)整鍵盤(pán)、比分校正控制電路、嵌入式微處理器和時(shí)間設(shè)置鍵,所述的比分調(diào)整鍵盤(pán)將預(yù)先設(shè)置好的賽程計(jì)分?jǐn)?shù)據(jù)通過(guò)比分校正控制電路傳輸給嵌入式微處理器,比分調(diào)整鍵盤(pán)包括4個(gè)按鍵用于輸入兩隊(duì)的分?jǐn)?shù),時(shí)間設(shè)置鍵將預(yù)先設(shè)置好的賽程計(jì)時(shí)數(shù)據(jù)通過(guò)時(shí)間設(shè)置鍵傳輸給嵌入式微處理器,時(shí)間設(shè)置鍵包括4個(gè)按鍵分別用于完成設(shè)置、調(diào)整、啟動(dòng)和暫停賽程時(shí)間,嵌入式微處理器將運(yùn)算處理編碼后的時(shí)間脈沖信號(hào)傳輸給硬件譯碼器,嵌入式微處理器將運(yùn)算處理編碼后的計(jì)分脈沖信號(hào)傳輸給串行/并行轉(zhuǎn)換器,硬件譯碼器將接受信號(hào)進(jìn)行處理后傳輸給計(jì)時(shí)顯示器進(jìn)行顯示,串行/并行轉(zhuǎn)換器將接受到的信號(hào)進(jìn)行處理后傳輸給計(jì)分顯示器進(jìn)行顯示。本實(shí)用新型通過(guò)比分調(diào)整鍵盤(pán)實(shí)現(xiàn)了對(duì)比分的校正和調(diào)整,通過(guò)時(shí)間設(shè)置鍵實(shí)現(xiàn)了對(duì)賽程時(shí)間的設(shè)置、調(diào)整、啟動(dòng)和暫停,通過(guò)嵌入式微處理器達(dá)到了低功耗、微型化的優(yōu)點(diǎn)。本實(shí)用新型達(dá)到了在比賽中可以隨時(shí)對(duì)計(jì)時(shí)、計(jì)分器的進(jìn)行校正和調(diào)整,提高了計(jì)分和計(jì)時(shí)的精度,達(dá)到了低功耗和微型化的目的。
圖I為本實(shí)用新型的結(jié)構(gòu)示意圖,圖2為本實(shí)用新型的軟件程序流程圖。
具體實(shí)施方式
具體實(shí)施方式
一、本實(shí)用新型它包括計(jì)時(shí)顯示器I、硬件譯碼器2、計(jì)分顯示器3、串行/并行轉(zhuǎn)換器4、比分調(diào)整鍵盤(pán)5、比分校正控制電路6、嵌入式微處理器7和時(shí)間設(shè)置鍵11,所述的比分調(diào)整鍵盤(pán)5將預(yù)先設(shè)置好的賽程計(jì)分?jǐn)?shù)據(jù)通過(guò)比分校正控制電路6傳輸給嵌入式微處理器7,比分調(diào)整鍵盤(pán)5包括4個(gè)按鍵用于輸入兩隊(duì)的分?jǐn)?shù),時(shí)間設(shè)置鍵11將預(yù)先設(shè)置好的賽程計(jì)時(shí)數(shù)據(jù)通過(guò)時(shí)間設(shè)置鍵11傳輸給嵌入式微處理器7,時(shí)間設(shè)置鍵11包括4個(gè)按鍵分別用于完成設(shè)置、調(diào)整、啟動(dòng)和暫停賽程時(shí)間,嵌入式微處理器7將運(yùn)算處理編碼后的時(shí)間脈沖信號(hào)傳輸給硬件譯碼器2,嵌入式微處理器7將運(yùn)算處理編碼后的計(jì)分脈沖信號(hào)傳輸給串行/并行轉(zhuǎn)換器4,硬件譯碼器2將接受信號(hào)進(jìn)行處理后傳輸給計(jì)時(shí)顯示器I進(jìn)行顯示,串行/并行轉(zhuǎn)換器4將接受到的信號(hào)進(jìn)行處理后傳輸給計(jì)分顯示器3進(jìn)行顯示。
具體實(shí)施方式
二、本實(shí)施方式與具體實(shí)施方式
一的區(qū)別在于它還包括復(fù)位器8,復(fù)位器8將信號(hào)傳輸給嵌入式微處理器7,對(duì)嵌入式微處理器7進(jìn)行初始化處理。
具體實(shí)施方式
三、本實(shí)施方式與具體實(shí)施方式
一的區(qū)別在于它還包括晶振器9,晶振器9將時(shí)鐘信號(hào)傳輸嵌入式微處理器7,通過(guò)嵌入式微處理器7對(duì)時(shí)鐘信號(hào)進(jìn)行運(yùn)算處
理編碼。
具體實(shí)施方式
四、本實(shí)施方式與具體實(shí)施方式
一的區(qū)別在于它還包括蜂鳴器10,嵌入式微處理器7將運(yùn)算處理編碼后的提示觸發(fā)信號(hào)傳輸給蜂鳴器10。
具體實(shí)施方式
五、本實(shí)施方式與具體實(shí)施方式
一的區(qū)別在于所述的嵌入式微處理器7的型號(hào)為S3C2440A。
具體實(shí)施方式
六、本實(shí)施方式與具體實(shí)施方式
一的區(qū)別在于所述的計(jì)時(shí)顯示器I包括4個(gè)LED顯示屏用來(lái)記錄賽程的時(shí)間,其中2個(gè)用來(lái)顯示分鐘;2個(gè)用于顯示秒鐘。
具體實(shí)施方式
七、本實(shí)施方式與具體實(shí)施方式
一的區(qū)別在于所述的計(jì)分顯示器3包括6個(gè)LED顯示屏用于記錄兩隊(duì)的分?jǐn)?shù)。
具體實(shí)施方式
八、本實(shí)施方式與具體實(shí)施方式
一的區(qū)別在于所述的硬件譯碼器2為七段B⑶譯碼器芯片,其型號(hào)為74LS4。
具體實(shí)施方式
九、本實(shí)施方式與具體實(shí)施方式
一的區(qū)別在于所述的串行/并行轉(zhuǎn)換器4的型號(hào)為ADS7824。
具體實(shí)施方式
十、本實(shí)施方式與具體實(shí)施方式
一的區(qū)別在于所述的比分校正控制電路6為四輸入與門(mén)電路,其型號(hào)為54LS21。本實(shí)用新型的具體工作流程為嵌入式比賽計(jì)時(shí)計(jì)分器開(kāi)始運(yùn)行,兩隊(duì)的分?jǐn)?shù)清零,設(shè)置定時(shí)時(shí)間,判斷是否按下啟動(dòng)鍵,判斷為否,則按下啟動(dòng)鍵;判斷為是,則開(kāi)始倒計(jì)時(shí),判斷是否到定時(shí)時(shí)間,判斷為是,則報(bào)警器響15秒;判斷為否,則判斷是否按暫停鍵,判斷為是,則按下暫停鍵;判斷為否,則判斷是否按4個(gè)比分調(diào)整鍵分別為=KpKyK3和K4,判斷為是則調(diào)整兩隊(duì)比分;判斷為否,則判斷是否到定時(shí)時(shí)間。
權(quán)利要求1.嵌入式比賽計(jì)時(shí)計(jì)分器,其特征是它包括計(jì)時(shí)顯示器(I)、硬件譯碼器(2)、計(jì)分顯示器(3)、串行/井行轉(zhuǎn)換器(4)、比分調(diào)整鍵盤(pán)(5)、比分校正控制電路¢)、嵌入式微處理器(7)和時(shí)間設(shè)置鍵(11), 所述的比分調(diào)整鍵盤(pán)(5)將預(yù)先設(shè)置好的賽程計(jì)分?jǐn)?shù)據(jù)通過(guò)比分校正控制電路(6)傳輸給嵌入式微處理器(7),比分調(diào)整鍵盤(pán)(5)包括4個(gè)按鍵用于輸入兩隊(duì)的分?jǐn)?shù),時(shí)間設(shè)置鍵(11)將預(yù)先設(shè)置好的賽程計(jì)時(shí)數(shù)據(jù)通過(guò)時(shí)間設(shè)置鍵(11)傳輸給嵌入式微處理器(7),時(shí)間設(shè)置鍵(11)包括4個(gè)按鍵分別用于完成設(shè)置、調(diào)整、啟動(dòng)和暫停賽程時(shí)間,嵌入式微處理器(7)將運(yùn)算處理編碼后的時(shí)間脈沖信號(hào)傳輸給硬件譯碼器(2),嵌入式微處理器(7)將運(yùn)算處理編碼后的計(jì)分脈沖信號(hào)傳輸給串行/井行轉(zhuǎn)換器(4),硬件譯碼器(2)將接受信號(hào)進(jìn)行處理后傳輸給計(jì)時(shí)顯示器(I)進(jìn)行顯示,串行/井行轉(zhuǎn)換器(4)將接受到的信號(hào)進(jìn)行處理后傳輸給計(jì)分顯示器(3)進(jìn)行顯示。
2.根據(jù)權(quán)利要求I所述的嵌入式比賽計(jì)時(shí)計(jì)分器,其特征是它還包括復(fù)位器(8),復(fù)位器(8)將信號(hào)傳輸給嵌入式微處理器(7),對(duì)嵌入式微處理器(7)進(jìn)行初始化處理。
3.根據(jù)權(quán)利要求I所述的嵌入式比賽計(jì)時(shí)計(jì)分器,其特征是它還包括晶振器(9),晶振器(9)將時(shí)鐘信號(hào)傳輸嵌入式微處理器(7),通過(guò)嵌入式微處理器(7)對(duì)時(shí)鐘信號(hào)進(jìn)行運(yùn)算處理編碼。
4.根據(jù)權(quán)利要求I所述的嵌入式比賽計(jì)時(shí)計(jì)分器,其特征是它還包括蜂鳴器(10),嵌入式微處理器(7)將運(yùn)算處理編碼后的提示觸發(fā)信號(hào)傳輸給蜂鳴器(10)。
5.根據(jù)權(quán)利要求I所述的嵌入式比賽計(jì)時(shí)計(jì)分器,其特征是所述的嵌入式微處理器(7)的型號(hào)為S3C2440A。
6.根據(jù)權(quán)利要求I所述的嵌入式比賽計(jì)時(shí)計(jì)分器,其特征是所述的計(jì)時(shí)顯示器(I)包括4個(gè)LED顯示屏用來(lái)記錄賽程的時(shí)間,其中2個(gè)用來(lái)顯示分鐘;2個(gè)用于顯示秒鐘。
7.根據(jù)權(quán)利要求I所述的嵌入式比賽計(jì)時(shí)計(jì)分器,其特征是所述的計(jì)分顯示器(3)包括6個(gè)LED顯示屏用于記錄兩隊(duì)的分?jǐn)?shù)。
8.根據(jù)權(quán)利要求I所述的嵌入式比賽計(jì)時(shí)計(jì)分器,其特征是所述的硬件譯碼器(2)為七段B⑶譯碼器芯片,其型號(hào)為74LS4。
9.根據(jù)權(quán)利要求I所述的嵌入式比賽計(jì)時(shí)計(jì)分器,其特征是所述的串行/并行轉(zhuǎn)換器(4)的型號(hào)為ADS7824。
10.根據(jù)權(quán)利要求I所述的嵌入式比賽計(jì)時(shí)計(jì)分器,其特征是所述的比分校正控制電路(6)為四輸入與門(mén)電路,其型號(hào)為54LS21。
專(zhuān)利摘要嵌入式比賽計(jì)時(shí)計(jì)分器,涉及嵌入式比賽計(jì)時(shí)計(jì)分器。為了解決目前的計(jì)時(shí)計(jì)分器無(wú)法隨時(shí)對(duì)計(jì)時(shí)、計(jì)分進(jìn)行校正和調(diào)整,且傳統(tǒng)的計(jì)分計(jì)時(shí)器功耗高,集成化后體積大的問(wèn)題。比分調(diào)整鍵盤(pán)將預(yù)先設(shè)置好的計(jì)分?jǐn)?shù)據(jù)通過(guò)比分校正控制電路傳輸給嵌入式微處理器,時(shí)間設(shè)置鍵將預(yù)先設(shè)置好的計(jì)時(shí)數(shù)據(jù)通過(guò)時(shí)間設(shè)置鍵傳輸給嵌入式微處理器,嵌入式微處理器將時(shí)間脈沖信號(hào)傳輸給硬件譯碼器,嵌入式微處理器將計(jì)分脈沖信號(hào)傳輸給串行/并行轉(zhuǎn)換器,硬件譯碼器將接受信號(hào)進(jìn)行處理后傳輸給計(jì)時(shí)顯示器進(jìn)行顯示,串行/并行轉(zhuǎn)換器4將接受到的信號(hào)進(jìn)行處理后傳輸給計(jì)分顯示器進(jìn)行顯示。本實(shí)用新型適用于籃球,排球、乒乓球等競(jìng)賽中。
文檔編號(hào)A63B71/06GK202438120SQ201220025949
公開(kāi)日2012年9月19日 申請(qǐng)日期2012年1月19日 優(yōu)先權(quán)日2012年1月19日
發(fā)明者于鳴, 劉丹, 田仲富 申請(qǐng)人:東北林業(yè)大學(xué)